Статистический анализатор выбросов и провалов напряжения
Иллюстрации
Показать всеРеферат
рит Изобретение относится к электроизме- ;льной технике и может быть использовано при аппаратурном контроле качества электрической энергии по выбросам и провалам значения напряжения. Цель изобретения - расширение функциональных возможностей за счет анализа длительностей выбросов и провалов напряжения. Анализатор содержит пороговый элемент, KS-триггер, счетчик, блоки памяти, дешифратор длительности выбросов и провалов напряжения, регистр, аналого-цифровой преобразователь и преобразователь переменного напряжения в постоянное. 2 з.п. ф-лы, 4 ил.
союэ сОВетских сОциАлистических
РеспуБлик (72 (56 (54)
БР (57) рит рит ван эле вал ние ств ана вы ная ана ния
В.Я. Майер (SU) и Зения (MG)
1. Авторское свидетельство СССР
42599, кл. 6 01 R19/04,,1981.
2. Авторское свидетельство СССР
47775, кл. 6 01 R 19/04. 1982, СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР ВЫCOB И ПРОВАЛОВ НАПРЯЖЕНИЯ
Изобретение относится к электроизмельной технике и может быть использоИзобретение относится к электроизмельной технике и может быть использопри аппаратурном контроле качества трической энергии по выбросам и пром действующего значения напряжения, Целью изобретения является расширефункциональных возможностей устройза счет одновременного параллельного иэа как амплитуды, так и длительности росов и провалов напряжения.
На фиг. 1 представлена функциональсхема предлагаемого статистического изатора выбросов и провалов напряже на фиг. 2 — блок-схема аналого-цифропреобразователя; на фиг. 3 схема дешифратора длительности выов и провалов напряжения; на фиг. 4— енные диаграммы напряжений на выотдельных составных элементов, илрирующие его работу. татистический анализатор выбросов и алов напряжения содержит преобраэо Ж,, 1837325 А1 стей выбросов и провалов напряжения, Анализатор содержит пороговый элемент, KS-триггер, счетчик, блоки памяти, дешифратор длительности выбросов и провалов напряжения, регистр, аналого-цифровой преобразователь и преобразователь переменного напряжения В постоянное. 2 з.п. ф-лы, 4 ил. ватель 1 переменного напряжения в постоянное, вход которого является информациОн н.ы м Входом устройстВа, а Выход подключен к точке, объединяющей вход порогового элемента 2 и информационный вход А аналого-цифрового преобразователя
3, входы запуска Б и сброса В которого соответственно соединены с прямым и инверсным выходами RS-триггера 4, нулевым входом подключенного к выходу переноса счетчика 5 адреса, счетный вход которого объединен с информационным входом 3 дешифратора 6 длительности выбросов и провалов напряжения, с входом разрешения записи регистра 7 адреса и входами выборки и записи ОЗУ 8, и подключен к выходу готовности Ж АЦП 3, информационными выходами Г, Д, Е соединенного с соответствующими входами ОЗУ 8, адресные входы младших и старшего разрядов регистра 7 адреса подключены к кодовым выходам счетчика 5 адреса и выходу порогового эле1837325
И 16, элементы ИЛИ вЂ” НЕ 17 и 18, генератор
19 тактовых импульсов, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20, реверсивный счетчик 21 и цифроаналоговый преобразователь (ЦАП)
22. При этом каждый из амплитудных анализаторов 12 и 13 содержит по два пороговых элемента 23 и 24, подключенным выходами к элементу ИЛИ 25, а реверсивный счетчик
21 состоит из трех последовательно-парал- 25 лельно соединенных через элементы ИЛИ
26 и 27 групп младших 28, средних 29 и старших 30 разрядов, счетные выходы которых объединены и подключены через элемент И 16 и выходу генератора 19 тактовых импульсов. Входы реверсивного счетчика
35 мента 2 соответственно, Вход разрешения считывания регистра 7 адреса обьединен с входами выборки и записи ОЗУ 9 и подключен к стробирующему выходу К дешифратора 6 выбросов и провалов напряжения, управляющий выход Л которого соединен с входом установки нуля регистра 7 адреса, а информационный выход M — подключен к соответствующему входу ОЗУ 9, адресными входами соединенного с информационными выходами регистра 7 адреса.
Аналого-цифровой преобразователь 3 выполнен в виде комплексного блока, содержащего управляемый ключ 10, компаратор 11, амплитудные анализаторы 12 и 13, триггер 14 знака элемент ИЛИ 15, элемент
21, разрешающие операцию "Сложение" (+) и "Вычитание" Я, соединены соответственно с прямым и инверсным выходами триггера 14 знака, единичный и нулевой входы которого соответственно объединены с входами параллельно соединенных элемента
ИЛИ 15, элемент ИЛИ-НЕ 17 и пороговых элементов 23 и 24 амплитудных анализаторов 12 и 13. подключены к выходам "Больше" (>) и "Меньше" (<) компаратора 11, Выход элемента ИЛИ 15 соединен со статическим входом элемента. И 16. Выход элемента ИЛИ 25. являющийся выходом амплитудного анализатора 12, подключен к первым входам элемента ИЛИ вЂ” НЕ 18 и ИСКЛЮЧАЮЩЕГО ИЛИ 20, а также разрешающему счет входу группы старших разрядов
30. Выход амплитудного анализатора 13 соединен со вторыми входами элемента ИЛ Ив
НЕ 18 и ИСКЛЮЧАЮЩЕГО ИЛ!Л 20, выходы которых соответственно подключены к разрешающим счет входам групп младших 28 и средних 29 разрядов, Выходы групп младших 28, средних 29 и старших 30 разрядов, являющиеся кодовыми выходами реверсивного счетчика 21, соединены с входами ЦАП
22, выход которого подключен к опорному входу компаратора 11, сигнальным входом соединенного с выходом ключа 10. Инфор5
55 мационный вход ключа 10 соединен с входом ААЦП 3, а управляющий вход- с входом
Б АЦП 3, к выходу Ж которого подключен выход элемента ИЛИ-НЕ 17. Вход установки нуля реверсивного счетчика 21 соединен с входом В АЦП. а кодовые выходы — с выходами Г, Д, Е АЦП 3.
Дешифратор 6 длительности выбросов и провалов напряжения состоит иэ счетного тригге ра 31, генератора 32 тактовых импульсов, элементов И 33-36, элементов задержки 37-40, счетчиков импульсов 41 и 42, и элементов ИЛИ 43 — 45. При этом прямой выход счетного триггера 31 подключен к точке, объединяющей вход элемента 37 задержки, первый статический вход элемента И 33 и динамический вход элемента И 34, а инверсный выход — к точке, объединяющей вход элемента 38 задержки, первый статический вход элемента И 35 и динамический вход элемента И 36; Выход генератора 32 тактовых импульсов соединен с динамическими входами элементов И 35 и 33, выходы которых соответственно подключены к счетным входам счетчиков импульсов 41 и 42, выходами соединенных через элемент ИЛИ 43 с выходом М дешифратора. Входы установки нуля счетчиков 41 и 42 объединены с входами элемента ИЛИ 44 и подключены к выходам элементов задержки 39 и 40 соответственно, входы которых объединены с входами элемента ИЛИ 45 и подключены к выходам элементов И 36 и 34 соответственно, статистическими входами соединенных с выходами элементов задержки 37 и 38 соответственно. Вход счетного триггера 31 соединен с входом 3 дешифратора 6, к входу
И которого подключены объединенные вторые статические входы элементов И ЗЗ и 35, а выходы элементов ИЛИ 45 и 44 соединены соответственно с выходами К и Л дешифратора 6 длительности выбросов и провалов напряженйя.
Устройство работает следующим образом.
Переменный выходной сигнал Овх преобразуется блоком 1 в постоянный, который изменяется скачком в соответствии с изменением огибающей напряжения сети. Это позволяет наглядно получить характеристику исследуемого напряжения сети, которому присущи выбросы и провалы, что в значительной степени упрощает процесс его обработки и следовательно одновременный параллельный анализ как амплитуды, так и длительности выбросов и провалов.
Таким образом, преобразуемое напряжение постоянного тока 0 с выхода преобразователя 1 подается на пороговый элемент 2, порог срабатывания которого ра1837325 ве ан ва
llP
10 по
11, ме
Ui ци
Пр ос тая ши ст ни от пр ст ве (м ра сч де ст уп тэ ив ра но гд со ср мо ту по ме со сч ны
И та ст ис эт ля гр ну
И и
55 номинальному напряжению U«M, и нэ
oro-цифровой преобразователь 3.
По сигналу "Пуск" триггер 4 устанавлися в единичное состояние. При этом, в образователе 3 аналог-код (фиг. 2), ключ амыкается и измеряемая величина Ux ается на сигнальный вход компаратора де она уравновешивается дискретно иэяющейся компенсирующей величиной поступающей на его опорный вход из роаналогового преобразователя 22. этом в преобразователе 22 код-аналог ществляется неравномерно — ступенчаотработка 0 эа счет того, что при больразбалансах отработка сразу ведется шими разрядами, а по мере уменьшенапряжений разбалансов поочередно ючаются старшие разряды, и окончание цесса отработки осуществляется только енями младшего разряда. Для э ого ресивный счетчик 21 имеет три группы адших, средних и старших) двоичных рядов 28, 29, 30 (фиг. 2), направление а импульсов в каждом из которых опреяется сигналами с компаратора 11, попающими нэ триггер 14 знака, авляющий шинами сложения "+" и вычиия "-" счетчика. Схема (фиг. 2) перестрается в структуру уравновешения личными ступенями при значениях раэти ДU= IU><-Upf, например
z Д0<16г;
16 z ДU< 64z;
64z (Д0, z- значение ступени младшего разряда, тветственно для групп младших 28, дних 29 и старших 30 разрядов, с поью пороговых элементов 23 и 24 амплиных анализаторов 12 и 13. При этом оги срабатывания Ucpi пороговых элетов 23 и 24 анализаторов 12 и 13 должны тветствовать весам двоичных разрядов тчика 21, например:
Ucp23 = + 64 z
12
Ucp24 = — 64 г;
12 =
0ср23 =+ 16 z;
13=
0ср24 =- 16 z.
13
Распределение импульсов с амплитуданализаторов 12 и 13 на входах схем
И вЂ” НЕ 18 и ИСКЛЮЧАЮЩЕГО ИЛИ 20, а же на разрешающем счет входе группы рших разрядов 30 показано на фиг. 2 для одного состояния, когда Д U = О. При м на выходе элемента ИЛИ-НЕ 18 появтся единица, которая подготавливает ппу младших разрядов 28 к работе. а и с выходов схемы ИСКЛЮЧАЮЩЕГО
И 20 и амплитудного анализатора 13 защают работу в группах средних и стар5
50 ших разрядов 29 и 30 соответственно. Однако в группе младших разрядов 28 счет импульсов не происходит, так как схема И 16 закрыта нулевыми сигналами с выходов компаратора 11 и импульсы опорной частоты от генератора 19 импульсов не поступают. Крометого на выходе элемента ИЛИ вЂ” НЕ
17 появляется единичный сигнал, который прикладывается к входам счетного триггера
31 (фиг. 3) и счетчика 5 адреса, состояние каждого из которых изменяется по спаду этОГО сиГнала, Таким образом. при подключении измеряемого напряжения 4 в момент времени
t1(фиг, 4), наступление разбаланса Ux> 0«ц приводит к срабатыванию порогового элемента 2, выходное единичное напряжение которого прикладывается к адресному входу старшего разряда оперативного запоминающего устройства 8 и к информационному входу старшего разряда счетчика 7 адреса, а наступление разбаланса Ux>Uk — к срабатыванию компаратора 11, на прямом выходе которого появляется сигнал больше
64 z. который вызывает появление единиц на прямом выходе триггера 14 знака, на статическом входе элемента И 16 и на выходах пороговых элементов 23 амплитудчых анализаторов 12 и 13, а также нуля на выходе элемента ИЛИ вЂ” НЕ 117, При этом схемы
ИЛИ вЂ” НЕ 18 и ИСКЛЮЧАЮЩЕЕ ИЛИ 20 блокирует счет импульсов в группах младших и средних разрядов 28 и 29, а амплитудный анализатор 13 включает в работу сразу старшие разряды 30 реверсивного счетчика
21, установленного триггером 14 знака на сложение импульсов опорной частоты, поступающих через открытую схему И 16 от генератора 19 импульсов. В этот момент, в дешифраторе 6 длительности выбросов и провалов напряжения (фиг. 3), счетный триггер 31 открывает схему И 33, через которую в счетчик 41 начинают поступать импульсы от тактового генератора 32. Когда разность
Д0<64 z, в момент времени т2 (фиг, 4), старшие разряды 30 (фиг. 2) отключаются, а импульсы от генератора 19 импульсов заносятся сначала в средние разряды 29 (на интервале времени 12 — тз), затем в младшие разряды 28 при Д U<16z, в момент времени
13 (фиг. 4). При Д U< z, в момент времени т4, компаратор 11 возвращается в исходное состояние и схема И 16 закрывается. Счетчик прекращает считать и остающееся на его выходе неизменным число, соответствующее величине выброса напряжения
0,=163,5z (фиг, 4) появляется на выходах Г, Д, Е АЦП 3, и тем самым на информационных входах ОЗУ 8. Разрешение на запись
1837325
30
45
55 числа в блок 8 памяти дает единичный сигнал элемента ИЛИ-НЕ 17, включенного на два выхода компаратора 11, по адресу, указанному пороговым элементом 2 и счетчиком 5, который также записывается в регистр 7 адреса.
В момент времени ts (фиг. 4), измеряемое напряжение становится равным!А, что снова приводит к неравенству Ох> Ug, то срабатывает только пороговый элемент 23 амплитудного анализатора 13. В результате чего, на выходе схемы ИСКЛЮЧАЮЩЕГО
ИЛИ 20 появляется единица, которая разрешает счет импульсов в группе средних разрядов 29, а младшие и старшие разряды 28 и 30 блокированы нулями с выходом элемента ИЛИ-НЕ 18 и амплитудного анализатора
12 соответственно. Кроме того на выходе элемента ИЛИ-НЕ 17 опять возникает нулевой импульс. При этом, в момент появления нуля на выходе элемента ИЛИ-НЕ 17, счетчик 5 переходит в следующее состояние, а счетный триггер 31 (фиг. 3) перебрасывается на нуль, B результате этого в дешифраторе
6 длительности выбросов и провалов напряжения (фиг. 3), схема И 33 закрывается, а элементы И 35 и 36 открываются. При этом счетчик 41 импульсов прекращает считать и остающиеся на его выходе неизменным число, соответствующее длительности указанного выброса напряжения (интервал времени t>-t5, фиг. 4) появляется на выходе
М дешифратора 6. и тем самым на информационном входе ОЗУ 9. Разрешение на запись числа в блок 9 памяти дает единичный сигнал, образуемые за время r< на выходе схемы И 36 и подаваемый через элемент
ИЛИ 45 на выход Кдешифратора, по адресу, считываемому из регистра 7 адреса. Затем через время т указан н ый сигнал достигает выхода элемента 39 задержки и сбрасываетна нуль счетчик 41 импульсов, а также через элемент ИЛИ 44 — регистр 7 адреса, В этот момент, через открытую схему И 35, импульсы от тактового генератора 32 поступают на счетный вход счетчика 42. Когда Л U< 16z в момент времени 1е(фиг. 4), средние разряды
29 (фиг. 3) отключаются, и тактовые импульсы заносятся в младшие разряды 28, По окончании процесса данной отработки в момент времени t7 (фиг, 4), выходной код реверсивного счетчика 21, соответствующий величине выброса напряжения 0,2=201z, записывается в ОЗУ 8.
Если в момент времени t8 (фиг. 4), напряжение уменьшается и становится
Оном> 1х> Оь то пороговый элемент 2 возвращается в исходное состояние и его выходное напряжение принимает нулевое значение, а на инверсном выходе компаратора 11 появляется отрицательный сигнал, модуль которого больше 64z. Это приводит к срабатыванию пороговых элементов 24 амплитудных анализаторов 12 и 13, и установке триггера 14 знака в нуль. При этом, отработка ведется группой старших разрядов 30. В этот момент, в дешифраторе 6 длительности И 35 и открывает элементы И
33 и 34. При этом счет импульсов в счетчике
42 прекращается и с его выхода код, соответствующий длительности данного выброса напряжения (интервал времени t5-te, фиг.
4), поступает через элемент ИЛИ 43 на выход М дешифратора и записывается s ячейки блока 9 памяти, В этот момент тактовые импульсы от генератора 32 снова поступают на счетчик 41. Затем, когда Л U< 16z в момент времени tg (фиг. 4), пороговые элементы 24 амплитудных анализаторов 12 и 13 возвращаются в исходное состояние и процесс отработки продолжается группой младших разрядов 28, по окончании которого (момент времени ttp) информация с выходов разрядов счетчика 21, соответствующая величине провала напряжения 0 з=70г{фиг.
4), записывается в блок 8 памяти, Таким образом, осуществляется накопление информации в блоках памяти устройства, Работа анализатора как при выбросах, так и при провалах напряжения аналогична..
Только накопление информации в ОЗУ 8 и 9 осуществляется по адресам вида !
ХХХХХХХ2 при выбросах. а при провалах—
0XXXXXXXz. При этом максимальное количество информации определяется циклом работы 2" двоичного счетчика 5, который, переводя по сигналу переноса RS-триггер 4 в нуль, возвращает АЦП 3 в исходное состояние по окончании анализа сигналов.
После накопления достаточного объема информации по содержимым 03У 8 и 9 строятся гистограммы или функции зависимости выбросов и провалов от реального времени их распределения, по которым более достоверно оценивается качество напряжения исследуемой электрической сети.
Положительным эффектом предлагаемого изобретения является то, что обработка информации в процессе анализа случайного процесса выбросов и провалов напряжения осуществляется с помощью преобразователя 1 переменного напряжения в постоянное, аналого-цифрового преобразователя 3 и дешифратора 6 длительности выбросов и провалов напряжения, а ее накопление и хранение — в ячейках оперативных запоминающих, устройств
8 и 9, что способствует одновременному параллельному анализу как амплитуды, так и
1837325
10 ительности выбросов и провалов напряения, и тем самым существенному расшиению функциональных возможностей у тройства.
Экономическая эффективность предлаемого устройства определяется теми регурующими воздействиями как на уровне, к и на длительности выбросов и провалов йствующего значения напряжения, котоые осуществляются на основании измереий;
Формула изобретения
1. Статистический анализатор выбросов провалов напряжения, содержащий пороговый элемент, RS-триггер, счетчик и перый блок памяти, от лича ю щи и с я тем. то, с целью расширения функциональных озможностей за счет анализа длительнооти выбросов и провалов напряжения, в него введены дешифратор длительности
ыбросов и провалов напряжения, второй лок памяти, регистр, аналого-цифровой реобразователь и преобразователь пере1 енного напряжения в постоянное, вход коорого является информационным входом нализатора, а выход подключен к информаионному входу аналого-цифрового преобазователя и через пороговый элемент — к таршим разрядам адресного входа первоо облока памяти и информационного входа егистра, выход которого соединен с адресым входом второго блока памяти, инфорационный вход которого подключен к ервому входу дешифратора выбросов и ровалов напряжения, второй выход котоого соединен с входом установки нуля реистра, а третий выход подключен к входу правления записью и считывания второго лока памяти и входу разрешения считываия регистра, младшие разряды информаионного входа регистра и адресного входа ервого блока памяти соединены с инфорационным входом счетчика, выход переолнения которого подключен к R-входу риггера, S-вход которого является входом ! уска анализатора, а прямой выход соединен с информационным входом дешифратоа выбросов и провалов напряжения и ходом запуска аналого-цифрового преобазователя, вход сброса которого соединен инверсным выходом триггера, а выход кона работы подключен к счетному входу счетика, к входу запуска дешифратора
ыбросов и провалов напряжения и входам правления записью регистра и управления аписью-считыванием первого блока памяи, информационный вход которого подключен к выходу аналого-цифрового преоб1 разователя.
45 . прямым и инверсным выходами триггера
55
2. Анализатор по и. 1, о т л и ч 8 ю щ и йс я тем, что аналого-цифровой преобразователь содержит реверсивный счетчик, блок сравнения, ключ, два элемента ИЛИ вЂ” НЕ, элемент ИЛИ, триггер, элемент И, цифроаналоговый преобразователь, два амплитудных анализатора, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и генератор тактовых импульсов, выход которого соединен с первым входом элемента И, выход которого подключен к счетному входу реверсивного счетчика, разрядный выход которого соединен с входами цифроаналогового преобразователя, выход которого подключен к первому входу блока сравнения, второй вход которого соединен с выходом ключа, информационный и управляющий входы которого являются соответственно информационным и пусковым входами преобразователя, входом сброса которого является вход сброса реверсивного счетчика, выход
"Больше" блока сравнения соединен с первblми входами амплитудных анализаторов, с
S-входом триггера и первыми входами первого элемента ИЛИ вЂ” НЕ и элемента ИЛИ, выход которого подключен к второму входу элемента И, выход "Меньше" блока сравнения подключен к вторым входам амплитудных анализаторов, к R-входу триггера и вторым входам элемента ИЛИ и первого элемента ИЛИ-НЕ, выход которого является выходом конца работы преобразователя, выход первого амплитудного анализатора соединен с первыми входами второго элемента ИЛИ-НЕ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы которых и одкл ючен ы к выходу второго амплитудного анализатора, выходы второго элемента
ИЛИ-НЕ. элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и первого амплитудного анализатора подкл;очены соответственно к разрядным входам разрешения счета реверсивного счетчика, суммирующий и вычитающий входы которого соединены соответственно с
3.Анализатор по и. 1, отличаюшийся тем, что дешифратор длительности выбросов и провалов напряжения содержит счетчики, элементы задержки, элементы И, ИЛИ и генератор тактовых импульсов, выход которого соединен с первыми входами первого и второго элементов И, выходы которых подключены к счетным входам одноименных счетчиков, выходы которых соединены с входами первого элемента
ИЛИ, выход которого является первым выходом дешифратора, информационный вход которого соединен с вторыми входами первого и второго элементов И, вход запуска дешифратора подключен к счетному входу
1837325 юг.
l триггера, прямой выход которого соединен с третьим входом первого элемента И. с первым входом третьего элемента И и через первый элемент задержки — с первым входом четвертого элемента И, выход которого подключен к первому входу второго элемента ИЛИ и через второй элемент задержки— к входу обнуления первого счетчика и первому входу третьего элемента ИЛИ, выход которого является вторым выходом.дешифратора, третьим выходом которого является выход второго элемента ИЛИ, инверсный выход триггера соединен с третьим входом второго элемента И, вторым входом четвертого элемента И и через третий элемент
5 задержки — с вторым входом третьего элемента И, выход которого соединен с вторым входом второго элемента ИЛИ и через четвертый элемент задержки подключен к второму входу третьего элемента ИЛИ и входу
10 обнуления второго счетчика, 1837325
=/И, НО
Составитель 8.Майер
Техред М.Моргентал
Корректор М.Ткач
Тираж Подписное енного комитета по изобретениям и открытиям при ГКНТ СССР
13035, Москва, Ж-35. Раушская наб., 4/5 здательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101