Устройство запоминания дискретной информации
Иллюстрации
Показать всеРеферат
I96I00
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства ¹
Кл. 21ат, 37/08
Заявлено 25Х.1965 (№ 1010703/26-24) с присоединением заявки №
Приоритет
Опубликовано 16Х.1967. Бюллетень № 11
Дата опубликования описания 25Х1.1967
NIIIi G 06f
УДК 681.142.07(088.8) Комитет оо делам изооретений и открытий ори Совете Министров
СССР
Автор изобретения
В. И. Бабий
3 аявитель
УСТРОЙСТВО ЗАПОМИНА11ИЯ ДИСКРЕТНОЙ ИНФОРМАЦИИ
Предмет изобретения
Известны устройства запоминания дискретной информации на магнитной поверхности, в которых параллельные двоичные коды преобразуются в двузначный фазовый код и воспроизводимый сигнал интегрируется на протяжении всего периода с дискриминацией амплитуды по его окончании.
Особенностью предложенного устройства является то, что его блок записи содержит схему преобразования параллельного двоичного кода в многозначный фазовый код с использованием одного периода па символ, а в интеграторе установлена схема управления процессом интегрирования, начиная с >/< периода воспроизводимого сигнала, и индикацией амплитуды по истечении з/, этого периода.
Это позволяет повысить информационную плотность и помехозащищенность при запоминании.
На чертеже изображена блок-схема устройства запоминания дискретной информации.
Устройство содержит блок записи 1 со схемой 2 преобразования параллельного двоичного кода в многозначный фазовый код, мсханизм 8 транспортирования носителя, блок / воспроизведения со схемой 5 управления процессом интегрирования и индикацией амплитуды воспроизводимого сигнала и блок б обратного преобразования.
Устройство запоминания дискретной инфор10 мации на магнитной поверхности, содержащее механизм транспортирования носителя, блок записи, блок воспроизведения с интегратором и синхронным детектором воспроизводимого сигнала и блок обратного преобразования в
15 двоичный код, отличающееся тем, что, с целью повышения информационной плотности и IIOмехозащищенности, блок записи содержит схему преобразования параллельного двоичного кода в многозначный фазовый код с
20 использованием одного периода на символ, и в интеграторе установлена схема управления процессом интегрирования, начиная с т/, периода воспроизводимого сигнала, и индик»цией амплитуды по истечении /„этого пе25 риода, Составитель H. Г, Милохин
Редактор И. С. Грузова Техред Т. П. Курилка Корректоры: Г. И. Плешакова и О. Б. Тюрина
Заказ 1927/6 Тира>к 535 Подписное
ЦНИИПИ Комитета I10 делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, 2