Автоматический коррелятор

Иллюстрации

Показать все

Реферат

 

199506

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республин

Зависимое от авт. свидетельства ¹â€”

Заявлено 08.Ъ 1.1966 (№ 1082742/26-24) с присоединением заявки ¹

Приоритет

Опубликовано 13.VI I.1967. Бюллетень № 15

Дата опубликования описания 1 1Х.1967

Кл. 42m, 14

Комитет по делам иаобретений и открытий при Совете Министров

СССР

МПК G 06f

УДК 681.142.5(088.8) АВТОМАТИЧЕСКИЯ КОРРЕЛЯТОР

Известен автоматический коррелятор с непосредственным вводом исследуемых напряжений, работающий в реальном маштабе времени и вычисляющий все точки искомой корреляционной функции по одному и тому же участку реализации исследуемых процессов.

В этом корреляторе использованы два цифровых запоминающих устройства, в одном из которых осуществляется задержка дискретных выборок исследуемого процесса на ряд фиксированных значений времени запаздывания, а в другом производится накопление произведений указанных выборок на мгновенные значения процесса, поступающего на второй вход коррелятора.

В предлагаемом корреляторе использовано только одно запоминающее устройство, часть разрядов выходного регистра которого соединена через ключевую схему со входами вспомогательного регистра, в через вторую ключевую схему — с умножителем. Ко вторым входам обеих ключевых схем присоединен выход аналогоцифрового преобразователя, вход которого связан с источником сигнала, подлежащего задержке, а выходы разрядных элементов вспомогательного регистра связаны непосредственно с разрядными усилителями записи тех же разрядов запоминающего устройства, причем ширина переполнения счетчика адреса является общей с шиной сброса в нуль вспомогательного регистра. Это позволяет упростить схему устройства.

На чертеже изображена блок-схема предлагаемого коррелятора.

5 Один из исследуемых процессов (задерживаемый процесс) подается на вход аналогоцифрового преобразователя 1. Выход преобразователя соединен через ключевые схемы 2 и 8 с цифровым входом цифро-аналогового

10 умножителя 4 и со входом вспомогательного регистра 5. Регистр б, являющийся частью выходного регистра запоминающего устройства, присоединен через те же ключевые схемы 2 и 8 к умножителю 4 и вспомогательному

15 регистру 5. На второй вход цифро-аналогового умножителя поступает другой (опорный) исследуемый процесс. Выход умножителя присоединен «о входу аналого-цифрового преобразователя 7, выход которого подключен ко

20 входу цифрового суммирующего устройства 8.

К другому входу суммирующего устройства присоединены усилители чтения части разрядов запоминающего уст1тойства 9, Выход устройства 8 связан с разрядными усилителями

25 записи тех же разрядов запоминающего устройства.

Устройство 9 выполнено, например, на ферромагнитных элементах, и содержит элементы для хранения информации, систему адресной

30 дешифрации и разрядные усилители записи и

199506 чтения, а часть разрядов каждой ячейки запоминающего устройства предназначена для хранения накапливаемых зна Iений искомои корреляционной функции. Зги разряды связаны только с суммирующим устройством 8.

Остальп»е разряды каждой ячейки служат для хра 1еи1я текущих дискретных выборок

:адер>киваемого процесса. Выходы усилителей чтения этой группы разрядов присоединены ко входу рсгистра б, а разрядные усилители зап1!си — к Выходу вспомогательного регистра 5.

Лдресн1.111 дешифратор запоминающего устройства I!pi!co gvl!ei! к выходу счетчика 10 адреса, па вход которого поступают импульсы продвп>кения адреса из устройства 11 управления. Выход переполнения счетчика 10 соединен с шиной сброса вспомогательного регистра 5, а также устроиством 11.

Промежуточные и окончательные результаты вычислений выводятся из ячеек запоминающего устройства на устройство 12 вывода через суммирующее устройство 8, для чего выход устройства 8 присоединен ко входу у тройства 12. Устройство управления 11 обеспечивает правильное взаимодействие устройств коррелятора и управляет их работой.

3а время между двумя последовательнымн измерениями мгновенных значений исследуемых процессов производится проход по всем ячейкам запоминающего устройства 9, что составляет один цикл работы коррелятора.

Перед началом очередного цикла счетчик 10, вспомогательный регистр 5, регистр б н суммирующее устройство 8 находятся в нулевом состоянии, а аналого-цифровые преобразователи 1 и 7 готовы к выполнению преобразований. В ячейках запоминающего устройства

9 хранятся результаты предыдущих циклов работы и дискретные выборки задерживаемого процесса.

В начале цикла производится измерен:1е мгновенного значения задерживаемого процесса преобразователем 1. Полученная выборка задерживаемого процесса направляется через ключевую схему 8 в цифро-аналоговый умножитель 4. Результирующее произведение этой выборки задерживаемого процесса на мгновенное значение опорного процесса после преобразования преобразователем 7 суммируется с содержанием соответствующих разрядов нулевой ячейки запоминающего устройства 9 в устройстве 8. Результат записывается в эту же ячейку, причем с выхода вспомогательного регистра 5 в соответствующие разряды этой ячейки записываются нули. По окончании записи очередная выборка задерживаемого процесса переводится из преобразователя 1 через ключевую схему 2 во вспомогательный регистр 5 и находится там до момента записи в первую ячейку. Затем регистр б и суммирующее устройство 8 сбрасываются в нуль, и в счетчик 10 начинают поступать из устройства 11 управления импульсы продвижения адреса, каждый из которых вызывает

65 опрос следующей по номеру ячейки запоминающего устройства 9.

Содер>кимое ячейки считывается в регистр

6 и в суммиру1ощее устройство 8, причем в регистр 6 считывается дискретная вь1борка задерживаемого процесса, а в суммирующее устройство 8 — промс>куточное значение ис«омой Koppt.ëÿöèî! IIIîé функции. Считанная вь1борка задер>кивасмого процесса передается через ключевую схему 8 в цифро-аналоговый умно>китель 4. Произведение этой выборки па ..II I!oaeI-i!ioe значение опорного процесса, поступаюшее па умножитель 4 непосредственно о 1 сточника исследуемых процессов, преобразуется аналого-цифровым преобразователем

7 в цифровую форму и складывается алгебраически с содержимым суммирующего устройства 8. Результирующая сумма записывается в ту же ячейку запоминающего устройства. Одновременно в ячейку записывается содержимое вспомогательного регистра 5, в котором в момент записи находится выборка задерживаемого процесса, считанная ранее из предыдущей по номеру ячейки запоминающего устройства. После записи вспомогательный регистр 5 сбрасывается в нуль и в него переводится из регистра 6 через ключевую схему

2 выборка задерживаемого процесса, считанная из указанной ячейки запоминающего устройства. Переведенная выборка будет храниться во вспомогательном регистре до момента записи в следующую по номеру ячейку.

После перевода выборки регистр б и суммирующее устройство 8 сбрасывается в нуль, в счетчик 10 добавляется один импульс продвижения адреса, и вышеописанные операции повторяются. После опроса последний по номеру ячейки запоминающего устройства вспомогательный регистр 5 сбрасывается в нуль импульсом переполнения счетчика 10, вследствие чего выборка задерживаемого процесса. считанная из последней по номеру ячейки, «выбрасывается» из коррелятора.

Таким образом, к концу очередного цикла работы коррелятора все дискретные выборки задерживаемого процесса оказываются переместившимися в следующие по номеру ячейки запоминающего устройства. Выборка, находившаяся в начале цикла в последней ячейке, «выбрасывается» импульсом окончания цикла, а вновь полученная выборка задерживаемого процесса вносится в первую ячейку.

Это обеспечивает непрерывное замещение старых данных новыми.

В каждом цикле в ячейках запоминающего устройства пакаплигаются произведения мгновенного значения опорного процесса, измеренного в данном цикле, на дискретные выборки задерживаемого процесса, считываемые из этих ячеек,; ричем временный сдвиг между сомно>кителями определяется номером ячейки и временем цикла. После выполнения достато шо большого числа циклов в ячейках ооразуются значения искомой корреляционной функции.

199506

Предмет изобретения

Составитель В. H. Жовипский

Редактор H. О. Громов Техред Л. Я. Бриккер Корректоры: Л. В. Наделяева и В. В. Крылова

Заказ 2806/12 Тираж 535 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Лвтоматический коррелятор с непосредственным вводом исследуемых напряжений, работающий в реальном масштабе времени и вычисляющий гсе точки искомой авто- или взаимнокорреляционпой функции по одному и тому же участку реализации исследуемых процессов, содержащий цифровое запоминающее устройство, цифровое суммирующее устройство, цифро-аналоговый умножитель, два аналого-цифровых преобразователя, счетчик адреса и устройства управления и вывода, отличаюшийся тем, что, с целью упрощения схемы, часть разрядов выходного регистра запомина;ощего устройства соединена через к,зючсi3у10 схему со входами вспомогательного регистра, а через вторую ключевую схему — с умножителем; ко вторым входам обеих ключевых схем присоединен выход аналого-цифрового преобразователя, вход которого связан с источником сигнала, подлежащего задержке, а выходы разрядных элементов вспомогательного регистра связаны непосредственно с раз10 рядными усилителями записи тех же разрядов запоминающего устройства, причем шина переполнения счетчика адреса является оощей с шиной сброса в нуль вспомогательногс регистра.