Устройство для обмена дискретной информацией

Реферат

 

Изобретение относится к вычислительной технике и телемеханике и может быть использовано в системах сбора и обработки информации. Цель изобретения - расширение функциональных возможностей устройства путем обеспечения сопряжения с m аналогичными устройствами через общий канал связи для создания общей интерфейсной магистрали между удаленными объектами. Устройство содержит интерфейсную магистраль с n + 2 линиями, блоки двуплексной передачи информации, передатчик, селектор, длительности импульсов, приемник. Связь устройства с другими устройствами осуществляется через канал связи. Благодаря введению в устройство диспетчерского блока, n - 1 блоков регистрации сигнала данных, блока регистрации управляющего сигнала, блока трехпроводной системы квитирования, блоков регистрации сигнала квитирования обеспечивается поочередная передача информации о состоянии интерфейсной магистрали каждым из m + 1 устройств с обеспечением алгоритма известной трехпроводной системы квитирования установления связи по линиям n, n + 1 и n + 2 интерфейсной магистрали. 2 з.п.ф-лы, 1 табл., 8 ил.

Изобретение относится к вычислительной технике и телемеханике и может быть использовано в системах сбора и обработки информации.

Известно, что для обмена информацией между удаленными объектами с использованием общего канала связи (общей передающей среды) используют локальные или вычислительные радиосети. Эти средства обмена информацией между объектами базируются на использовании средств вычислительной техники, которые выполняют установленную процедуру обмена информацией между объектами и решают конфликтные ситуации при использовании одного общего для всех канала связи. Такие решения предусматривают передачу больших блоков данных между объектами с высокой скоростью передачи.

В тех случаях, когда обмен информацией между объектами осуществляется короткими сообщениями и значение скорости обмена данными между ними может быть небольшим, указанные реализации обмена данными между объектами нецелесообразны. В этих случаях к средствам обмена данными между объектами предъявляются, как правило, следующие требования: простота реализации, низкая стоимость, высокая надежность технических средств.

Наиболее близким к предлагаемому техническому решению является устройство для обмена дискретной информацией, которое позволяет соединить между собой удаленные объекты, не требуя для своей работы получения извне программных команд. Однако с помощью указанных устройств, используя один общий (дуплексный) канал связи, можно осуществлять обмен информацией только между двумя удаленными объектами.

Целью изобретения является расширение функциональных возможностей устройства путем обеспечения сопряжения с m аналогичными устройствами через общий канал связи для создания общей интерфейсной магистрали между удаленными объектами.

На фиг.1 изображена блок-схема устройства; на фиг.2-8 - соответственно диспетчерский блок, блок трехпроводной системы квитирования, блок регистрации сигнала данных, блок регистрации управляющего сигнала, блок регистрации сигнала квитирования, формирователь управляющих сигналов, блокиратор сигнала квитирования.

Устройство (фиг.1) содержит интерфейсную магистраль 1, блоки 2 дуплексной передачи информации, передатчик 3, селектор 4 длительности импульсов, приемник 5, канал связи 6, диспетчерский блок 7, блок 8 трехпроводной системы квитирования, блоки 9 регистрации сигнала данных, блок 10 регистрации управляющего сигнала, блоки 11 регистрации сигнала квитирования, блок 12 управления режимом приемопередачи, кроме того, показан управляющий вход 13.

Диспетчерский блок 7 (фиг.2) содержит распределитель 14 импульсов, элемент И 15, элементы И-НЕ 16, триггеры 17, счетчики 18, формирователи 19 импульсов, элементы ИЛИ 20, кроме того, показаны счетный 21 и управляющий 22 входы, тактовые 23 и управляющий 24 выходы блока.

Блок 8 трехпроводной системы квитирования (фиг.3) содержит формирователь 25 управляющих сигналов и блокираторы 26 сигнала квитирования, кроме того, показаны квитирующие входы-выходы 27, информационные выходы 28, информационные входы 29, управляющие входы 30 и управляющие выходы 31 блока.

Блок 9 регистрации сигнала данных (фиг.4) содержит триггер 32, элемент ИЛИ 33, элемент ИЛИ 34 с вторым инверсным входом. Кроме того, показаны выход 35, тактовый 36 и информационный 37 входы блока. Тактовый вход 36 соединен с первыми входами элементов ИЛИ 33 и 34, информационный вход 37 - с вторыми входами элементов ИЛИ 33 и 34, выходы которых соединены соответственно с первым и вторым входами триггера 32, выход которого является информационным выходом 35 блока.

Блок 10 регистрации управляющего сигнала (фиг.5) содержит элемент И 38, по m триггеров 39, элементов ИЛИ 40 и элементов И-НЕ 41, кроме того, показаны выход 42, информационный 43 и тактовые 44 входы блока. Тактовые входы 44 с первого по m-й соединены соответственно с первыми (инверсными) входами элементов ИЛИ 40 и первыми входами элементов И-НЕ 41, информационный вход 43 соединен с вторыми входами m элементов ИЛИ 40 и И-НЕ 41. Выходы элементов ИЛИ 40 и И-НЕ 41 соединены соответственно с первыми и вторыми входами триггеров 39, выходы которых соединены с входами элемента И 38, выход которого является выходом 42 блока.

Блок 11 регистрации сигнала квитирования (фиг.6) содержит первый-третий элементы ИЛИ 45-47, первый и второй элементы И 48 и 49, по m триггеров 50 и элементов 51 с инверсным первым входом. Кроме того, показаны управляющие 52 входы, информационный выход 53, информационный 54 и тактовые 55 входы блока. Тактовые входы блока с первого по m-й соединены с первыми входами соответственно элементов 51, выходы которых соединены с первыми входами триггеров 50. Выходы последних соединены с входами элементов ИЛИ 47 и 48, выходы которых соединены соответственно с первыми входами элементов ИЛИ 46 и 45. Выходы элементов ИЛИ 46 и 45 соединены с первым и вторым входами элемента И 49, выход которого является информационным выходом 53 блока. Информационный выход 54 блока соединен с вторыми входами элементов 51, третий управляющий вход блока соединен с вторыми входами триггеров 50, первый и второй управляющие входы 52 блока соединены соответственно с вторыми входами первого и второго элементов ИЛИ.

Формирователь 25 управляющих сигналов блока 8 трехпроводной системы квитирования (фиг.7) содержит первый и второй элементы ИЛИ 56 и 57, элемент (ИЛИ/И)-ИЛИ 58, первый-четвертый элементы И 59-61, 65, первый-третий элементы И-НЕ 62-64, элемент 66 логики И с первым инверсным входом, формирователь 67 коротких импульсов по срезу входного сигнала и формирователь 68 коротких импульсов по фронту входного сигнала, кроме того, показаны управляющие входы 69 и управляющие выходы 70 формирователя 25. Первый управляющий вход 69 соединен с первыми входами элементов ИЛИ 56, 57, И 65, 66, формирователей 67, 68 и первым И входом элемента (ИЛИ/И)-ИЛИ 58, второй управляющий вход 69 соединен с вторыми (инверсными) входами элементов ИЛИ 56, 57 и вторым И входом элемента (ИЛИ/И)-ИЛИ 58, третий управляющий вход 69 соединен с третьими входами элементов ИЛИ 56, 57 и третьим И входом элемента (ИЛИ/И)-ИЛИ 58. Первые (инверсные) выходы элементов ИЛИ 56 и 57 соединены соответственно с первым и вторым ИЛИ входами элемента (ИЛИ/И)-ИЛИ 58, вторые выходы элементов ИЛИ 56, 57 и выход элемента (ИЛИ/И)-ИЛИ 58 соединены с первыми входами соответственно элементов И 59-61. Выход элемента И 59 соединен с первыми входами элементов И-НЕ 63, 64 и является первым управляющим выходом 70 формирователя.

Выход элемента И 60 соединен с вторыми входами элементов И-НЕ 62, 64 и является вторым управляющим выходом 70 формирователя. Выход элемента И 61 соединен с первым входом элемента И-НЕ 62 и вторыми входами элементов И-НЕ 63, И 65 и 66. Выходы элементов И-НЕ 62-64 соединены с вторыми входами соответственно элементов И 59-61, выходы элементов И 66, 65, формирователей 67, 68 являются соответственно третьим-шестым выходами 70 формирователя 25.

Блокиратор 26 сигнала квитирования блока 8 трехпроводной системы квитирования (фиг.8) содержит элемент ИЛИ 71, элемент ИЛИ 72 с первым инверсным входом, элемент И-НЕ 73 с тремя входами, инвертор 74 и элемент И-НЕ 75 с двумя входами, кроме того, показаны управляющие входы 76, квитирующий вход-выход 77, информационные выход 78 и вход 79 блокиратора 26. Квитирующий вход-выход 77 соединен с первыми входами элементов ИЛИ 71 и 72, входом инвертора 74 и выходом элемента И-НЕ 75. Вторые входы элементов ИЛИ 71 и 72 являются соответственно первым и вторым управляющими входами 76 блокиратора, выходы элементов ИЛИ 71 и 72 соединены соответственно с первым и вторым входами элемента И-НЕ 73, третий вход которого является третьим управляющим входом 76 блокиратора. Выход элемента И-НЕ 73 является информационным выходом 78 блокиратора, выход инвертора 74 соединен с первым входом элемента И-НЕ 75, второй вход которого является информационным входом 79 блокиратора 26.

В таблице показаны состояния пяти предлагаемых устройств в начальной стадии их работы после включения и приняты следующие обозначения. Х обозначает, что устройство работает в режиме передачи и находится в конфликте с другими устройствами. Пд* означает, что устройство находится в режиме передачи, а остальные - в режиме приема, причем такая ситуация установилась случайным образом. Сочетания чисел 1-1, 2-1, 2-2, 3-1 и т.д. обозначают номер цикла приема (первое число) и номер приема в цикле (второе число). Пд* обозначает, что устройство находится в режиме передачи, а остальные - в режиме приема, причем такая ситуация установилась за счет логики работы устройств.

Устройство работает в соответствии со следующим алгоритмом.

Первоначально при включении все m + 1 устройств включаются на передачу, создавая при этом конфликтную ситуацию. Далее после разрешения очередной конфликтной ситуации каждое устройство включается на передачу после завершения очередного цикла приема. Первый цикл приема включает в себя прием одного сообщения, второй цикл - двух и т.д. до m. Затем периодически после каждого приема m сообщений устройство включается на передачу. Таким образом, все устройства периодически по очереди, которая устанавливается случайным образом, включаются на передачу, обмениваясь между собой информацией о состоянии своих интерфейсных магистралей и образуя тем самым общую между ними интерфейсную магистраль. При выключении какого-либо устройства очередность включения устройств на передачу к каналу связи не нарушается.

К образованной таким образом общей интерфейсной магистрали подключают объекты, которые могут работать в режиме "источника" или в режиме "приемника". В заданный момент времени в режиме "источника" может находиться только один объект, остальные при этом должны находиться в режиме "приемника". В соответствии с режимом работы подключенного к интерфейсной магистрали 1 объекта находится и устройство, т.е. устройство может находиться в режиме "источника" или в режиме "приемника".

В процессе конфликтной ситуации устройство передает одну и ту же кодовую комбинацию. Разрешение конфликтной ситуации происходит за счет работы известного блока 12 управления режимом приемопередачи устройства и наличия активной паузы длительностью tn в конце передаваемого сообщения. Длительность конфликтной ситуации tк зависит от значения частоты F задающего генератора передатчика 3 устройства, нестабильности частоты этого генератора и выражается формулой tкtn(F/F), из которой видно, что чем больше нестабильность частоты задающего генератора ( F/F), тем меньше время конфликтной ситуации.

Устройство работает следующим образом.

В исходном состоянии на интерфейсной магистрали 1 присутствует высокий (неактивный) уровень сигнала. При изменении состояния линий интерфейсной магистрали 1 устройства, инициируемого подключенным к нему объектом, информация об этом поступает параллельным кодом на информационные входы передатчика 3 через блоки 2 дуплексной передачи информации и через блок 8 трехпроводной системы квитирования, который осуществляет соответствующее преобразование сигналов квитирования.

Селектор 4 осуществляет управление режимом поступления информации на вход передатчика, запрещая ему считывать информацию с выходов блоков при изменении состояния интерфейсной магистрали.

Передатчик 3 преобразует поступивший на его информационные входы параллельный код передаваемой информации в последовательный, дополняет последний при необходимости элементами защиты от ошибок и передает его в канал связи 6 через блок 12 управления режимом приемопередачи устройства, находящегося в режиме передачи.

Сигнал кодовой комбинации, пройдя через канал связи, поступает на приемник 5 устройства, находящегося в режиме приема, через блок 12 управления режимом приемопередачи, с выхода которого информация параллельным кодом поступает на интерфейсную магистраль 1 через блоки 9, блок 10 и блоки 2 и через блоки 11 и блок 8. Это поступление информации на интерфейсную магистраль 1 осуществляется при отсутствии конфликтных ситуаций в канале связи, разрешением приемником 5 регистрировать принятое кодовое сообщение (сигнал об этом разрешении проходит с управляющего выхода приемника через диспетчерский блок 7 на тактовые входы блоков 11, 10) и наличии в кодовой комбинации сигнала сопровождения данных, низкий уровень которого с выхода приемника 5 поступает на вход блока 10 и тактовые входы блоков 9. При этом сигнал сопровождения данных передает только одно устройство, в котором объект находится в режиме "источника". Блоки 2 осуществляют двунаправленное формирование сигналов для приема и передачи данных. Блок 9 выполняет функцию ключевого элемента, пропуская информацию на линии данных интерфейсной магистрали при наличии в кодовой комбинации сигнала сопровождения данных, который присутствует в это время на тактовом входе 36 блока. Поступившая на информационный вход информация при наличии сигнала сопровождения данных запоминается на выходе блока 9 за счет триггера 32 блока.

Блок 10 пропускает принятый сигнал сопровождения данных, запоминает его и через блок 2 передает этот сигнал на линию интерфейсной магистрали. Блок 2 препятствует при этом прохождению этого сигнала на передачу. Прием и хранение информации в блоке 10 осуществляется по ячейкам, количество которых соответствует m. Каждая ячейка состоит из трех элементов: триггера, элементов ИЛИ и И-НЕ. Элемент И 38 блока 10 объединяет выводы всех ячеек. Информация в каждой ячейке соответствует информации, переданной соответствующим устройством. Поэтому снятие сигнала сопровождения данных происходит при приеме от того устройства, которое его передавало. Распределение принимаемой информации по ячейкам в блоке 10 происходит за счет тактовых импульсов (высокий уровень), которые в заданный момент времени поступают на один из входов 44 блока.

Диспетчерский блок 7 выделяет через свой распределитель 14 тактовые импульсы с высоким уровнем, которые поступают на блок 10 и блоки 11 устройства. Появление тактовых импульсов происходит за счет импульсов с высоким уровнем, поступающих на счетный вход 21 блока с управляющего выхода приемника 5 устройства. Эти импульсы формируются в приемнике 5 после каждой принятой кодовой комбинации. Одновременно в блоке 7 формируется управляющий импульс на управляющем выходе 24 блока, который поступает в блок 12 и переключает устройство в режим передачи. Этот управляющий импульс формируется в соответствии с изложенным алгоритмом работы устройства за счет ячеек блока, количество которых соответствует m. Каждая ячейка блока 7 состоит из элементов 16-20. При этом первая ячейка не содержит счетчик 18 и элемент 20 логики ИЛИ, а последняя, m-я, ячейка не содержит триггер 17 и формирователь 19 импульсов. Формирователь 19 импульсов по заднему фронту импульса формирует короткий импульс, который с помощью триггера 17 запрещает прохождение импульсов через свою ячейку и разрешает прохождение импульсов через последующую ячейку. Таким образом, каждая ячейка, кроме m-й, обрабатывает только один цикл, в течение которого она производит подсчет подступающих импульсов, из которых последний проходит на выход 24 блока.

На управляющем входе 13 блока 7 возникает короткий импульс при включении в работу устройства. Импульсы с управляющего выхода приемника 5 поступают также на второй управляющий вход передатчика 3. Эти импульсы прерывают работу передатчика, синхронизируя начало передачи кодовой комбинации. Этим самым синхронизируются начало передачи и канал связи 6 сигнала для выполнения алгоритма работы устройства. Блок 8 устройства обеспечивает определение режима работы устройства "источник" - (И) или "приемник" - (П) в зависимости от режима объекта, подключенного к интерфейсной магистрали 1, и вместе с блоками 11 формирует сигналы квитирования на линиях n + 1 и n + 2 интерфейсной магистрали 1 в соответствии с алгоритмом работы известных систем квитирования установления связи, вместе с сигналом сопровождения данных на линии n интерфейсной магистрали 1 устройства. Определение режима работы устройства (И/П) происходит по сигналу сопровождения данных с помощью блока 2. Элементы 56-58 формирователя 25 управляющих сигналов блока 8 определяют направление прохождения сигнала сопровождения данных, которое запоминается с помощью элементов 59-64 формирователя.

При этом возможны три ситуации. Первая - сигнал пришел со стороны канала связи (режим П) и управляющий сигнал (низкий уровень) находится на первом управляющем выходе формирователя 25 и соответственно блока 8. Вторая - сигнал пришел со стороны объекта, подключенного к интерфейсной магистрали 1 рассматриваемого устройства (режим И) и управляющий сигнал находится на втором управляющем выходе формирователя 25 и соответственно блока 8. Третья - конфликтная, когда сигнал пришел со стороны объекта и канала связи (режим 3). В этом случае появляется запрещающий управляющий сигнал (низкий уровень) на третьем и четвертом управляющих выходах формирователя 25 и соответственно блока 8, которые запрещают работу блоков 11. На этих же выходах при отсутствии конфликтной ситуации поочередно появляется запрещающий управляющий сигнал, который в зависимости от наличия сигнала сопровождения данных разрешает или запрещает работу блоков 8. Одновременно на пятом и шестом управляющих выходах формирователя 25 и соответственно блока 8 появляются короткие управляющие импульсы (низкий уровень), которые поступают на блокираторы 26 блока 8, в результате чего низкий уровень сигнала блокируется на линиях n + 1 и n + 2 интерфейсной магистрали 1 устройства.

Снятие этой блокировки происходит при отсутствии сигнала с низким уровнем на квитирующем входе-выходе блока 8 со стороны линий интерфейсной магистрали и наличии сигнала с низким уровнем на информационном входе блокиратора 26 блока 8. На информационном выходе блока 8 значение сигнала (низкий или высокий уровень) зависит от значения сигнала на соответствующем квитирующем входе-выходе блока 8 и режима (П, И, З), в котором находится устройство. В режиме П на информационном выходе блока 8 передается инверсное значение сигнала с соответствующего квитирующего входа-выхода блока 8. В режиме И на информационном выходе блока 8 передается прямое значение сигнала с соответствующего квитирующего входа-выхода блока 8. В режиме З на информационном выходе блока 8 присутствует сигнал с высоким уровнем вне зависимости от значения квитирующего сигнала. Блок 11 собирает значения сигналов квитирования от всех m устройств и запоминает их. Это происходит за счет m ячеек блока 11, каждая из которых состоит из элемента 51 логики ИЛИ и триггера 50. В зависимости от режима (П, И, З), в котором находится устройство, эти сигналы объединяются через элемент 48 логики И при режиме П, через элемент ИЛИ 47 при режиме И и с выхода указанных элементов подаются на информационный выход 53 блока 11. Устройство, которое работает в режиме И, передает всем остальным устройствам, которые находятся в режиме П, сигнал квитирования с низким уровнем, который проходит к соответствующим блокираторам этих устройств и разрешает им тем самым снятие блокировки сигнала квитирования.

В устройстве, которое находится в режиме И, снятие блокировки соответствующего сигнала квитирования происходит только в том случае, если от всех устройств, находящихся в режиме П, поступают сигналы квитирования с низким уровнем, при наличии которых на выходе элемента ИЛИ 47 блока 11 появляется сигнал с низким уровнем, который поступает на информационный выход 53 блока 11. При наличии конфликтной ситуации в любом устройстве разблокировка сигнала квитирования в устройстве, которое находится в режиме И, не происходит.

Устройство позволяет создавать на базе простых технических средств общую интерфейсную магистраль между удаленными объектами, соединенными между собой через общий канал связи, для обмена информацией между ними с использованием известной трехпроводной системы квитирования при обмене информацией. Устройство не требует для своей работы получения извне или от соединяемого объекта (источника, приемника) программных команд.

Общая интерфейсная магистраль, создаваемая с помощью данных устройств, представляет собой транспортную сеть, которая является "прозрачной" для подключаемых к ней объектов, и источник может произвольно без воздействия на технические средства изменять свое месторасположение.

Кроме своего основного назначения, организованная с помощью предлагаемых устройств обмена интерфейсная магистраль может использоваться в качестве служебного канала широковещательной пакетной системы. С помощью такого служебного канала можно выполнять функции арбитража при захвате основного канала и квитирования для оповещения достоверности принимаемой информации по основному каналу широковещательной пакетной системы. Использование с такой целью служебного канал позволит упростить реализацию широковещательной пакетной системы, повысить ее производительность и использование основного канала.

Формула изобретения

1. УСТРОЙСТВО ДЛЯ ОБМЕНА ДИСКРЕТНОЙ ИНФОРМАЦИЕЙ, содержащее интерфейсную магистраль, линии которой с первой по n-ю подключены к входам-выходам одноименных блоков дуплексной передачи информации, выходы которых подключены к одноименным информационным входам передатчика и одноименным входам селектора длительности импульсов, выход которого подключен к первому управляющему входу передатчика, приемник и канал связи, отличающееся тем, что, с целью расширения функциональных возможностей устройства путем обеспечения сопряжения с аналогичными устройствами через канал связи для создания общей интерфейсной магистрали между удаленными объектами, в его интерфейсной магистрали n-я линия выполнена с возможностью передачи управляющего сигнала и в него введены n - 1 блоков регистрации сигнала данных, блок регистрации управляющего сигнала, блок трехпроводной системы квитирования, два блока регистрации сигнала квитирования, диспетчерский блок, управляющий вход которого является управляющим входом устройства, блок управления режимом приема -передачи, информационные вход, выход и вход-выход которого соединены соответственно с выходом передатчика, входом приемника и каналом связи, первый и второй информационные выходы блока трехпроводной системы квитирования соединены соответственно с (n + 1)-м и (n + 2)-м входами передатчика и селектора длительности импульсов, информационные выходы приемника с первого по (n - 1)-й соединены с информационными входами одноименных блоков регистрации сигнала данных, входы которых соединены с входами одноименных блоков дуплексной передачи информации, n-й выход приемника подключен к информационному входу блока регистрации управляющего сигнала, выход которого соединен с входом n-го блока дуплексной передачи информации и подключен к тактовым входам n - 1 блоков регистрации сигнала данных, (n + 1)-й (n + 2)-й выходы приемника соединены с информационными входами соответственно первого и второго блоков регистрации сигнала квитирования, информационные выходы которых соединены с одноименными информационными входами блока трехпроводной системы квитирования, с первого по третий управляющие входы которого соединены соответственно с входом-выходом, входом и выходом n-го блока дуплексной информации, первый и второй квитирующие входы-выходы блока трехпроводной системы квитирования подключены соответственно к (n + 1)-й и (n + 2)-й линиям интерфейсной магистрали, первые два управляющих выхода блока трехпроводной системы квитирования соединены с одноименными управляющими входами блоков регистрации сигнала квитирования, третий и четвертый управляющие выходы блока трехпроводной системы квитирования соединены с третьими управляющими входами соответственно первого и второго блоков регистрации сигнала квитирования, управляющий выход приемника соединен с вторым управляющим входом передатчика и счетным входом диспетчерского блока, n тактовых выходов которого соединены с одноименными тактовыми входами блока регистрации управляющего сигнала и блоков регистрации сигнала квитирования, управляющий выход диспетчерского блока соединен с управляющим входом блока управления режимом приема-передачи.

2. Устройство по п.1, отличающееся тем, что диспетчерский блок содержит распределитель импульсов, m тактовых выходов которого являются одноименными выходами блока, элемент И, выход которого является управляющим выходом блока, по m - 1 триггеров, элементов ИЛИ, формирователей импульсов и счетчиков со значением модуля счета соответственно от двух для первого до n для последнего, m элементов И - НЕ, выходы которых соединены с одноименными входами элемента И, счетный вход блока соединен с одноименным входом распределителя импульсов, с первым входом первого элемента И - НЕ, с входом первого формирователя импульсов и с вторыми (инверсными) входами m - 1 элементов ИЛИ, управляющий вход блока соединен с одноименным входом распределителя импульсов, с (m + 1)-м входом элемента И, вторыми входами m - 1 триггеров и установочными входами m - 1 счетчиков, выходы m - 1 формирователей импульсов соединены с первыми входами одноименных триггеров, выходы которых соединены с вторыми входами одноименных элементов И - НЕ и первыми входами одноименных элементов ИЛИ, выходы которых соединены со счетными входами одноименных счетчиков, выходы которых соединены с первыми входами одноименных элементов И - НЕ и с входом следующего по номеру формирователя импульсов, выход последнего счетчика соединен с объединенными входами m-го элемента И - НЕ.

3. Устройство по п.1, отличающееся тем, что блок трехпроводной системы квитирования содержит формирователь управляющих сигналов, управляющие входы и первые четыре выхода которого являются соответственно одноименными управляющими входами и выходами блока, и два блокиратора сигнала квитирования, квитирующие входы-выходы и информационные входы и выходы которых являются соответственно одноименными входами и выходами блока, первые два управляющих выхода формирователя управляющих сигналов соединены с одноименными входами блокираторов сигнала квитирования, третий и четвертый управляющие выходы-с третьими управляющими входами соответственно первого и второго блокираторов сигнала квитирования, пятый и шестой управляющие выходы - с квитирующими входами-выходами соответственно первого и второго блокираторов сигнала квитирования.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8