Способ измерения скорости вращения вала и устройство для его осуществления

Реферат

 

Изобретение относится к измерительной технике и может быть использовано для измерения скорости вращения вала. Сущность изобретения: способ, включающий преобразование угла поворота вала в двухфазную систему гармонических сигналов, преобразование двухфазной системы гармонических сигналов в циклический код угла поворота вала, формирование из этого кода первой и второй последовательностей счетных импульсов, результат подсчета импульсов первой последовательности за фиксированный интервал времени используют для определения значения скорости вращения вала в нижней части диапазона скоростей, а при превышении измеряемой скоростью заданного значения для определения скорости вращения вала используют результат подсчета импульсов второй последовательности за фиксированный интервал времени, одновременно формируют сигнал направления вращения. Устройство содержит датчик угла, преобразователь "угол-код", преобразователь кода, два формирователя счетных импульсов, два ключа, два счетчика импульсов, логический элемент И, логический элемент ИЛИ, регистр, задатчик кода фиксированной скорости, цифровой компаратор, блок управления, логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, JK - триггер, инвертор. 2 с. и 1 з.п. ф-лы, 6 ил., 1 табл.

Изобретение относится к контрольно-измерительной технике, в частности к цифровым измерителям параметров движения с первичным преобразователем перемещения, и может быть использовано для создания высокоточных систем автоматического управления электроприводами станков с ЧПУ и промышленных роботов.

Известен способ получения информации о скорости вращения вала, заключающийся в формировании гармонических сигналов, пропорциональных синусу и косинусу угла поворота вала, определении значений производных функций сформированных гармонических сигналов, выделении и суммировании модулей полученных сигналов, формировании суммы модулей гармонических сигналов и формировании модуля сигнала скорости за счет деления суммы модулей производных функций гармонических сигналов на сумму модулей гармонических сигналов. Устройство, реализующее указанный способ, содержит преобразователь угла поворота вала, выполненный в виде СКВТ, аналоговые дифференциаторы сигналов СКВТ, схемы выделения модулей сигналов дифференциаторов и СКВТ, два блока суммирования и блок деления, выходной сигнал которого пропорционален модулю сигнала скорости [1].

Недостатком этого способа является необходимость операции дифференцирования, которая при выполнении на аналоговых элементах имеет ограниченную точность. Кроме того, при работе с СКВТ пульсации напряжения питания усиливаются блоком дифференцирования, что приводит к снижению точности устройства и ограничивает нижний диапазон измеряемых скоростей.

Известны способ и устройство для его реализации, заключающиеся в преобразовании угла поворота вала в сигналы, пропорциональные синусу и косинусу угла поворота, преобразовании этих сигналов в многофазную систему гармонических сигналов, преобразовании полученной системы сигналов в пилообразный сигнал и определении скорости его изменения за счет преобразования крутизны пилообразного сигнала в частоту импульсов, определения числа этих импульсов за фиксированный интервал времени, и использовании этого числа в качестве скорости и формировании сигнала знака скорости за счет определения очередности следования фаз в многофазной системе гармонических сигналов.

Устройство, реализующее указанный способ, содержит первичный преобразователь угловых перемещений (СКВТ, преобразователь числа фаз, подключенный к выходам СКВТ, формирователь пилообразного напряжения с входами, подключенными к выходам преобразователя числа фаз, аналоговым выходам пилообразного сигнала и кодовым выходам номера участка пилообразного сигнала, цифровой вычислитель скорости с входом, подключенным к формирователю пилообразного напряжения, и выходом параллельного двоичного кода, преобразователь "цифра-аналог" с цифровым входом, подключенным к выходу цифрового вычислителя, и входом управления знаком выходного сигнала, и определитель очередности следования фаз с входом, подключенным к выходу кодового сигнала формирователя пилообразного напряжения, и выходом, подключенным к входу управления знаком выходного сигнала преобразователя "цифра-аналог" [2].

Недостатком известных устройства и способа является ограничение верхнего диапазона измеряемых скоростей, вызванное ограниченной полосой рабочих частот элементов устройства. Для обеспечения необходимой точности измерения в нижнем диапазоне скоростей в устройстве используется "электрический редуктор" с большим коэффициентом передачи, поэтому при низкой скорости вращения вала частота счетных импульсов достигает верхней границы рабочей частоты цифрового вычислителя скорости. В силу этого указанное устройство может быть использовано только в системах регулирования скорости "тихоходных" электроприводов. Кроме того, устройство содержит большое число аналоговых элементов, к которым предъявляются повышенные требования по точности и стабильности, что затрудняет его техническую реализацию с высокими метрологическими параметрами.

Цель изобретения - повышение точности и расширение диапазона измеряемых скоростей вращения вала.

На фиг.1 приведена функциональная схема устройства для измерения скорости вращения вала; на фиг.2 - функциональная схема аналогового коммутатора; на фиг.3 - функциональная схема формирователя счетных импульсов; на фиг.4 - временные диаграммы входных и выходных сигналов элементов формирователя счетных импульсов; на фиг. 5 - функциональная схема блока управления; на фиг.6 представлены временные диаграммы входных и выходных сигналов элементов блока управления.

На функциональных схемах линии связи между элементами, осуществляющие передачу параллельного кодового сигнала, отмечены знаком Х.

Введены следующие обозначения: - угол поворота рабочего вала; - текущее значение сигналов СКДУ; Np - коэффициент "электрической редукции", связывающий угол с сигналом ; Np=2 /Тр, где Тр - угловой шаг измерительного растра СКДУ; - текущее значение угла СКДУ, приведенное в первый октант.

Измерение скорости вращения вала по предлагаемому способу производится в следующей последовательности.

Преобразуют угол поворота вала в двухфазную систему гармонических сигналов с помощью растрового синусно-косинусного датчика угла.

Формируют цифровой эквивалент угла в пределах периода гармонических сигналов следующим образом.

Преобразуют гармонические сигналы в формат первого октанта, сравнивая эти сигналы между собой и с нулевым уровнем, и одновременно определяют номер октанта (три старших разряда кода угла), соответствующий текущим значениям гармонических сигналов, при этом за первый октант (цифровой код 000) принимают октант, в котором sin >0, cos>0 и sin < cos , и считают, что возрастание номеров октантов происходит против часовой стрелки.

Преобразуют гармонические сигналы, приведенные в первый октант, в код тангенса угла путем линейного аналого-цифрового преобразования, используя в качестве опорного сигнала больший из приведенных сигналов, а в качестве измерительного - меньший из сигналов.

Используют в качестве цифрового эквивалента значения тангенса угла в нечетных октантах, когда младший разряд кода октантов равен нулю, прямой код тангенса угла, а в четных октантах, когда младший разряд кода октантов равен единице, формируют инверсный код тангенса угла.

Определяют младшие разряды кода угла, осуществляя функциональное арктангенсное преобразование кода тангенса угла в код угла, при этом нулевому входному коду тангенса угла соответствует нулевой код угла, а максимальному значению кода тангенса угла соответствует код угла: = 2n-1, где n - разрядность АЦП.

Формируют первую и вторую последовательности счетных импульсов, совпадающих с моментами изменения состояния младших разрядов кода угла и кода номера октантов.

Определяют число счетных импульсов первой последовательности за фиксированный интервал времени и используют это число в качестве значения скорости вращения вала в нижней части диапазона скоростей.

Одновременно определяют очередность следования фаз преобразователя перемещения путем определения фазового сдвига между сигналом второго младшего разряда кода угла и опорным сигналом, полученным в виде логической суммы сигналов двух младших разрядов кода угла, и формируют сигнал направления вращения вала.

При превышении измеряемой скоростью фиксированного значения определяют старшие разряды кода скорости по числу счетных импульсов второй последовательности за тот же самый интервал времени, причем отсчет интервала времени начинают в момент появления счетного импульса, и добавляют к старшим разрядам кода скорости младшие разряды, в качестве которых используют младшие разряды кода угла, сформированные в момент окончания интервала времени, при этом при вращении вала в сторону, соответствующую нарастанию кода угла в первом октанте, используют прямой код угла, а при вращении в противоположную сторону - обратный код угла.

В качестве сигнала направления вращения вала в верхней части диапазона скоростей используют сигнал направления вращения вала, полученный в нижней части диапазона скоростей.

Устройство для измерения скорости вращения вала, функциональная схема которого представлена на фиг.1, содержит растровый синусно-косинусный датчик 1 (СКДУ) угла с двумя выходами, преобразователь 2 "угол-код" с двумя информационными входами, подключенными к выходам СКДУ 1, входом синхронизации, трехразрядным выходом кода номера октантов и выходом n-разрядного кода угла, преобразователь 3 кода с цифровым входом, подключенным к выходу n-разрядного кода угла преобразователя 2 "угол-код", входом управления и выходом n-разрядного кода, блок 4 определения направления вращения вала с двумя информационными входами, соединенными с выходами двух младших разрядов кода угла преобразователя 2, управляющим входом и выходом, соединенным с входом управления преобразователя 3 кода и являющимся выходом сигнала направления вращения вала устройства, первый формирователь 5 счетных импульсов с информационным входом, подключенным к выходу младшего разряда кода угла преобразователя 2, первый ключ 6 с информационным входом, подключенным к выходу первого формирователя 4, двумя управляющими входами и выходом информационного сигнала, первый счетчик 7 импульсов со счетным входом (вход С), подключенным к выходу первого ключа 6, входом параллельной записи (вход D), соединенным с выходом преобразователя 3 кода, входом разрешения записи (вход S), входом установки в нулевое состояние (вход R) счетчика и выходом n-разрядного кода (выходом младших разрядов кода) скорости, второй формирователь 8 счетных импульсов с входом, соединенным с выходом младшего разряда кода номера октантов преобразователя 2, второй ключ 9 с информационным входом, подключенным к выходу второго формирователя 8, и двумя управляющими входами, второй счетчик 10 импульсов со счетным входом (вход С), входом установки в нулевое состояние (вход R) и выходом параллельного двоичного кода (выходом старших разрядов кода скорости), логический элемент И 11 с двумя входами, первый из которых подключен к выходу старшего разряда первого счетчика 7, логический элемент ИЛИ 12 с двумя входами, подключенными к выходу второго ключа 9 и выходу логического элемента И 11, и выходом, соединенным со счетным входом второго счетчика 10, регистр 13 хранения кода (РХК) с цифровым входом, младшие разряды которого соединены с выходом n-разрядного кода первого счетчика 7, а старшие разряды регистра подключены к выходу параллельного двоичного кода второго счетчика 10, входом разрешения записи (вход S) и выходом m-разрядного кода скорости вращения вала, являющимся цифровым выходом устройства, задатчик 14 скорости переключения с выходом m-разрядного кодового сигнала, цифровой компаратор 15 с двумя входами, первый из которых (вход А) соединен с выходом регистра 13 хранения кода, а второй (вход В) подключен к выходу задатчика 14 и двумя выходами, первый из которых (выход А В) соединен с вторым управляющим входом первого ключа 6, вторым входом логического элемента И 11 и управляющим входом блока 4 определения направления вращения вала, а второй выход цифрового компаратора (выход А>B) соединен с вторым управляющим входом второго ключа 9, и блок 16 управления с двумя входами, первый из которых соединен с вторым выходом цифрового компаратора 15, а второй вход подключен к выходу второго формирователя 8 счетных импульсов, и пятью выходами, первый из которых соединен с входом синхронизации преобразователя 2, второй выход блока соединен с первыми управляющими входами первого и второго ключей, третий выход блока 16 соединен с входом разрешения записи первого счетчика 7 импульсов, четвертый выход блока 16 управления соединен с входом разрешения записи регистра 13 хранения кода, а пятый выход блока 16 управления соединен с входом установки в нулевое состояние счетчиков 7 и 10.

Преобразователь 2 "угол-код", возможный вариант реализации которого представлен на фиг. 1, содержит аналоговый коммутатор 17 с двумя входами, являющимися информационными входами преобразователя 2, выходами опорного и измерительного сигналов и выходом кода номера октантов, аналого-цифровой преобразователь 18 (АЦП) с входами опорного и измерительного сигналов, подключенными к соответствующим выходам аналогового коммутатора 17, входом управления выходным кодом АЦП 18, подключенным к выходу младшего разряда цифрового выхода кода номера октанта аналогового коммутатора 17, входом синхронизации, являющимся входом синхронизации преобразователя 2 и n-разрядным цифровым выходом, и функциональный арктангенсный преобразователь 19, выполненный в виде постоянного запоминающего устройства (ПЗУ) с адресным входом, подключенным к цифровому выходу АЦП 18. Выход кода номера октантов аналогового коммутатора 17 и цифровой выход АЦП 18 образуют цифровой выход преобразователя 2 "угол-код".

Блок 4 определения направления вращения вала, возможный вариант реализации которого представлен на фиг.1, содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20 с двумя входами, IK-триггер 21 с логическими элементами И на входах I и К, с синхронизирующим входом (вход С), подключенным к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 20, двумя информационными входами (входы I1 и K1) и управляющим входом, образованным соединенными друг с другом вторыми входами I2 и К2 триггера и являющийся управляющим входом блока 4, и инвертор 22 с выходом, подключенным к информационному К1-входу триггера 21.

Первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 20 является первым входом блока 4 определения направления вращения вала, вторым входом которого является соединенные друг с другом второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 20, вход инвертора 22 и информационный I1-вход триггера 21. Выходом блока 4 определения направления вращения вала является выход IK-триггера 21.

Аналоговый коммутатор 17, возможный вариант реализации которого представлен на фиг.2, содержит первый блок 23 перемены знака с входом, являющимся первым входом аналогового коммутатора, и выходами аналогового и логического сигналов, второй блок 24 перемены знака с входом, являющимся вторым входом аналогового коммутатора, и выходами аналогового и логического сигналов, блок 25 перемены функций с двумя входами, подключенными к выходам аналогового сигнала первого и второго блоков перемены знака, двумя выходами аналоговых сигналов, являющимися выходами опорного и измерительного сигналов аналогового коммутатора, и выходом логического сигнала, и определитель 26 октантов с тремя входами, первый из которых подключен к выходу логического сигнала блока 25 перемены функций, а второй и третий входы определителя соединены соответственно с логическим выходом первого и второго блоков перемены знака, и выходом кода номера октантов, являющимся одноименным выходом аналогового коммутатора 17.

Блок 23 (24) перемены знака, возможный вариант реализации которого представлен на фиг.2, содержит усилитель-инвертор 27, неинвертирующий вход которого соединен с общей шиной, компаратор 28 с информационным входом, входом опорного сигнала, соединенным с общей шиной, и выходом, являющимся выходом логического сигнала блока 23 (24) перемены знака, и аналоговый переключатель 29 на одно направление с двумя информационными входами, первый из которых (нормально-закрытый контакт переключателя) соединен с выходом усилителя-инвертора 27, управляющим входом, подключенным к первому выходу компаратора 28, и выходом (общий контакт переключателя), являющимся выходом блока 23 (24) перемены знака. Соединенные друг с другом инвертирующий вход усилителя-инвертора 27, информационный вход компаратора 28 и второй (нормально-открытый контакт переключателя) информационный вход аналогового переключателя 29 является входом блока 23 (24) перемены знака. Выход логического сигнала блока 23 перемены знака является выходом старшего разряда кода номера октантов преобразователя 2 "угол-код".

Блок 25 перемены функций, возможный вариант реализации которого представлен на фиг. 2, содержит компаратор 30 с информационным входом, входом опорного сигнала и выходом, являющимся выходом логического сигнала блока 25 перемены функций, и аналоговый переключатель 31 на два направления с четырьмя информационными входами, управляющим входом, соединенным с выходом компаратора 30, выходом опорного сигнала (общий контакт первого направления переключателя), являющимся первым выходом блока 25 перемены функций, и выходом измерительного сигнала (общий контакт второго направления переключателя), являющимся вторым выходом блока 25 перемены функций. Соединенные друг с другом информационный вход компаратора 30, первый информационный вход переключателя 31 (нормально-закрытый контакт первого направления) и четвертый информационный вход переключателя (нормально-открытый контакт второго направления) являются первым информационным входом блока 25 перемены функций, а соединенные друг с другом вход опорного сигнала компаратора 30, второй информационный вход переключателя 31 (нормально-открытый контакт первого направления) и третий информационный вход переключателя 31 (нормально-закрытый контакт второго направления) являются вторым информационным входом блока 25 перемены функций.

Определитель 26 октантов, возможный вариант реализации которого представлен на фиг. 2, содержит первый логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 32 с двумя входами, являющимися вторым и третьим входом определителя 26 октантов, и второй логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 33 с двумя входами, первый из которых является первым входом определителя 26 октантов, а второй вход подключен к выходу первого логического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 32. Выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 32 И 33 являются выходами второго и третьего разрядов кода номера октантов определителя 26.

Формирователь 5 (8) счетных импульсов, возможный вариант реализации которого представлен на фиг.3, содержит последовательно соединенные инвертор 34, элемент 35 задержки и развязывающий элемент 36 и логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 37 с двумя входами, второй из которых подключен к выходу развязывающего элемента 36, и выходом, являющимся выходом формирователя 5 (8) счетных импульсов. Соединенные между собой вход инвертора 34 и первый вход логического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 37 являются входом формирователя 5 (8).

Блок 16 управления, возможный вариант реализации которого представлен на фиг. 5, содержит первый инвертор 38, логический элемент ИЛИ 39 с двумя входами, первый из которых соединен с выходом первого инвертора 38, логический элемент И-НЕ 40 с тремя входами, первый из которых соединен с выходом элемента ИЛИ 39, первый D-триггер 41 с синхронизирующим входом (вход С) и информационным входом (вход D), соединенным с общей шиной, установочным входом (вход S), второй D-триггер 42 с синхронизирующим входом, подключенным к прямому выходу первого D-триггера 41, информационным входом, соединенным с общей шиной, установочным входом, подключенным к выходу элемента ИЛИ-НЕ 40 и прямым и инверсным выходами, второй из которых подключен к третьему входу логического элемента И-НЕ 40, логический элемент И 43 с двумя входами, первый из которых подключен к прямому выходу первого D-триггера 41, а второй вход соединен с прямым выходом второго D-триггера 42, задатчик 44 фиксированного интервала времени с выходом p-разрядного параллельного кода, счетчик 45 с входом синхронизации (вход С), входом параллельной записи (вход D), соединенным с выходом задатчика 44, входом разрешения записи (вход V), соединенным с прямым выходом второго D-триггера 42, выходом двух младших разрядов и выходом переполнения (выход Р), соединенным с синхронизирующим входом первого D-триггера 41, дешифратора 46 состояния счетчика с двумя информационными входами, подключенными к первому и второму младшим разрядам счетчика 45 импульсов, управляющим входом (вход V), соединенным с прямым выходом первого D-триггера 41, и четырьмя выходами, четвертый из которых соединен с установочным входом первого D-триггера 41, второй инвертор 47 с входом, подключенным к второму выходу дешифратора 46, логический элемент И-НЕ 48 с двумя входами, второй из которых подключен к выходу второго инвертора 47, и генератора 49 импульсов с выходом, соединенным с входом тактовой частоты счетчика 45 импульсов и вторым входом логического элемента И-НЕ 40.

Соединенные друг с другом вход первого инвертора 38 и первый вход логического элемента И-НЕ 48 являются первым входом блока 16 управления, а второй вход логического элемента ИЛИ 39 является вторым входом блока 16 управления.

Выход генератора 49 является первым выходом блока 16 управления, выход первого логического элемента И-НЕ 43 - вторым выходом блока 16 управления, выход логического элемента И-НЕ 48 - третьим выходом блока 16 управления, а третий и четвертый выходы дешифратора 46 являются соответственно четвертым и пятым выходами блока 16 управления.

Устройство работает следующим образом.

Растровый СКДУ преобразует угол поворота рабочего вала в двухфазную систему гармонических сигналов. Принцип действия СКДУ основан на модуляции потока излучения, осуществляемого двумя сопряженными растрами (измерительным, связанным с рабочим валом, и анализирующим неподвижным растром). Растры имеют окна, расположенные с некоторым шагом, т.е. переменную от угла прозрачность. При мелком шаге растров сигналы фотоприемников имеют квазигармоническую форму. Фазовый сдвиг между световыми потоками осуществляется за счет выполнения анализирующего растра в виде групп штрихов, смещенных друг относительно друга по углу на четверть шага измерительного растра (плюс целое число шагов). Для получения двух квадратурных гармонических сигналов в СКДУ используется четырехфазная считывающая система, с фотоприемников которой снимаются сигналы, смещенные по фазе друг относительно друга на четверть периода. Четырехфазная система сигналов преобразуется в двухфазную, т.е. в синусный и косинусный сигналы, которые формируются за счет включения по балансной схеме фотоприемников, сигналы которых смещены по фазе друг относительно друга на половину периода. При этом устраняются постоянные составляющие и другие четные гармоники сигналов фотоприемников. При перемещении измерительного растра в одном направлении сигнал на первом выходе СКДУ отстает по фазе на четверть периода от изменения сигнала на его втором выходе, а при перемещении измерительного растра в противоположном направлении - опережает на четверть периода. Поэтому знак фазового сдвига между квадратурными сигналами СКДУ характеризует направление вращения рабочего вала. Текущее значение квадратурных гармонических сигналов, сформированных растровым СКДУ, зависящее от угла поворота , преобразуется преобразователем 2 "угол-код" в цифровой код угла . Преобразователь 2 работает в амплитудном режиме и осуществляет преобразование гармонических сигналов СКДУ в формат первого октанта с одновременным формированием трех старших разрядов кода (кода номера октанта) и затем определяет младшие разряды кода угла через код тангенса этого угла, при этом код тангенса угла формирует на АЦП 18 отношения сигналов, на опорный и информационные входы которого поступают соответственно больший и меньший из сигналов СКДУ, приведенных в первый октант.

Преобразование угла поворота СКДУ 1 в цифровой код в пределах одного шага измерительного растра осуществляется следующим образом.

Сигналы с выхода СКДУ 1, пропорциональные синусу (Us) и косинусу (Uc) угла поворота вала, поступают на входы блоков 23 и 24 перемены знака аналогового коммутатора 17. Напряжения Us=Usin и Uc=Ucos сравниваются на компараторах 28-1 и 28-2 с нулевым уровнем напряжения. В результате на выходах блоков 23 и 24 перемены знака формируются логические сигналы: Us1=signsin и Uc1=sign cos .

Эти сигналы соответствуют знакам напряжений Us и Uc. Нулевой уровень логических сигналов Us1 и Uc1 соответствует положительному значению напряжений Us и Uc. Аналоговые переключатели 29-1 и 29-2 управляются по выявленным на компараторах 28-1 и 28-2 знакам функций Usи Uc. При нулевом уровне Us1 и Uс1 обеспечивается прямая, а при единичном - инверсная передача напряжений Us и Uc на выходы блоков 23 и 24 перемены знака через инверторы 27-1 и 27-2 соответственно. Тем самым на выходах блоков 23 и 24 перемены знака формируются модули напряжений Us и Uс, т.е.

Us2= U/sin / и Uc2=U/cos /, тождественные сигналам СКДУ в первом квадранте. Таким образом угол приводится в первый квадрант.

Напряжения Us2 и Uc2 сравниваются между собой на компараторе 30 блока 25 перемены функций, в результате чего на выходе компаратора 30 формируется логический сигнал Ua=0, если Us2<U, либо Ua=1, если Us2>Uc2.

Аналоговый переключатель 31 управляется сигналом Ua и обеспечивает на выходах блока 25 перемены функций появление напряжений сигналов СКДУ, приведенных в первый октант: == = Напряжения Uизм и Uоп поступают на информационный и опорный входы АЦП 18 отношения сигналов. АЦП осуществляет преобразование отношения напряжений, т. е. sin /cos =tg , в цифровой эквивалент тангенса приведенного угла . Таким образом, в конце цикла преобразования на цифровом выходе АЦП 18 формируется двоичный код тангенса угла .

Старший разряд (1р) кода угла совпадает со значениями сигнала Us1. Второй (2р) и третий (3р) разряды угла формируются в определителе октантов, осуществляющем преобразования: 2P = Us1 Uc1, 3p = 2p Ua Значения логических сигналов на выходе блоков 23 и 24 перемены знака и блока 25 перемены функций, соответствующие изменению угла в диапазоне 0-360о (в пределах одного шага измерительного растра СКДУ) приведены в таблице.

С выхода АЦП 18 цифровой код тангенса угла поступает на адресный вход функционального арктангенсного преобразователя 19, выполненного на базе постоянного запоминающего устройства (ПЗУ), запрограммированного по закону арктангенса в диапазоне изменения угла от 0 до 45о. ПЗУ 19 формирует на выходе цифровой код приведенного угла , при этом нулевому входному коду tg соответствует нулевой код угла, а максимальному входному коду tg соответствует максимальный код N=2n-1, где n-разрядность функционального преобразователя 19.

При вращении рабочего вала выходной код приведенного угла изменяется по линейно-треугольному закону, причем в нечетных октантах код угла совпадает со значением угла в пределах октанта, а в четных октантах является инверсным значением угла , т.е. дополняющим угол до 45о. Учитывая это, для получения младших разрядов кода угла в четных октантах в преобразователе 2 осуществляют преобразование выходного кода АЦП 18 по сигналу младшего разряда кода номера октантов с выхода аналогового коммутатора 17, поданному на вход управления выходным кодом АЦП 18. В нечетных октантах, когда младший разряд кода номера октантов равен нулю, на выход АЦП 18 проходит прямой код угла , а в четных октантах, когда младший разряд кода номера октантов равен единице, на выходе АЦП 18 фоpмиpуется инверсный код угла , дополняющий угол до 45о, т.е. равный 45о- . Поэтому в пределах каждого октанта формируется "цифровая пила", т.е. сигнал на выходе младших разрядов преобразователя 2 "угол-код" изменяется от нуля до значения 2n-1. Таким образом, код номера октанта и код, формируемый на выходе АЦП 18, образуют циклический код угла , при его изменении в пределах каждого шага измерительного растра СКДУ от 0 до 360о, т.е. преобразуют угол поворота вала СКДУ в его цифровой эквивалент - код.

Сигнал младшего разряда кода угла с выхода преобразователя 2 и сигнал младшего разряда кода номера октанта аналогового коммутатора 17 поступают на вход формирователей 5 и 8 счетных импульсов, имеющих одинаковое исполнение. Этот сигнал инвертируется инвертором 34 и подается на элемент 35 задержки, выполненный в виде интегрирующей RC-цепи. При переключениях инвертора 34 напряжение на выходе элемента 35 задержки изменяется по экспотенциальному закону. Когда напряжение на выходе элемента задержки достигает значения, равного напряжению переключения развязывающего элемента 36, последний переключается в другое состояние. Учитывая, что переключение развязывающего элемента 36 из единичного состояния в нулевое (из нулевого состояния в единичное) происходит при напряжении, равном приблизительно половине напряжения питания, импульсы на выходе развязывающего элемента сдвинуты относительно входного сигнала формирователя 5 (8) счетных импульсов на время, равное t=0,7RC.

Входной и задержанный сигналы поступают на входы логического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, на выходе которого на каждый входной импульс формируются два счетных импульса, передние фронты которых совпадают с передним и задним фронтами входного импульса, а длительность счетных импульсов равна времени задержки сигнала.

На фиг.4 представлены временные диаграммы, поясняющие работу формирователя 5 (8) счетных импульсов.

Сформированные формирователем 5 счетные импульсы поступают на информационный вход ключа 6. При работе устройства в нижней части диапазона скоростей, когда скорость рабочего вала меньше скорости, заданной задатчиком 14, на второй управляющий вход ключа 6 и второй вход логического элемента И 11 постоянно подан сигнал логической единицы с выхода цифрового компаратора 15. Ключ 6 в каждом цикле измерения открывается сигналом фиксированного интервала времени, формируемого на втором выходе блока 16 управления, на время, равное этому интервалу. В результате счетные импульсы проходят на выход ключа 6 и поступают на синхронизирующий вход счетчика 7. Счетчик 7 подсчитывает число этих импульсов. Счетчики 7 и 10 включены последовательно, поэтому импульсы переполнения счетчика 7 через логический элемент И 11 и элемент ИЛИ 12 поступают на синхронизирующий вход счетчика 10 и подсчитываются им. Так как частота счетных импульсов пропорциональна скорости вращения вала СКДУ, в конце фиксированного интервала времени в счетчиках 7 и 10 будет записано число, представляющее собой цифровой эквивалент скорости вращения вала. После окончания фиксированного интервала времени по сигналу, сформированному на четвертом выходе блока 16 управления, результат измерения из счетчиков 7 и 10 параллельным кодом переносится к регистр 13. Полученный цифровой эквивалент скорости вращения вала (число А) в каждом цикле сравнивается цифровым компаратором 15 с заданным значением кода скорости переключения (число В) задатчика 14. Если скорость вращения вала ниже заданной, то устройство продолжает работать так, как это описано выше, при этом перед началом очередного цикла счетчики обнуляются.

Определение направления вращения и, следовательно, знака кода скорости производится блоком 4. Направление вращения определяется в начале движения, т.е. при скорости вращения вала, меньшей скорости, заданной задатчиком. При превышении скорости, заданной задатчиком (А>В), результат определения знака кода скорости запоминается и используется при работе в верхней части диапазона скоростей.

Для определения направления вращения вала предварительно формируют опорный сигнал, производя с помощью логического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 20 логическое суммирование сигналов двух младших разрядов кода угла преобразователя 2. Полученный опорный сигнал сдвинут на четверть периода относительно сигнала второго младшего разряда кода угла. При этом фаза опорного сигнала не изменяется при изменении направления вращения вала.

Фазы сигналов второго младшего разряда кода угла и опорного сигнала сравниваются JK-триггером 21, имеющим логические элементы И на информационных входах. JK-триггер включен по схеме D-триггера и имеет управляющий вход, образованный соединенными друг с другом вторыми информационными J2 и К2-входами. Сигнал второго младшего разряда кода угла подается на информационный J1-вход JK-триггера и через инвертор 22 - на информационный вход К1, а опорный сигнал, сформированный элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 20, - на синхронизирующий вход JK-триггера 21. При подаче логической единицы на управляющий вход JK-триггера (работа устройства в нижней части диапазона скоростей) в момент формирования фронта импульса на синхронизирующем входе JK-триггер 21 фиксирует опережение или отставание сигнала, поданного на информационный J1-вход относительно опорного сигнала. При этом опорный сигнал своим фронтом переводит JK-тригг