Устройство измерения разности фаз

Реферат

 

Изобретение относится к измерительной технике и позволяет повысить быстродействие измерения разности фаз при зашумленном входном сигнале. Сущность изобретения: устройство содержит инвертор, коммутатор, опорный генератор, делитель, два интегратора, формирователь импульсов, блоки суммирования и вычитания, вычислительный блок. 1 з.п. ф-лы, 2 ил.

Изобретение относится к измерительной технике, а также может быть использовано в радиотехнике для измерения фазы зашумленного сигнала.

Известен измеритель сдвига фаз с ортогональной обработкой сигнала, содержащий два перемножителя, фазовращатель, два интегратора и узел вычисления [1].

Недостатком его является невозможность вычисления фазы чаще одного раза за период.

Ближайшим техническим решением, выбранным в качестве прототипа, является радиоимупльсное устройство измерения разности фаз, содержащее два перемножителя, два фильтра, генератор, два аналого-цифровых преобразователя и цифровой вычислитель общего назначения [2].

Недостатком его является невозможность вычисления фазы чаще одного раза за период.

Целью изобретения является увеличение быстродействия.

Поставленная цель достигается тем, что в устройство измерения разности фаз, содержащее опорный генератор, первый и второй интеграторы и вычислительный блок, причем первый и второй выходы опорного генератора соединены соответственно с первыми входами интеграторов, вторые входы которых объединены, дополнительно введены инвертор, коммутатор, делитель частоты, формирователь импульсов, блок вычитания и блок суммирования, причем вход инвертора является входом устройства в целом и соединен с первым входом коммутатора, второй вход которого подключен к выходу инвертора, входы формирователя импульсов и делителя частоты соединены с первым выходом опорного генератора, а выход делителя частоты подключен к третьему входу коммутатора, выход которого соединен со вторыми входами интеграторов, выход формирователя импульсов подключен к третьим входам интеграторов и первому входу вычислительного блока, второй и третий входы которого соединены с выходами блока суммирования и блока вычитания соответственно, выход первого интегратора подключен к первому входу блока суммирования и второму входу блока вычитания, выход второго интегратора соединен с первым входом блока вычитания и вторым входом блока суммирования.

Сравнение предлагаемого технического решения с прототипом и аналогами не позволило выявить в них совокупность признаков, отличающую предлагаемое решение от прототипа, что позволяет сделать вывод о соответствии критерию "существенные отличия".

На фиг. 1 представлена функциональная схема устройства; на фиг.2 - эпюры, поясняющие ее работу.

Устройство измерения разности фаз содержит инвертор 1, коммутатор 2, опорный генератор 3, делитель 4 частоты, формирователь 5 импульсов, первый интегратор 6, второй интегратор 7, блок в суммирования, блок 9 вычитания, вычислительный блок 10, состоящий из первого блока 11 памяти, второго блока 12 памяти, первого функционального преобразователя 13, блока 14 вычисления частного, сумматора 15, второго функционального преобразователя 16. При этом первый и второй выходы опорного генератора 3 соединены соответственно с первыми входами интеграторов 6 и 7, вторые входы которых объединены и подключены к выходу коммутатора 2, вход инвертора 1 является входом устройства в целом и соединен с первым входом коммутатора 2, второй вход которого подключен к выходу инвертора 1, входы формирователя 5 импульсов и делителя 4 частоты соединены с первым выходом опорного генератора 3, выход делителя 4 частоты подключен к третьему входу коммутатора 2, выход формирователя 5 импульсов подключен к третьим входам интеграторов 6 и 7, а также к первому входу вычислительного блока 10, второй и третий входы которого соединены с выходами блока 8 суммирования и блока 9 вычитания соответственно, выход первого интегратора 6 подключен к первому входу блока 8 суммирования и второму входу блока 9 вычитания, выход второго интегратора 7 соединен с первым входом блока 9 вычитания и вторым входом блока 8 суммирования, первый вход первого блока 11 памяти является вторым входом вычислительного блока 10, первый вход второго блока 12 памяти является третьим входом вычислительного блока 10, вторые входы блоков 11 и 12 памяти объединены и являются первым входом вычислительного блока 10, вход первого функционального преобразователя 13 соединен с выходом первого блока 11 памяти, первый вход блока 14 вычисления частотного соединен с выходом второго блока 12 памяти, второй вход блока 14 вычисления частного соединен с выходом первого блока 11 памяти, вход второго функционального преобразователя 16 соединен с выходом блока 14 вычисления частного, первый и второй входы сумматора 15 подключены к выходам первого и второго функциональных преобразователей 13 и 16 соответственно.

Устройство работает следующим образом.

Входной сигнал, описываемый формулой Uвх = Uo sin(t + x), поступает на интеграторы 6 и 7 либо без изменений, либо пройдя через инвертор. Измеряемой разностью фаз является фаза x между фазой входного колебания и фазой колебания на выходе делителя 4 частоты на два (фиг.2). Сигналы с выхода опорного генератора 3 задают интервалы интегрирования для интеграторов 6 и 7. Интегратор 6 за первую четверть периода вычисляет величину а a= uвхdt= (cosx+sinx), а за третью четверть периода величину с c= (-uвх)dt= (cosx+sinx) Интегратор 7 работает во время второй и четвертой четверти периода и соответственно вычисляет величины b и d b= uвхdt= (cosx-sinx) D= (-uвх)dt= (cosx-sinx) Сигналы с интеграторов 6 и 7 подаются на блок 8 суммирования и блок 9 вычитания, которые два раза за период вычисляют величины и соответственно =a-b=c-d= sinx =a+b=c+d= cosx Формирователь 5 импульсов формирует дважды за период короткие импульсы (фиг. 2), по переднему фронту которых информация с блока 8 суммирования и блока 9 вычитания заносится в блоки памяти 11 и 12 соответственно. По заднему фронту этих импульсов происходит обнуление интеграторов 6 и 7.

Неизвестная фаза x полностью определяется величинами и и может быть вычислена по формуле x=arctg + (1+sgn(-)) Вычисления по данной формуле производятся в вычислительном блоке 10. Первый функциональный преобразователь 13 реализует функцию f1(x)= (1+sgn(-x)), а второй функциональный преобразователь 16 - функцию f2(x) = arctg x.

Преимуществом предлагаемого устройства является возможность произвести быстрое измерение фазы сигнала в шумах при относительно простой реализации устройства, при этом результат не зависит от амплитуды входного сигнала.

Формула изобретения

1. УСТРОЙСТВО ИЗМЕРЕНИЯ РАЗНОСТИ ФАЗ, содержащее опорный генератор, первый и второй интеграторы и вычислительный блок, причем первый и второй выходы опорного генератора соединены соответственно с первыми входами интеграторов, вторые входы которых объединены, отличающееся тем, что, с целью повышения быстродействия, в него дополнительно введены инвертор, коммутатор, делитель частоты, формирователь импульсов, блоки вычитания и суммирования, причем вход инвертора является входом устройства и соединен с первым входом коммутатора, второй вход которого подключен к выходу инвертора, входы формирователя импульсов и делителя частоты соединены с первым входом опорного генератора, а выход делителя частоты подключен к третьему входу коммутатора, выход которого соединен с вторыми входами обоих интеграторов, выход формирователя импульсов подсоединен к третьим входам интеграторов и первому входу вычислительного блока, второй и третий входы которого соединены с выходами блоков суммирования и вычитания соответственно, выход первого интегратора подключен к первому входу блока суммирования и второму входу блока вычитания, выход второго интегратора соединен с первым входом блока вычитания и вторым входом блока суммирования.

2. Устройство по п.1, отличающееся тем, что вычислительный блок содержит первый блок памяти, первый вход которого является вторым входом вычислительного блока, второй блок памяти, первый вход которого является третьим входом вычислительного блока, причем вторые входы блоков памяти объединены и являются первым входом вычислительного блока, первый функциональный преобразователь, вход которого соединен с выходом первого блока памяти, блок вычисления частного, первый вход которого соединен с выходом второго блока памяти, а второй вход - с выходом первого блока памяти, второй функциональный преобразователь, вход которого соединен с выходом блока вычисления частного, сумматор, первый и второй входы которого соединены с выходами первого и второго функциональных преобразователей соответственно.

РИСУНКИ

Рисунок 1, Рисунок 2