Акустооптический анализатор спектра

Реферат

 

Изобретение относится к радиоизмерительной технике и может использоваться для визуального и автоматического анализа спектра сложных сигналов и определения вида их модуляции. Акустооптический анализатор спектра содержит лазер 1, коллиматор 2, ячейки Брэгга 3, 3-1, 3-2, 3-3 , линзы 4, 4-1, 4-2, 4-3 , матрицы 5, 5-1, 5-2, 5-3 , фотодетекторов, блоки 6, 6-1, 6-2, 6-3 индикации, приемную антенну 7, преобразователь 8 частоты усилитель 9 промежуточной частоты, перемножители 10-1, 10-2, 10-3 , полосовые фильтры 11-1, 11-2, 11-3 , блоки 12, 12-1, 12-2, 12-3 идентификации спектров сигналов, блок 13 формирования эталонных спектров, блок 14 идентификации вида модуляции, блок 15 формирования кодов видов модуляции, блок 16 формирования выходного сигнала 16, блок 17 регистрации, блок 18 управляющих сигналов. 8 з.п. ф-лы, 11 ил.

Изобретение относится к радиоизмерительной технике и может использоваться для визуального и автоматического анализа спектра сложных сигналов и определения вида их модуляции.

Целью изобретения является расширение функциональных возможностей за счет автоматического определения и регистрации вида модуляции принимаемого сложного сигнала.

Структурная схема анализатора представлена на фиг. 1; возможный вид осциллограмм на экранах блоков индикации показан на фиг. 2; эпюры напряжений блока управляющих сигналов - на фиг. 3; выполнение блоков анализатора - на фиг. 4-11.

Акустооптический анализатор спектра (фиг. 1) содержит лазер 1, коллиматор 2, первую, вторую, третью и четвертую ячейки Брэгга 3, 31, 32и 33, первую, вторую, третью и четвертую линзы 4, 41, 42 и 43, первую, вторую, третью и четвертую матрицы 5, 51,52 и 53, фотодетекторов, первый, второй, третий и четвертый блоки 6, 61, 62 и 63 индикации, антенну 7, преобразователь 8 частоты, усилитель 9 промежуточной частоты, первый, второй и третий перемножители 101, 102 и 103, первый, второй и третий полосовые фильтры 111 и 112 и 113, первый, второй, третий и четвертый блоки 12, 121, 122 и 123 идентификации спектров сигналов, блок 13 формирования эталонных спектров, блок 14 идентификации вида модуляции, блок 15 формирования кодов видов модуляции, блок 16 формирования выходного сигнала, блок 17 регистрации и блок 18 управляющих сигналов.

Структурная схема блока 12 идентификации спектров сигналов (фиг. 4) состоит из n формирователей 191, 192 ... 19n сигналов, логических элементов И201, 202, ... 20n, сдвигающего регистра 21, двоичного счетчика 22, элементов И 231, 232 ... 23m, блока 24 поразрядного сравнения, где n - число элементов в матрице 5 фотодетекторов, m - число ячеек в сдвигающем регистре 21.

Блок 121 (122) (фиг. 5) содержит формирователи 251, 252, ... 25nсигнала, логические элементы И 261, 262, ... 26n, сдвигающий регистр 27, двоичный счетчик 28, элементы И 291, 292, ... 29m, блоки 30, 31, 32 и 33 поразрядного сравнения.

Блок 123 идентификации спектра сигналов (фиг. 6) содержит формирователи 341, 342, ... 34n сигнала, логические элементы И 351, 352, ... 35n, сдвигающий регистр 36, двоичный счетчик 37, элементы И 381, 382, ... 38m, блоки 39, 40, 41, 42 и 43 поразрядного сравнения.

Блок 13 формирования эталонных спектров (фиг. 7) содержит источник 4 эталонного напряжения и электронные ключи 451 ... 454, 461 ... 464, 471 ... 474, 481 ... 484, 491 ...494.

Блок 14 идентификации вида модуляции (фиг. 8) содержит четырехвходовые логические элементы И 50, 51, 52, 53, 54, 55 и 56.

Блок 15 (фиг. 9) содержит источник 57 эталонного напряжения, электронные ключи 581 ... 583, 591 ... 593, 601 ... 603, 611 ... 613, 621 ... 623, 631 ... 633, 641 ... 643.

Блок 16 (фиг. 10) содержит семивходовые логические элементы ИЛИ 65, 66 и 67 и сдвигающий регистр 68.

Блок 18 (фиг. 11) содержит генератор 69 тактовых импульсов, делитель 70 частоты, блок 71 задержки, расширители 72 и 73 импульсов и логический элемент И-НЕ 74.

Принцип работы анализатора основан на использовании структурных особенностей спектров исследуемых сложных сигналов, получаемых на выходе четырех матриц фотодетекторов (фиг. 2). Анализ этих спектров показывает, что каждый из всех семи используемых видов модуляции сложных сигналов характеризуется набором из четырех чисел {N1i, N2i, N3i, N4i} где i = 1, 2 ... 7, представляющих собой количество спектральных составляющих в спектрах сигналов на выходе соответственно первой, второй, третьей, четвертой матриц фотодетекторов, причем каждое из чисел N1i, N2i, N3i, N4i может принимать значения 1, 2, 3, 5 или более 6. Как следует из описания, спектры сложных сигналов имеют при использовании модуляции вида ФМн-2 N11 > 6, N21 = =N31 = N41 = 1 (фиг. 2а), при ФМн-4 N12 > 6, N22 > 6 (фиг. 2б), при ФМн-8 N13 > 6, N23 > 6 (фиг. 2в), при ЧМн-2 N14 > 6, N24 = N34 = =N44 = 2 (фиг. 2г), при ЧМн-3 N15 > 6, N25 = =N35 = N45 = 3 (фиг. 2д), при ЧМн-5 N16 > 6, N26 > 6, N36 > 6, N46 = 5 (фиг. 2е), при ЛЧМ N17 > >6, N27 > 6, N37 > 6, N47 > 6 (фиг. 2ж).

Поэтому автоматическое определение вида модуляции принятого сложного сигнала целесообразно проводить в два этапа. На первом этапе автоматически осуществляются нахождение чисел N1c, N2c, N3c, N4cспектральных составляющих в сигналах на выходе с соответствующей матрицы фотодетекторов при приеме данного сложного сигнала и идентификация каждого из них с одним из чисел 1, 2, 3, 5 или определение того, что оно больше 6. На втором этапе также автоматически осуществляется идентификация найденного набора чисел {N1c, N2c, N3c, N4c} с одним из возможных семи наборов {N1i, N2i, N3i, N4i}, указанных выше. Получаемый таким образом факт идентификации вида модуляции целесообразно использовать для автоматической регистрации найденного вида модуляции в некотором условном коде.

Акустооптический анализатор спектра работает следующим образом.

Сигнал, принятый антенной 7, поступает на вход преобразователя 8 частоты, состоящего из смесителя и гетеродина. Преобразованный по частоте сигнал выделяется усилителем 9 промежуточной частоты и поступает на ячейку Брэгга 3 и на два входа перемножителя 101, на выходе которого образуется сигнал двойной промежуточной частоты. Этот сигнал выделяется полосовым фильтром 111 и поступает на ячейку Брэгга 31 и на два входа перемножителя 102, на выходе которого образуется сигнал учетверенной промежуточной частоты. Этот сигнал выделяется полосовым фильтром 112 и поступает на ячейку Брэгга 32 и на два входа перемножителя 103, на выходе которого образуется сигнал, частота которого в 9 раз больше промежуточной частоты. Этот сигнал выделяется полосовым фильтром 113 и поступает на ячейку Брэгга 33. В ячейках Брэгга 3, 31, 32 и 33происходит преобразование поданных на них сигналов в акустические колебания.

Пучок света от лазера 1, сколлимированный коллиматором 2, проходит через ячейки Брэгга 3, 31, 32 и 33 и дифрагирует на акустических колебаниях, возбужденных указанными сигналами. На пути распространения дифрагируемой части пучка света устанавливаются линзы 4, 41, 42 и 43. В фокальных плоскостях указанных линз, формирующих пространственный спектр принимаемого сигнала, установлены матрицы 5, 51, 52 и 53 фотодетекторов, причем каждому разрешаемому элементу анализируемого частотного диапазона соответствует свой фотодетектор. Поэтому на выходе матриц фотодетекторов появляются сигналы, соответствующие спектру принятого сигнала и спектрам сигналов, полученных из принятого путем умножения его фазы на два, четыре и восемь. Эти сигналы отображаются на экранах индикаторов 6, 61, 62 и 63, и по виду осциллограмм визуально производится определение вида модуляции принятого сигнала. Одновременно указанные сигналы поступают в блоки 12, 121, 122, 123 идентификации их спектров соответственно, на формирователи 191, 192, ... 19n, 251, 252, . .., 25n, 251, 252, ..., 25n, 341, 342, ..., 34n сигналов, где осуществляется преобразование указанных сигналов в сигналы двух уровней - высокого и низкого в соответствии с работой, например, логических элементов со свойствами триггера Шмидта, т.е. формируются сигналы в виде потенциалов условной "1" и условного "0". При наличии импульса считывания, поступающего с первого выхода блока 18 управляющих сигналов (фиг. 3г), сформированные сигналы проходят через логические элементы И 201 ... 20n, 261 ... 26n, 351 . . . 35n и заполняют соответственно сдвигающие регистры 21, 27, 27, 36. При поступлении импульсов сдвига (фиг. 3д) из блока 18 (с третьего выхода) происходит считывание сигналов из сдвигающих регистров соответственно в двоичные счетчики 22, 28, 28, 37, предварительно обнуленные импульсом сброса (фиг. 3е), поступившим с второго выхода блока 18. По окончании времени считывания в указанных счетчиках оказываются записанными двоичные числа N1c, N2c, N3c, N4c, выражающие собой количество спектральных составляющих в сигналах на выходе матриц 5, 51, 52, 53фотодетекторов соответственно, а регистры 21, 27, 27, 36 содержат нули во всех ячейках.

При поступлении из блока 18 следующего импульса считывания двухуровневые сигналы с формирователей 191 ... 19n, 251 ... 25n, 251 ... 25n и 341 .. . 34n проходят через элементы И 201 ... 20n, 261 ... 26n, 261 ... 26n и 351 . . . 35n и снова заполняют соответственно регистры 21, 27, 27 и 36. Одновременно с этим полученные ранее в счетчиках 22, 28, 28 и 37 двоичные числа выводятся из них через элементы И 231 ... 23m, 291... 29m, 291 ... 29m и 381 ... 38m соответственно, а приходящий вслед за импульсом считывания импульс сброса производит обнуление счетчиков, осуществляя подготовку их к следующему циклу счета.

В блоке 12 выведенное из счетчика 22 в двоичном коде m-разрядное число N1c поступает на блок 24 поразрядного сравнения, на который из блока 13 формирования эталонных спектров под действием того же импульса считывания с выхода электронных ключей 451 ... 454 одновременно поступает в параллельном двоичном четырехразрядном коде число 6 (0110), при этом остальные старшие разряды, начиная с пятого и кончая m-м, заполняются нулями за счет соединения между собой соответствующих входов блока 24, начиная с четвертого и заканчивая m-м.

Если выведенное из счетчика 22 число N1c оказывается больше 6, то на выходе блока 24 поразрядного сравнения появляется "1". Это признак того, что принятый сигнал, спектр которого анализируется, сложный, один из возможных семи сигналов (фиг. 2, первый столбец осциллограмм). Если N1c 6, то на выходе схемы поразрядного сравнения появляется "0". Полученный результат идентификации спектра принятого сигнала поступает на выход блока 12.

В блоке 123 выведенное из счетчика 37 двоичное m-разрядное число N4c сравнивается с числами 1, 2, 3, 5 и 6 в двоичном коде, поступающими из блока 13 формирования эталонных спектров при наличии импульса считывания с выхода электронных ключей 481 ... 484, 471 ... 474, 461 ... 464, 491 ... 494 и 451 ... 454 соответственно. Сравнение производится на блоках 42, 41, 40, 43 и 39 соответственно, причем выполняется это также аналогично описанному выше сравнению с числом 6 в блоке 12. На каждой из пяти выходных шин блока 123 появляется "1" или "0", причем при приеме сложного сигнала на одной из выходных шин будет "1", а на остальных четырех - "0" (фиг. 2, четвертый столбец осциллограмм).

В каждом из блоков 121 и 122 выведенное из счетчика 28 число N2c(N3c) в двоичном m-разрядном коде сравнивается с числами 1, 1, 3 и 6 в двоичном коде, поступающими из блока 13 аналогично описанному выше, сравнение производится на блоках 33, 32, 31 и 33 соответственно, причем выполняется это так же, как и сравнение с числом 6 в блоке 12. На каждой из четырех выходных шин блока 121 (122) появляется "1" или "0". Это является признаком того, что в спектре сигналов удвоенной (учетверенной) фазы число составляющих N2c (N3c) равно 1, 2, 3 либо больше 6, если на соответствующей выходной шине появляется "1", или N2c (N3c) 1, 2, 3 либо N2c (N3c) 6, если на соответствующей выходной шине появляется "0". При приеме сложного сигнала на выходных шинах каждого из блоков 121и 122 идентификации спектров должна быть одна "1" и три "0" (фиг. 2, второй и третий столбцы осциллограмм).

Результаты идентификации спектров принятого сигнала и сигналов, полученных из принятого путем умножения его фазы на два, четыре и восемь, по четырнадцати шинам одновременно поступают в блок 14 идентификации вида модуляции, где распределяются по семи четырехвходовым логическим элементам И 50 . . . 56 в соответствии с фиг. 8. Число элементов И семь - равно числу исследуемых видов модуляции сложных сигналов, а число входов каждого элемента И четыре - равно числу анализируемых спектров, один спектр - спектр принятого сигнала и еще три спектра - это спектры сигналов, полученных из принятого путем умножения его фазы на два, четыре и восемь. Схема блока 14 (фиг. 8) составлена так, что при приеме сложного сигнала с модуляцией вида ФМн-2 на выходе элемента И 50 появляется "1", а на выходе остальных - "0", для ФМн-4 "1" появляется на выходе элемента И 51, для ФМн-8 "1" - на выходе элемента И 52, для ЧМн-2 "1" - на выходе элемента И 53, для ЧМн-3 "1" - на выходе элемента И 54, для ЧМн-5 "1" - на выходе элемента И 55 и для ЛЧМ "1" появляется на выходе элемента И 56, а на выходе остальных элементов И во всех перечисленных случаях будет "0". Это достигается за счет того, что на вход элемента И 50 при приеме ФМн-2-сигнала поступает комбинация из четырех "1", на первый (верхний) вход элемента И 50 поступает результат сравнения с N = 6 количества N1c спектральных составляющих принятого сигнала, на второй вход - результат сравнения с N = 1 количества N2cспектральных составляющих сигнала с удвоенной фазой, на третий вход - результат сравнения с N = 1 количества N3c спектральных составляющих сигнала с учетверенной фазой и на четвертый вход - результат сравнения с N = 1 числа N4c, т.е. в соответствии с фиг. 2а и логикой работы блоков 12, 121, 122, 123, рассмотренной выше, на все четыре входа элемента И 50 поступают "1". Аналогично объясняется появление "1" на выходе элементов И 52 - 56 для остальных рассмотренных выше видов модуляции сложного сигнала.

Таким образом, при идентификации вида модуляции принятого сложного сигнала на соответствующем выходе блока 14 (одном из семи) появляется "1". Ее временное положение определяется временным положением импульса считывания, обеспечившего вывод чисел N1c, N2c, N3c и N4c из счетчиков 22, 28, 28 и 37 в блоках 12, 121, 122 и 123 соответственно.

Появление логической "1" на одном из семи выходов блока 14 приводит к срабатыванию соответствующей группы электронных ключей в блоке 15 формирования кодов видов модуляции.

На фиг. 9 показаны семь групп по три ключа в каждой - в качестве примера рассматривается трехразрядный двоичный код вида модуляции принятого сигнала.

К сигнальному входу каждого из электронных ключей 581 ... 633подключен один из полюсов источника 57 эталонного напряжения, и при наличии на управляющем входе логической "1" на выходе ключа появляется "1", если на сигнальный вход его подано напряжение высокого уровня от источника 57, и "0", если подано напряжение низкого уровня. Возможные комбинации единиц и нулей, выражающие собой коды видов модуляции сложного сигнала, показаны на фиг. 9. Одна из них, соответствующая той группе ключей, на которые поступила "1" из блока 14, подается на выход блока 15 в виде параллельного двоичного кода. На остальных шести выходах имеют место нули, так как на управляющие входы соответствующих им ключей поступил "0".

Указанное обстоятельство позволяет объединить в блоке 16 формирования выходного сигнала все сигналы кодов видов модуляции на один общий выход в параллельном коде с помощью семивходовых логических элементов ИЛИ 65, 66 и 67, число которых равно размерности используемого кода. На входы элемента ИЛИ 65 поступают двоичные единицы высших разрядов, и если среди них есть "1", то и на выходе элемента ИЛИ 65 появляется "1", если на входы поступили все семь "0", то на выходе будет "0". На входы элементов ИЛИ 66 и 67 поступают двоичные единицы соответственного среднего и низшего разрядов, сформированного в блоке 15 кода вида модуляции принятого сложного сигнала, и нули вместо остальных возможных кодов. Это приводит к получению на выходе "1" или "0" в зависимости от содержания соответствующего разряда кода принятого сигнала. Благодаря этому на выходе элементов ИЛИ 65, 66 и 67 во время действия импульса считывания имеет место параллельный код вида модуляции принятого сигнала, который поразрядно заполняет ячейки регистра 68. С приходом сдвигающих импульсов из блока 18 на считывающий вход регистра 68 записанный в нем код вида модуляции принятого сложного сигнала переносится в устройство регистрации, где вместе с указанной последовательностью сдвигающих импульсов используется для записи или отображения.

В ходе работы анализатора описанные процессы периодически повторяются в соответствии со структурой управляющих сигналов, предусматривающей разнесение во времени процессов заполнения сдвигающих регистров и считывание сигналов из них, обнуление двоичных счетчиков, заполнение и вывод из них, устойчивую работу логических элементов и схем поразрядного сравнения. Действительно импульсы считывания обеспечивают ввод информации из матриц 5, 51, 52, 53 фотодетекторов в сдвигающие регистры 21, 27, 36, 68 соответственно, одновременно с этим вывод чисел N1c, N2c, N3c, N4c, полученных во время предыдущего цикла, из двоичных счетчиков 22, 28, 28, 37, сравнение их с эталонными числами N1i, N2i, N3i, N4i, i = 1 ... 7 в блоках 24, 30 ... 33, 39 ... 43 сравнения, выработку единичного импульса идентификации вида модуляции (в блоке 14), формирование кода вида модуляции принятого сложного сигнала (в блоке 15) и заполнение им регистра 68 (в блоке 16) через элементы ИЛИ 65, 66 и 67. Импульсы считывания (фиг. 3г) получаются из импульсов тактового генератора 69 (фиг. 11) путем деления частоты и увеличения их длительности (с помощью делителя 70 частоты и расширителя 73 импульсов) и имеют длительность сч= ри = 0,5 Тти > ти и период следования Тсч = Тдч = (n + 1)Тти, где Тти и ти - период следования и длительность импульсов тактового генератора.

Сдвигающие импульсы получаются из импульсов генератора 69 путем расширения их длительности (расширитель 72) до величины сд = ри = 0,5 Тти и удаления из последовательности тех импульсов, которые совпадают по временному положению с импульсами считывания (элемент И-НЕ 74) (фиг. 3д). Благодаря этому за период считывания Тсч обеспечивается n шагов сдвига в регистрах 21, 27, 36, 68, что приводит к их полному освобождению и подготовке к следующему циклу заполнения.

Импульсы сброса (фиг. 3е) получаются из импульсов на выходе делителя 70 частоты путем из задержки в блоке 71 на величину зад: 0,5 Тти < зад < Тти - сб, где сб - длительность импульса сброса, ти < сб < 0,5Ти. Период следования Тсб этих импульсов равен Т,поэтому после вывода чисел N1c, N2c, N3c и N4c из счетчиков 22, 28, 37 с помощью импульса считывания и перед началом нового заполнения их из регистров 21, 27, 36 под действием сдвигающих импульсов производится обнуление счетчиков 22, 28, 38 с помощью импульса сброса, т.е. подготовка их к следующему циклу заполнения.

Формула изобретения

1. АКУСТООПТИЧЕСКИЙ АНАЛИЗАТОР СПЕКТРА, содержащий последовательно оптически соединенные лазер, коллиматор и четыре ячейки Брэгга, в продифрагированном луче каждой из которых последовательно установлены линза и матрица фотодетекторов в ее фокальной плоскости, электрически выходом подключенная к блоку визуальной индикации спектра, а также последовательно включенные приемную антенну, преобразователь частоты, усилитель промежуточной частоты, первый перемножитель, первый полосовой фильтр, второй перемножитель, второй полосовой фильтр, третий перемножитель и третий полосовой фильтр, при этом к выходам усилителя промежуточной частоты и каждого полосового фильтра подключены электрические входы соответствующих ячеек Брэгга, отличающийся тем, что, с целью расширения функциональной возможности путем автоматического определения и регистрации вида модуляции принимаемого сигнала, в него введены первый, второй, третий и четвертый блоки идентификации спектров сигналов, блок формирования эталонных спектров, блок идентификации вида модуляции, блок формирования кодов видов модуляции, блок формирования выходного сигнала, блок регистрации и блок управляющих сигналов, причем к n выходам первой матрицы фотодетекторов подключен первый блок идентификации спектров сигналов, (n + 1)-й, (n + 2)-й и (n + 3)-й входы которого соединены соответственно с первым, вторым и третьим выходами блока управляющих сигналов, (n + 4)-й вход - с первым выходом блока формирования эталонных спектров, к n выходам второй матрицы фотодетекторов подключен второй блок идентификации спектров сигналов, (n + 1)-й, (n + 2)-й и (n + 3)-й входы которого соединены соответственно с первым, вторым и третьим выходами блока управляющих сигналов, (n + 4)-й, (n + 5)-й, (n + 6)-й и (n + 7)-й входы - с первым, вторым, третьим и четвертым выходами блока формирования эталонных спектров, к n выходам третьей матрицы фотодетекторов подключен третий блок идентификации спектров сигналов, (n + 1)-й, (n + 2)-й и (n + 3)-й входы которого соединены соответственно с первым, вторым и третьим выходами блока управляющих сигналов, (n + 4)-й, (n + 5)-й, (n + 6)-й и (n + 7)-й входы - с первым, вторым, третьим и четвертым выходами блока формирования эталонных сигналов, к n входам четвертой матрицы фотодетекторов подключен четвертый блок идентификации спектров сигналов, (n + 1)-й, (n + 2)-й и (n + 3)-й входы которого соединены соответственно с первым, вторым и третьим выходами блока управляющих сигналов, (n + 4)-й, (n + 5)-й, (n + 6)-й, (n + 7)-й и (n + 8)-й входы - с первым, вторым, третьим, четвертым и пятым выходами блока формирования эталонных сигналов, выход первого блока идентификации спектров сигналов соединен с первым входом блока идентификации вида модуляции, а первый, второй, третий и четвертый выходы второго блока идентификации спектров сигналов, первый, второй, третий и четвертый выходы третьего блока идентификации спектров сигналов и первый, второй, третий, четвертый и пятый выходы четвертого блока идентификации спектров сигналов соединены соответственно с вторым, третьим, четвертым, пятым, шестым, седьмым, восьмым, девятым, десятым, одиннадцатым, двенадцатым, тринадцатым и четырнадцатым входами блока идентификации вида модуляции, выходы блока идентификации вида модуляции соединены с входами блока формирования кодов видов модуляции, выходы которого подключены соответственно к первым семи входам блока формирования выходного сигнала, восьмой вход которого соединен с третьим выходом блока управляющих сигналов, выход блока формирования выходного сигнала соединен с первым входом блока регистрации, второй вход которого подключен к третьему выходу блока управляющих сигналов.

2. Анализатор по п.1, отличающийся тем, что первый блок идентификации спектров выполнен в виде n формирователей сигнала, n + m логических элементов И, сдвигающий регистр, двоичный счетчик и блок поразрядного сравнения, причем вход каждого формирователя сигнала соединен с одним из первых n входов блока идентификации спектров, а выход - с первым входом одного из n элементов И, выход каждого из n элементов И соединен с сигнальным входом соответствующей ячейки сдвигающего (сигнал) регистра, выход которого подключен к входу двоичного счетчика, выход каждой из m ячеек которого соединен с первым входом одного из m элементов И, выходы которых соединены с первыми m входами блока поразрядного сравнения, вторые входы которого соединены с (n + 4)-м входом блока идентификации спектров, а выход - с выходом блока идентификации спектров, при этом вторые входы n + m элементов И, вход установки нулевого состояния счетчика и управляющий вход сдвигающего регистра подключены соответственно к (n + 1) -му, (n + 2)-му и (n + 3)-му входам блока идентификации спектров.

3. Анализатор по п. 1, отличающийся тем, что второй и третий блоки идентификации спектров содержат по n формирователей сигналов, n + m элементов И, сдвиговый регистр, двоичный счетчик и четыре блока поразрядного сравнения, причем вход каждого формирователя соединен с одним из первых n входов каждого блока, а выход - с первым входом одного из n элементов И, выход каждого из n элементов И соединен с сигнальным входом соответствующей ячейки сдвигового регистра, выход которого подключен к входу счетчика, выход каждой из m ячеек которого соединен с первым входом одного из элементов И, выходы которых соединены параллельно с первыми m входами первого, второго, третьего и четвертого блоков поразрядного сравнения, вторые входы которых соединены соответственно с (n + 4)-м, (n + 5)-м, (n + 6)-м и (n + 7)-м входами блока идентификации спектров, а выходы - с первым, вторым, третьим и четвертым выходами блока, при этом вторые входы n + m элементов И, вход установки нулевого состояния двоичного счетчика и управляющий вход сдвигового регистра подключены соответственно к (n + 1)-му, (n + 2)-му и (n + 3)-му входам блока идентификации спектров.

4. Анализатор по п.1, отличающийся тем, что четвертый блок идентификации спектров содержит n формирователей сигнала, n + m элементов И, сдвиговый регистр, двоичный счетчик и пять блоков поразрядного сравнения, причем вход каждого формирователя соединен с одним из первых n входов блока, а выход - с первым входом одного из n элементов И, выход каждого из n элементов И соединен с сигнальным входом соответствующей ячейки сдвигового регистра, выход которого подключен к входу счетчика, выход каждой из m ячеек которого соединен с первым входом одного из m элементов И, выходы которых соединены параллельно с первыми m входами первого, второго, третьего, четвертого и пятого блоков поразрядного сравнения, вторые входы которых соединены соответственно с (n + 4)-м, (n + 5)-м, (n + 6)-м, (n + 7)-м и (n + 8)-м входами блока, а выходы - с его первым, вторым, третьим, четвертым и пятым выходами, при этом вторые входы n + m элементов И, вход установки нулевого состояния счетчика и управляющий вход сдвигового регистра подключены соответственно к (n + 1)-му, (n + 2)-му и (n + 3)-му входам блока.

5. Анализатор по п.1, отличающийся тем, что блок формирования эталонных спектров содержит источник эталонного напряжения и двадцать электронных ключей, причем положительный полюс источника подключен к первым входам второго, третьего, седьмого, восьмого, одиннадцатого, шестнадцатого, восемнадцатого и двадцатого ключей, отрицательный полюс источника подключен к первым входам первого, четвертого, пятого, шестого, девятого, десятого, двенадцатого, тринадцатого, четырнадцатого, семнадцатого и девятнадцатого ключей, а вторые входы всех двадцати ключей подключены к первому выходу блока управляющих сигналов, при этом выходы первых четырех ключей, вторых четырех ключей, третьих четырех ключей, четвертых четырех ключей и пятых четырех ключей соединены соответственно с первым, вторым, третьим, четвертым и пятым выходами блока в параллельном четырехразрядном коде.

6. Анализатор по п.1, отличающийся тем, что блок идентификации вида модуляции содержит семь четырехвходовых элементов И, причем первый, второй, третий и четвертый входы первого элемента И соединены соответственно с первым, третьим, седьмым и одиннадцатым входами блока, входы второго элемента И соединены соответственно с первым, вторым, седьмым и одиннадцатым входами блока, входы третьего элемента И соединены соответственно с первым, вторым, шестым и одиннадцатым входами блока, входы четвертого элемента И - с первым, пятым, девятым и тринадцатым входами блока, входы шестого элемента И - с первым, вторым, шестым и четырнадцатым входами блока, а входы седьмого элемента И - с первым, вторым, шестым и десятым входами блока соответственно, выходы первого, второго, третьего, четвертого, пятого, шестого и седьмого элементов И соединены соответственно с первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами блока.

7. Анализатор по п. 1, отличающийся тем, что блок формирования кодов видов модуляции содержит источник эталонного напряжения и двадцать один электронный ключ, причем положительный полюс источника подключен к первым входам первого, второго, третьего, четвертого, пятого, седьмого, девятого, десятого, четырнадцатого, пятнадцатого, семнадцатого и двадцать первого ключей, отрицательный полюс источника подключен к первым входам шестого, восьмого, одиннадцатого, двенадцатого, тринадцатого, шестнадцатого, восемнадцатого, девятнадцатого и двадцатого ключей, а вторые входы первых трех ключей, вторых трех ключей, третьих трех ключей, четвертых трех ключей, пятых трех ключей, шестых трех ключей и седьмых трех ключей соединены соответственно с первым, вторым, третьим, четвертым, пятым, шестым, седьмым входами блока, при этом выходы первых трех ключей, вторых трех ключей, третьих трех ключей, четвертых трех ключей, пятых трех ключей, шестых трех ключей и седьмых трех ключей соединены соответственно с первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами блока в параллельном трехразрядном коде.

8. Анализатор по п.1, отличающийся тем, что блок формирования выходного сигнала содержит три семивходовых элементов ИЛИ и сдвигающий регистр, причем входы первого элемента ИЛИ соединены соответственно с входами старших разрядов, входы второго элемента ИЛИ - с входами средних разрядов и входы третьего элемента ИЛИ - с входами младших разрядов всех семи входов блока, а выходы элемента ИЛИ соединены соответственно с сигнальными входами первой, второй и третьей ячеек сдвигового регистра, считывающий вход которого соединен с восьмым входом блока, а выход сдвигового регистра - с выходом блока.

9. Анализатор по п.1, отличающийся тем, что блок управляющих сигналов содержит генератор тактовых импульсов, делитель частоты, два расширителя, блок задержки и элемент И - НЕ, причем первый выход генератора соединен с входом первого расширителя, а второй - с входом делителя частоты, первый выход которого подключен к входу второго расширителя, а второй выход - к входу блока задержки, первый выход второго расширителя соединен с первым выходом блока, второй выход второго расширителя соединен с вторым входом элемента И - НЕ, первый вход которого соединен с выходом первого расширителя, а выход элемента И - НЕ подключен к третьему выходу блока, при этом выход блока задержки соединен с вторым выходом блока.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10, Рисунок 11