Приемоответчик

Реферат

 

1. Приемоответчик, содержащий последовательно соединенные приемопередающую антенну, антенный переключатель, двухканальный приемник, первый блок задержки, блок приоритета, первый шифратор и первый передатчик, выход которого подключен к первому входу антенного переключателя, первый дешифратор, а также последовательно соединенные второй дешифратор и второй блок задержки, выход которого подключен к второму входу блока приоритета, причем входы первого и второго дешифраторов подключены к второму выходу двухканального приемника, а выход первого дешифратора подключен к второму входу первого блока задержки, отличающийся тем, что введены последовательно соединенные третий дешифратор и третий блок задержки, выход которого подключен к третьему входу блока приоритета, а также последовательно соединенные второй шифратор и второй передатчик, выход которого подключен к второму входу антенного переключателя, причем вход третьего дешифратора подключен к второму выходу двухканального приемника, вход второго дешифратора подключен к второму выходу блока приоритета.

2. Приемоответчик по п.1, отличающийся тем, что первый и второй передатчики формируют СВЧ-сигналы на зеркальных, относительно номинальной частоты приема двухканального приемника несущих частотах.

3. Приемоответчик по п.1, отличающийся тем, что второй дешифратор содержит последовательно соединенные элемент задержки, мультивибратор, D-триггер и элемент И, выход которого подключен к выходу второго дешифратора, причем вход элемента задержки и тактовый вход D-триггера подключены к входу второго дешифратора, второй вход элемента И подключен к инверсному выходу мультивибратора, вход сброса D-триггера подключен к выходу элемента И.

4. Приемоответчик по п.1, отличающийся тем, что линия связи между выходами первого и второго передатчиков и первым и вторым входами антенного переключателя соответственно выполнены в виде двухразрядной шины.

5. Приемоответчик по п.1, отличающийся тем, что первый блок задержки содержит последовательно соединенные элемент задержки и D-триггер, выход которого является выходом первого блока задержки, причем первый вход элемента задержки является первым входом первого блока задержки, второй вход элемента задержки и тактовый вход D-триггера объединены и являются вторым входом первого блока задержки, информационный вход D-триггера является входом логической единицы.

6. Приемоответчик по п.1, отличающийся тем, что второй дешифратор содержит последовательно соединенные элемент задержки, мультивибратор, D-триггер и элемент И, причем вход элемента задержки и тактовый вход D-триггера объединены и являются входом второго дешифратора, инверсный выход мультивибратора подключен к второму входу элемента И, выход элемента И подключен к входу сброса D-триггера, выход которого является выходом второго дешифратора, при этом второй блок задержки содержит последовательно соединенные инвертор, первый D-триггер, мультивибратор и элемент задержки, а также второй D-триггер, выход которого является выходом второго блока задержки, тактовый вход второго D-триггера и вход инвертора объединены и являются входом второго блока задержки, входы сброса первого и второго D-триггеров подключены к выходу элемента задержки, информационные входы первого и второго D-триггеров являются входами логической единицы.

7. Приемоответчик по п.1, отличающийся тем, что линия связи между приемопередающей антенной и антенным переключателем выполнена в виде многоразрядной шины.