Патент ссср 208013
Иллюстрации
Показать всеРеферат
ВО а
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 02.IX.1965 (№ 1026365/26-9) с присоединением заявки №
Приоритет
Опубликовано 29.XII.1967. Бюллетень № 3
Дата опубликования описания 25.Ш.1968
1а4, 42
Н 03d
Комитет по делам изобретений и открытий при Совете Министров
СССР
621.376.4 (088.8) Авторы изобретения
И. П. Бирюков и Б. В. Немировский
Заявитель
ФАЗОВЫЙ ДЕТЕКТОР
Известен фазовый детектор, содержащий усилитель, ключ и полярный дискриминатор.
Описываемый детектор отличается тем, что в его схему включен транзистор по схеме с общей базой. Коллектор транзистора через резистор подключен к источнику отрицательной полярности, а эмиттер — к источнику IIQложительной полярности. Это позволяет повысить чувствительность детектора.
На чертеже представлена принципиальная схема описываемого детектора.
Входной сигнал У„поступает на вход транзистора 1 (усилителя). Опорное напряжение U,„â виде синусоиды (если сигналы датчика синусоидальной формы) или прямоугольных импульсов (если сигналы прямоугольной формы) подается на анод диода 2 (ключа) через диод 8 (полярный дискриминатор), который пропускает лишь отрицательные полуволны (или отрицательные части импульсов) опорного напряжения.
Для повышения температурной стабильности и увеличения чувствительности детектора транзистор включен для переменного тока по схеме с общим эмиттером, а для постоянного тока — по схеме с общей базой, так как база транзистора подключена к «земле» через сопротивление 4. Величина этого сопротивления как минимум должна быть на порядок меньше величины сопротивлений 5 и б, через которые задается режим схемы по постоянному току от двух источников разной полярности.
Величина сопротивления 7 выбирается того же порядка, что и сопротивление открытого тра из и стор а.
5 Конденсатор 8 служит для разделения по постоянному току входа усилителя от источника входного сигнала, а конденсатор 9 — для устранения отрицательной обратной связи по переменному току, 10 В исходном состоянии (когда сигнал U„ отсутствует) потенциал коллектора транзистора равен потенциалу «земли» (транзистор открыт). Поступающие на его вход отрицательные полуволны (или отрицательные части
15 прямоугольных импульсов) не меняют состояние транзистора, а положительные — усиливаются и инвертируются по фазе. Если фазы входного сигнала и опорного напряжения отличаются на л, то в момент появления в кол20 лекторе транзистора отрицательной полуволны (или отрицательной части прямоугольного импульса) диод 2 закроется и усиленный сиг. нал U„„„c коллектора транзистора поступит на выход схемы. Если же фазы входного сиг25 нала и опорного напряжения совпадают, то в момент появления в коллекторе транзистора отрицательной полуволны (или отрицательного прямоугольного импульса) диод 2 останется открытым, опорного напряжения на его
30 аноде не будет и полученный сигнал U,„, будет шунтироваться на «землю» через прямое
208013
43ьк.
Составитель Л. Рубинчик
Техред Т. П. Курилко Корректоры: А. А. Березуева и И. Л. Кириллова
Редактор Н. О. Громов
Заказ 197/14 Тираж 530 Подписное
ЦИИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр. Серова, д. 4
Типография, пр. Сапунова, д. 2 сопротивление диода 2 малым по величине сопротивлением 7. Таким образом, схема реагирует только на те входные сигналы, фаза которых отличается от фазы опорного напряжения на л.
В случае применения предлагаемых детекторов в многоканальных системах диод 8 и сопротивление 7 могут быть общими для всех каналов, а все диоды 2 подключают к точке соединения диода 8 и сопротивления 7.
Предмет изобретения
Фазовый детектор, содержащий два параллельных плеча, одно из которых выполнено в виде последовательно соединенных диода и резистора, и источник опорного напряжения, подключенный к точке соединения диода и резистора через полярный дискриминатор, отличающийся тем, что с целью увеличения чувствительности, во второе плечо включен транзистор, коллектор которого подключен через резистор к отрицательному полюсу источника питания, имеющему среднюю точку на корпу10 се, эмиттер через резистор, зашунтированный емкостью, подключен к положительному полюсу, а база через емкость соединена со входом детектора.