Способ приема широкополосного сигнала и устройство для его реализации (варианты)

Реферат

 

Изобретение относится к области радиотехники и может найти применение в системах связи с кодовым разделением каналов. Достигаемый технический результат - упрощение алгоритма приема широкополосных фазоманипулированных сигналов. В предлагаемом способе используется квантование последовательности отсчетов комплексного входного сигнала. Каждый отсчет последовательности представляют в виде пары цифровых значений фазы и амплитуды. Значение комплексной корреляции между входным и опорным сигналами определяют путем суммирования цифровых значений фазы отсчетов комплексного входного и опорного сигналов и цифровых значений амплитуд отсчетов комплексного входного сигнала и последующего весового суммирования результатов, формируя таким образом синфазную и квадратурную составляющие комплексной корреляции. Первый вариант устройства приема широкополосного сигнала позволяет реализовать предлагаемый способ за счет использования блока квантования фазы и амплитуды, формирователя суммарных величин и весового сумматора. Второй, третий и четвертый варианты устройства предназначены для увеличения длительности обрабатываемого сигнала. Они представляют три варианта каскадного соединения формирователей суммарных величин и весовых сумматоров, причем третий вариант соответствует когерентному, а четвертый вариант - некогерентному суммированию значений корреляции. 5 с.п. ф-лы, 15 ил.

Изобретение относится к области радиотехники, в частности к системам связи с широкополосными сигналами, в которых расширение спектра осуществляется манипуляцией фазы сигнала по закону псевдослучайной последовательности (ПСП). Такие сигналы находят широкое применение в системах связи с кодовым разделением каналов (CDMA). Системы связи с CDMA имеют значительные преимущества в аспектах емкости, частотного планирования, скрытности, защиты от помех и развиваются наиболее быстро по сравнению с другими системами.

Отличительной особенностью систем связи CDMA является необходимость точной временной синхронизации между входным и опорным сигналами. Процесс достижения синхронизации основан на вычислении значений корреляции между входным и опорным сигналами при различных значениях относительного временного сдвига между ними. Область неопределенности временных задержек в системах связи CDMA может быть весьма значительной. Поэтому процесс установления синхронизации связан со значительными аппаратными и временными затратами.

Наиболее эффективными способами приема в этих условиях являются способы и устройства, основанные на применении многоканальных корреляторов и согласованных фильтров, позволяющих значительно ускорить процесс установления синхронизации, а также осуществлять прием широкополосного сигнала в условиях неопределенности его задержки. При этом во многих случаях отдается предпочтение способам и устройствам, основанным на обработке сигнала в полосе видеочастот [1.Andrew J. Viterbi, CDMA Principles of Spread Spectrum Communication. Addison-Wesley Communication Series. 1995], [2. E. A. Sourour, S.C. Gupta. Direct Sequence Spread-Spectrum Parallel Acquisition in a Fading Mobile Channel. IEEE Transactions on Communications, Vol. 38, N 7, Yuly, 1990].

Такие способы и устройства легко сочетаются с цифровыми методами обработки сигнала, которые дают широкие возможности применения современной технологии проектирования и позволяют разрабатывать дешевое компактное оборудование систем связи с высокими техническими характеристиками.

Наиболее общий способ приема сигнала [1. Andrew J. Viterbi, CDMA Principles of Spread Spectrum Communication. Addison-Wesley Communication Series. 1995] в этом случае состоит в том, что входной сигнал демодулируется, при этом в условиях неопределенности фазы входного сигнала образуются два канала его последующей обработки - синфазный и квадратурный. Демодулированный сигнал в синфазном и квадратурном каналах дискретизируется по времени и преобразуется в цифровую форму. Затем в обоих каналах вычисляется корреляция между входным и опорным сигналами для каждого значения относительного временного сдвига между ними. Оценка корреляции для каждого из значений относительного временного сдвига формируется путем суммирования соответствующих квадратичных значений корреляции, полученных в синфазном и квадратурном каналах. Из множества полученных значений оценки корреляции выбирается максимальная величина и сравнивается с порогом. После этого принимается решение об отсутствии или наличии сигнала со значением временной задержки, соответствующей максимальному сигналу. Значения корреляции, полученные в синфазном и квадратурном каналах, могут использоваться для формирования оценок других параметров сигнала, например амплитуды, фазы или частоты.

Реализация такого способа может быть основана на применении согласованного фильтра, который представляет собой устройство памяти типа линии задержки или регистра сдвига с отводами. На тактовые входы устройства памяти подаются тактовые импульсы с частотой, большей или равной частоте следования элементарных символов (чипов) ПСП. Входной сигнал поступает на вход устройства памяти и перемещается на одну ячейку по направлению к выходу при поступлении каждого тактового импульса. При этом на отводах устройства памяти формируются копии отсчетов сигнала, задержанные друг относительно друга на период тактовых импульсов. Сигналы с отводов устройства памяти перемножаются на соответствующие значения отсчетов опорного сигнала. Результаты перемножения суммируются. Таким образом, при поступлении каждого тактового импульса на выходе сумматора формируется величина корреляции между входным и опорным сигналами при соответствующем относительном временном сдвиге.

При использовании в системе связи двухфазных сигналов (BPSK) описанное выше устройство устанавливается в синфазном и квадратурном каналах, образуя две ветви согласованной фильтрации. При использовании 4-фазных (QPSK) и многофазных сигналов для реализации согласованного фильтра описанным методом также требуются 2 ветви согласованной фильтрации - по одной в синфазном и квадратурном каналах. Однако при этом необходимо использовать комплексное перемножение отсчетов входного и опорного сигналов, что потребует введения четырех перемножителей увеличенной разрядности и усложнения генератора опорного сигнала.

В свою очередь сложность реализации одной ветви согласованного фильтра увеличивается с увеличением тактовой частоты ПСП, длины линии задержки и разрядности представления отсчетов сигнала, так как приводит к увеличению количества операций умножения и суммирования, которые требуется выполнить за малый промежуток времени между двумя тактовыми импульсами. Поскольку развитие и совершенствование систем связи CDMA осуществляется в направлении увеличения полосы частот, а также предполагает использование фазоманипулированных сигналов с количеством уровней квантования фазы 4 и более, то непосредственная реализация такого способа приводит к очень сложному техническому решению и задача снижения сложности реализации является весьма актуальной.

Наиболее известный способ снижения сложности реализации согласованного фильтра состоит в сокращении разрядности представления входного сигнала. Однако представление сигнала одним-двумя битами приводит к снижению эффективности приема и в то же время не устраняет необходимость иметь несколько ветвей согласованной фильтрации при обработке многофазных сигналов.

В патенте [3. Патент US 3831013 CORRELATORS USING SHIFT REGISTERS, August, 20, 1974] предлагается упростить реализацию согласованного фильтра за счет аналогового метода выполнения операции суммирования. Недостатком такого решения является то, что при необходимости проводить оценки параметров сигнала (фазы, частоты, амплитуды) может потребоваться обратное цифроаналоговое преобразование, что усложняет реализацию. Кроме того, при использовании в системе многофазных сигналов сложность реализации этого решения значительно увеличивается, так как появляется необходимость увеличивать количество ветвей согласованной фильтрации.

Известен также способ [4. Патент US 5184135 Phase measurement of received pseudonoise sequence using digital correlation], [5. Патент US 5566202 System using a split correlator for frequency compensating a phase modulated pseudonoise sequence signal], позволяющий упростить реализацию согласованного фильтра за счет сокращения разрядности представления демодулированного сигнала. Данный способ предполагает использовать квантование фазы сигнала на 2S (S=1,2,...) уровней, а затем представлять отсчеты синфазной и квадратурной составляющих демодулированного сигнала цифровыми значениями в зависимости от величины фазы. При этом появляется возможность снизить количество разрядов цифровых отсчетов сигнала при незначительном снижении эффективности.

Наиболее близким к заявляемому решению является патент [4. Патент US 5184135 Phase measurement of received pseudonoise sequence using digital correlation] . Данный способ приема широкополосного сигнала заключается в том, что 1. осуществляют квадратурную демодуляцию принимаемого сигнала, формируя синфазную и квадратурную составляющие комплексного входного сигнала, 2. осуществляют дискретизацию по времени синфазной и квадратурной составляющих комплексного входного сигнала, образуя последовательность отсчетов комплексного входного сигнала, 3. по последовательности отсчетов комплексного входного сигнала формируют последовательность цифровых значений фазы комплексного входного сигнала, причем квантование фазы осуществляют на n=2S уровней (S > 1 - целое число), затем по каждому значению фазы определяют соответствующую пару чисел, представляющих цифровые значения синфазной и квадратурной составляющих входного сигнала, формируя, таким образом, последовательность цифровых отсчетов комплексного входного сигнала, 4. формируют последовательность цифровых отсчетов комплексного опорного сигнала, 5. вычисляют множество L значений комплексной корреляции между входным и опорным сигналами путем перемножения и суммирования комплексных цифровых отсчетов входного и опорного сигналов на интервале обнаружения сигнала при L возможных значениях относительного временного сдвига между ними, при этом 6. формируют последовательность комплексных значений корреляции между входным и опорным сигналами для L значений относительного временного сдвига между ними путем изменения относительного временного сдвига между входным и опорным сигналами и повторения операций перемножения и суммирования комплексных цифровых отсчетов входного и опорного сигналов на интервале обнаружения сигнала, 7. по каждому комплексному значению корреляции вычисляют действительную оценку корреляции, которую сравнивают с заданной величиной порога и по результатам сравнения принимают решение об обнаружении или отсутствии сигнала.

Блок-схема устройства для реализации данного способа представлена на фиг. 1 и содержит последовательно соединенные блок обработки высокочастотного сигнала 1 и квадратурный демодулятор 2, а также квантователь фазы 3, цифровой коррелятор 4, векторный сумматор 13 и решающую схему 14. Первый выход цифрового коррелятора 4 соединен с синфазным входом ZI векторного сумматора 13 и вторым входом решающей схемы. Второй выход цифрового коррелятора 4 соединен с квадратурным входом ZQ векторного сумматора 13 и первым входом решающей схемы 14. Выход векторного сумматора 13 соединен с третьим входом решающей схемы 14, выход которой является выходом устройства. Цифровой коррелятор 4 содержит регистры сдвига 5 и 10 синфазного I и квадратурного Q каналов, L выходов каждого из которых соединены соответственно с каждым из L входов первого множества входов соответствующего блока побитовых компараторов 6 или 9, каждый из L входов второго множества L входов каждого из блоков побитовых компараторов 6 или 9 соединен с соответствующим выходом регистра опорного сигнала 8. Выходы каждого из блоков побитовых компараторов 6 и 9 соединены c L входами сумматоров 11 и 12 соответственно, причем выход первого сумматора 11 является первым, а выход второго сумматора 12 - вторым выходами цифрового коррелятора 4.

Недостатком данных способа и устройства является, во- первых, снижение эффективности приема. Это связано с тем, что при формировании цифровых отсчетов синфазной и квадратурной составляющих демодулированного сигнала используется только информация о фазе сигнала, а информация об амплитуде не учитывается. Во-вторых, при применении данного способа для обработки сигналов с многофазной манипуляцией (QPSK, 8-PSK, 16-PSK и т. д.) сложность реализации значительно увеличивается, так как возрастает количество ветвей согласованной фильтрации.

Задача, которую решает предлагаемое изобретение, позволяет значительно упростить алгоритм приема широкополосных фазоманипулированных сигналов при сохранении высокой эффективности приема.

Для решения этой задачи в способ, заключающийся в том, что осуществляют квадратурную демодуляцию входного сигнала, формируя синфазную и квадратурную составляющие комплексного входного сигнала, осуществляют дискретизацию по времени синфазной и квадратурной составляющих комплексного входного сигнала, образуя последовательность отсчетов комплексного входного сигнала, формируют последовательность цифровых отсчетов комплексного опорного сигнала, вычисляют комплексные значения корреляции между комплексным входным и комплексным опорным сигналами при каждом из L возможных значений относительного временного сдвига между ними, образуя L комплексных значений корреляции, по каждому комплексному значению корреляции вычисляют действительную оценку корреляции, которую сравнивают с заданной величиной порога, и по результатам сравнения принимают решение об обнаружении или отсутствии сигнала, дополнительно вводят следующие операции: осуществляют квантование последовательности отсчетов комплексного входного сигнала, представляя каждый отсчет последовательности отсчетов комплексного входного сигнала в виде пары цифровых значений соответственно фазы и амплитуды, причем квантование фазы на интервале от 0 до 2 радиан производят на n 2 уровней, а квантование амплитуды - на m 1 уровней, осуществляют квантование последовательности отсчетов комплексного опорного сигнала, формируя последовательность цифровых значений фазы комплексного опорного сигнала, при этом квантование фазы на интервале от 0 до 2 радиан осуществляют также на n уровней, суммируют по модулю n цифровое значение фазы каждого отсчета из последовательности отсчетов комплексного входного сигнала с соответствующим ему цифровым значением фазы комплексного опорного сигнала, формируя последовательность отсчетов суммарных значений фазы, суммируют цифровые значения амплитуд отсчетов последовательности отсчетов комплексного входного сигнала, имеющих одинаковые отсчеты суммарных значений фазы, формируя суммарные величины, каждая из которых соответствует одному из n уровней суммарных значений фазы, каждое из L комплексных значений корреляции вычисляют путем весового суммирования сформированных значений суммарных величин, при этом сначала суммируют каждую из этих величин с весом, равным косинусу соответствующего суммарного значения фазы, формируя синфазную составляющую комплексного значения корреляции, затем с весом, равным синусу соответствующего суммарного значения фазы, формируя квадратурную составляющую комплексного значения корреляции.

Для решения этой же задачи разработано четыре варианта устройства, реализующих предлагаемый способ.

В устройство приема широкополосного сигнала по первому варианту, содержащее последовательно соединенные блок обработки высокочастотного сигнала, вход которого является входом устройства, и квадратурный демодулятор, а также векторный сумматор и решающую схему, третий вход которой соединен с выходом векторного сумматора, а выход решающей схемы является выходом устройства, дополнительно введены блок квантования фазы и амплитуды, формирователь суммарных величин и весовой сумматор, причем каждый из k входов весового сумматора соединен с соответствующим ему выходом формирователя суммарных величин, выходы I и Q квадратурного демодулятора соединены с соответствующими им входами блока квантования фазы и амплитуды, первый и второй выходы которого соединены с соответствующими входами формирователя суммарных величин, а первый и второй выходы весового сумматора соединены соответственно с синфазным и квадратурным входами векторного сумматора, а также с первым и вторым входами решающей схемы соответственно.

В устройство приема широкополосного сигнала по второму варианту, содержащее последовательно соединенные блок обработки высокочастотного сигнала, вход которого является входом устройства, и квадратурный демодулятор, а также векторный сумматор и решающую схему, третий вход которой соединен с выходом векторного сумматора, а выход решающей схемы является выходом устройства, дополнительно введены блок квантования фазы и амплитуды, блок формирования суммарных величин, блок суммирования и весовой сумматор, причем блок формирования суммарных величин содержит М формирователей суммарных величин, первый и второй входы каждого из которых, начиная со второго, соединены соответственно с первым и втором выходами предыдущего формирователя суммарных величин, а первый и второй входы первого формирователя суммарных величин являются входами блока формирования суммарных величин и соединены с первым и вторым выходами блока квантования фазы и амплитуды, блок суммирования содержит k сумматоров, при этом k выходов каждого из М формирователей суммарных величин соединены с входами каждого из k сумматоров блока суммирования таким образом, что j-й выход i-го формирователя суммарных величин соединен с i-м входом j-го сумматора блока суммирования, выход каждого из k сумматоров блока суммирования соединен с соответствующим входом весового сумматора, первый и второй выходы которого соединены с синфазным и квадратурным входами векторного сумматора, а также с первым и вторым входами решающей схемы соответственно.

В устройство приема широкополосного сигнала по третьему варианту, содержащее последовательно соединенные блок обработки высокочастотного сигнала, вход которого является входом устройства, и квадратурный демодулятор, а также векторный сумматор и решающую схему, третий вход которой соединен с выходом векторного сумматора, а выход решающей схемы является выходом устройства, дополнительно введены блок квантования фазы и амплитуды, М формирователей суммарных величин и соответственно им М весовых сумматоров, блок суммирования, причем первый и второй входы каждого из М формирователей суммарных величин, начиная со второго, соединены с соответствующими им первым и вторым выходами предыдущего формирователя суммарных величин, а первый и второй входы первого формирователя суммарных величин соединены с соответствующими им первым и вторым выходами блока квантования фазы и амплитуды, каждый из k выходов каждого формирователя суммарных величин соединен с соответствующим ему входом соответствующего весового сумматора, а блок суммирования содержит два сумматора с М входами и одним выходом каждый, причем каждый j-й вход первого сумматора соединен с синфазным выходом j-го весового сумматора, а каждый j-й вход второго сумматора соединен с квадратурным выходом j-го весового сумматора, выходы первого и второго сумматоров блока суммирования соединены соответственно с синфазным и квадратурным входами векторного сумматора, а также с первым и вторым входами решающей схемы.

В устройство приема широкополосного сигнала по четвертому варианту, содержащее последовательно соединенные блок обработки высокочастотного сигнала, вход которого является входом устройства, и квадратурный демодулятор, а также решающую схему, выход которой является выходом устройства, дополнительно введены блок квантования фазы и амплитуды, М формирователей суммарных величин и соответственно им М весовых и М векторных сумматоров, а также сумматор с М входами и одним выходом, первый и второй входы каждого из М формирователей суммарных величин, начиная со второго, соединены соответственно с первым и вторым выходами предыдущего формирователя суммарных величин, а входы первого формирователя суммарных величин соединены с соответствующими первым и вторым выходами блока квантования фазы и амплитуды, каждый из k выходов каждого формирователя суммарных величин соединен с соответствующим ему входом соответствующего весового сумматора, а первый и второй выходы каждого весового сумматора соединены соответственно с синфазным и квадратурным входами соответствующего векторного сумматора и соответствующим входом решающей схемы, а выход каждого из М векторных сумматоров соединен с соответствующим входом сумматора, выход которого соединен с первым входом решающей схемы.

Сопоставительный анализ способа приема широкополосного сигнала с прототипом показывает, что предлагаемое изобретение существенно отличается от прототипа, так как позволяет значительно упростить алгоритм приема широкополосных фазоманипулированных сигналов при сохранении высокой эффективности приема.

Сопоставительный анализ заявляемого способа с другими техническими решениями в данной области техники не позволил выявить признаки, заявленные в отличительной части формулы изобретения. Следовательно, заявляемый способ приема широкополосного сигнала отвечает критериям "новизна", "техническое решение задачи", "существенные отличия" и обладает неочевидностью решения.

Сравнение вариантов заявляемого устройства приема широкополосного сигнала с другими известными техническими решениями в данной области техники не позволило выявить признаки, заявленные в отличительной части формулы изобретения, следовательно, предлагаемое изобретение также отвечает критериям изобретения: "новизна", "техническое решение задачи", "существенные отличия" и обладает неочевидностью.

Графические материалы, поясняющие предлагаемое изобретение.

Фиг. 1 - блок-схема устройства-прототипа.

Фиг. 2 - блок-схема первого варианта предлагаемого устройства.

Фиг. 3 - пример выполнения формирователя суммарных величин.

Фиг. 4 - пример выполнения сумматора амплитуд в составе формирователя суммарных величин.

Фиг. 5 - пример выполнения формирователя суммарных величин при уровне квантования амплитуды m=1.

Фиг. 6 - пример выполнения сумматора амплитуд в составе формирователя суммарных величин при одном (m=1) уровне квантования амплитуды.

Фиг. 7 - пример выполнения весового сумматора.

Фиг. 8 - значения кода фазы в координатной плоскости для двух случаев квантования.

Фиг. 9 - пример выполнения блока квантования фазы и амплитуды.

Фиг. 10 - таблица истинности для формирователя кода фазы.

Фиг. 11 - блок-схема второго варианта предлагаемого устройства.

Фиг. 12 - блок-схема третьего варианта предлагаемого устройства.

Фиг. 13 - блок-схема четвертого варианта предлагаемого устройства.

Фиг. 14 - зависимость вероятности пропуска сигнала от входного отношения сигнал/шум.

Фиг. 15 - результаты моделирования фазового метода корреляции.

Предлагаемый способ заключается в следующем.

1. Осуществляют квадратурную демодуляцию входного сигнала, формируя синфазную и квадратурную составляющие комплексного входного сигнала.

2. Осуществляют дискретизацию по времени синфазной и квадратурной составляющих комплексного входного сигнала, образуя последовательность отсчетов комплексного входного сигнала.

3. Осуществляют квантование последовательности отсчетов комплексного входного сигнала, представляя каждый отсчет последовательности отсчетов комплексного входного сигнала в виде пары цифровых значений соответственно фазы p и амплитуды а, где p и а целые числа, причем квантование фазы на интервале от 0 до 2 радиан производят на n 2 уровней, а квантование амплитуды - на m 1 уровней.

4. Формируют последовательность цифровых отсчетов комплексного опорного сигнала.

5. Осуществляют фазовое квантование последовательности отсчетов комплексного опорного сигнала, определяя при этом цифровое значение фазы pr, формируя таким образом последовательность цифровых значений фазы комплексного опорного сигнала, при этом квантование фазы на интервале от 0 до 2 радиан осуществляют на n уровней.

6. Вычисляют комплексные значения корреляции между комплексным входным и комплексным опорным сигналами путем формирования суммарных величин последовательностей отсчетов входного и опорного сигналов и последующего весового суммирования результатов при каждом из L возможных значений относительного временного сдвига между ними, образуя L комплексных значений корреляции, при этом формирование суммарных величин последовательностей отсчетов входного и опорного сигналов выполняют, суммируя по модулю n цифровое значение фазы p каждого отсчета из последовательности отсчетов комплексного входного сигнала с соответствующим ему цифровым значением фазы pr комплексного опорного сигнала, формируя, таким образом, последовательность отсчетов суммарных значений фазы p0, а также суммируют цифровые значения амплитуд а отсчетов последовательности отсчетов комплексного входного сигнала, имеющих одинаковые отсчеты суммарных значений фазы p0, формируя суммарные величины (Y1,.. . ,Yn), каждая из которых соответствует одному из n уровней суммарных значений фазы p0, - весовое суммирование полученных значений суммарных величин Y1,...,Yn выполняют с весами, равными соответственно косинусам значений фазы, соответствующих каждому из n уровней квантования фазы (cos1...cosn), образуя таким образом синфазную составляющую комплексной корреляции, а также с весами, равными соответственно синусам значений фазы, соответствующих каждому из n уровней квантования фазы (sin1...sinn), формируя таким образом квадратурную составляющую комплексной корреляции.

7. По каждому комплексному значению корреляции вычисляют действительную оценку корреляции, которую сравнивают с заданной величиной порога, и по результатам сравнения принимают решение об обнаружении или отсутствии сигнала.

Основная идея заявляемого способа состоит в таком представлении сигнала, которое позволяет значительно упростить операцию формирования корреляции между входным и опорным сигналами. Обычно демодулированный сигнал представляют комплексным числом I+jQ.

При вычислении корреляции между входным и опорным сигналами выполняются операции комплексного умножения и суммирования комплексных отсчетов входного и опорного сигналов. При реализации такого способа вычисления корреляции, во-первых, количество операций умножения велико, причем это количество увеличивается при использовании многофазных сигналов (QPSK, 8-PSK и т. д.), во-вторых, требуется достаточно высокая разрядность представления множителей.

Демодулированный сигнал можно представить в экспоненциальной форме Aexp(j). При таком представлении сигнала умножение отсчетов выполняется за счет умножения амплитуд и сложения фаз. При использовании фазоманипулированных сигналов амплитуда опорного сигнала постоянна, поэтому операция умножения амплитуд входного и опорного сигналов исключается из процесса обработки сигнала. При этом умножение отсчетов входного и опорного сигналов сводится только к сложению фаз, причем количество операций сложения не зависит от количества уровней фазы фазоманипулированного сигнала (QPSK, 8-PSK и т. д.). В заявляемом способе предлагается квантовать значения фазы на n 2 уровней. В предпочтительном способе реализации выбирается n = 2S. При этом величина фазы представляется S-разрядным двоичным числом. Тогда суммирование значений фазы сведется к чрезвычайно простой операции сложения целых чисел по модулю n.

При выполнении последующих операций обработки результатов перемножения используется весовое суммирование с весами, равными синусам и косинусам фактических значений фазы, соответствующих каждому из n цифровых значений фазы. Заявляемый способ предполагает возможность двух вариантов вычисления - с использованием значений амплитуды входного сигнала и без использования значений амплитуд - фазовый метод корреляции. Фазовый метод корреляции является частным случаем метода с использованием значений амплитуды входного сигнала и соответствует одному уровню квантования амплитуды (m=1). Он приводит к более простому техническому решению, однако дает незначительный проигрыш по эффективности (фиг. 14).

Таким образом, преимущество заявляемого способа состоит в следующем.

Во-первых, операция умножения отсчетов входного и опорного сигналов заменяется на более простую операцию сложения по модулю n, где n - количество уровней квантования фазы.

Во-вторых, канал согласованной фильтрации - задержки, умножения и суммирования - всегда один независимо от количества уровней фазы фазоманипулированных сигналов. При использовании обычного способа [1. Andrew J. Viterbi, CDMA Principles of Spread Spectrum Communication. Addison-Wesley Communication Series. 1995] или способа-прототипа [4. Патент US 5184135 Phase measurement of received pseudonoise sequence using digital correlation] для сигналов QPSK требуется 4 канала, для сигналов 8-PSK - 8 каналов и т. д.

В-третьих, использование квантованных значений амплитуды дает выигрыш в эффективности по сравнению со способом [4. Патент US 5184135 Phase measurement of received pseudonoise sequence using digital correlation], в котором информация об амплитуде не используется.

Предлагаемый способ можно реализовать несколькими вариантами устройств.

Первый вариант устройства приема широкополосного сигнала для реализации заявляемого способа представлен на фиг. 2 и содержит последовательно соединенные блок обработки высокочастотного сигнала 1, вход которого является входом устройства, и квадратурный демодулятор 2, два выхода которого, соответствующие синфазной I и квадратурной Q составляющим входного сигнала, соединены с соответствующими входами блока квантования фазы и амплитуды 15, выходы амплитуды а и фазы p которого соединены с аin и pin входами формирователя суммарных величин 17, и весовой сумматор 18, k входов (Y1, Y2,...,Yk) которого соединены с соответствующими выходами фазоамплитудного сумматора 17, причем количество k выходов фазоамплитудного сумматора 17 зависит от количества уровней квантования фазы сигнала n. Выходы синфазного ZI и квадратурного ZQ значений корреляции весового сумматора 18 соединены с соответствующими входами векторного сумматора 13 и решающей схемы 14, причем выход Z векторного сумматора 13 соединен с соответствующим входом решающей схемы 14, выход которой является выходом устройства.

Второй вариант устройства приема для реализации заявляемого способа представлен на фиг 11. Устройство содержит последовательно соединенные блок обработки высокочастотного сигнала 1, вход которого является входом устройства, квадратурный демодулятор 2, блок квантования фазы и амплитуды 15, блок формирования суммарных величин 42, блок суммирования 43 и весовой сумматор 18. Два входа блока квантования фазы и амплитуды 15, соответствующие синфазной I и квадратурной Q составляющим входного сигнала, соединены с соответствующими выходами квадратурного демодулятора 2. Блок формирования суммарных величин 42 состоит из М формирователей суммарных величин 17, входы ain, pin каждого из которых, начиная со второго, соединены с выходами аout, pout предыдущего формирователя суммарных величин, а входы аin, pin первого формирователя суммарных величин 17 являются входами блока формирования суммарных величин 42 и соединены с выходами блока квантования амплитуды и фазы 15. Блок суммирования 43 состоит из k сумматоров 44, имеющих по М входов и по одному выходу. Совокупность выходов Yj, i всех М формирователей суммарных величин 17 (i=1...M, j=1...k) являются выходами блока формирования суммарных величин 42 и соединены со входами сумматоров 44 таким образом, что j-й выход i-го фазоамплитудного сумматора соединен с i-м входом j-го сумматора 44. Выходы сумматоров 44 (Y1,...,Yk) соединены с соответствующими входами весового сумматора 18. Первый и второй выходы весового сумматора 18 соединены с синфазным ZI и квадратурным ZQ входами векторного сумматора 13 и с первым и вторым входами решающей схемы 14 соответственно. Выход Z векторного сумматора 13 соединен с третьим входом решающей схемы 14, выход которой является выходом устройства.

Третий вариант устройства приема широкополосного сигнала для реализации заявляемого способа представлен на фиг. 12. Устройство содержит последовательно соединенные блок обработки высокочастотного сигнала 1, вход которого является входом устройства, квадратурный демодулятор 2, блок квантования фазы и амплитуды 15, два входа которого, соответствующие синфазной I и квадратурной Q составляющим входного сигнала, соединены с соответствующими выходами квадратурного демодулятора 2, М формирователей суммарных величин 17, М весовых сумматоров 18, блок суммирования 46, векторный сумматор 13 и решающую схему 14. Входы аin, pin каждого из формирователей суммарных величин 17, начиная со второго, соединены с выходами аout, pout предыдущего формирователя суммарных величин, а входы ain, pin первого формирователя суммарных величин 17 соединены с выходами блока квантования фазы и амплитуды 15. k выходов Y1...Yk каждого из формирователей суммарных величин 17 соединены со входами соответствующего весового сумматора 18. Выходы синфазного ZIi, и квадратурного ZQi значений корреляции каждого i-го весового сумматора 18 соединены с соответствующими входами блока суммирования 46, состоящего из двух сумматоров 44, имеющих по М входов и по одному выходу. Входы первого сумматора являются входами Zli блока суммирования 46, а входы второго сумматора являются входами ZQi (i=1...М) блока суммирования 46. Выход первого сумматора 44 является выходом синфазного значения корреляции ZI, а выход второго сумматора 44 является выходом квадратурного значения корреляции ZQ блока суммирования 46. Выходы ZI и ZQ блока суммирования 46 соединены с первым и вторым входами векторного сумматора 13 и первым и вторым входами решающей схемы 14. Выход Z векторного сумматора 13 соединен с третьим входом решающей схемы 14, выход которой является выходом устройства.

Четвертый вариант устройства приема широкополосного сигнала для реализации заявляемого способа представлен на фиг. 13 и содержит последовательно соединенные блок обработки высокочастотного сигнала 1, вход которого является входом устройства, и квадратурный демодулятор 2, М формирователей суммарных величин 17, М весовых сумматоров 18, М векторных сумматоров 13, сумматор 44 с М входами и решающую схему 14. Два входа блока квантования амплитуды и фазы 15, соответствующие синфазной I и квадратурной Q составляющим входного сигнала, соединены с соответствующими выходами квадратурного демодулятора 2. Выходы амплитуды а и фазы p блока квантования амплитуды и фазы 15 соединены с аin, pin входами первого формирователя суммарных величин 17, а входы аin, pin каждого из формирователей суммарных величин 17, начиная со второго, соединены с выходами аout, pout предыдущего формирователя суммарных величин 17, k выходов каждого формирователя суммарных величин 17 соединены с входами соответствующего весового сумматора 18. Выходы ZIi, ZQi каждого i-го весового сумматора 18 соединены с соответствующими входами i-го векторного сумматора 13 и соответствующими входами решающей схемы 14, причем выход каждого из М векторных сумматоров соединен с соответствующим входом сумматора 44, выход Z которого соединен с соответствующи