Абонентский пункт в системе беспроводной цифровой телефонной связи

Реферат

 

Изобретение относится к абонентскому пункту для беспроводной системы цифровой телефонной связи, включающему кодек и связанный с ним процессорный блок для перекодирования входного сигнала с целью получения цифровых входных символов, радиоустановку для передачи сигнала, который включает в себя информацию, содержащуюся в цифровых входных символах, на второй пункт в системе и для демодуляции выходного сигнала, принятого от этого второго пункта, причем процессорный блок синтезирует цифровые выходные сигналы из демодулированного выходного сигнала, характеризующийся наличием чипа с фильтром с конечной импульсной характеристикой, который реагирует на процессорный блок для выдачи КИХ-фильтрованных цифровых входных символов для передачи радиоустановкой и который содержит модуль дешифрации внутренних адресов, позволяющий блоку выбирать внутренние функции КИХ-фильтра, регистры управления и состояния, которые позволяют процессорному блоку считывать состояние внутренними функциями чипа с КИХ-фильтром, КИХ-фильтр передачи (ПРД), служащий для фильтрации цифровых входных символов, а также модуль синхронизации приема (ПРМ) и модуль синхронизации передачи (ПРД), обеспечивающие процессорному чипу возможность управлять КИХ-фильтром ПРД. Технический результат, достигаемый при осуществлении данного изобретения, состоит в упрощении абонентского пункта 8 з.п.ф-лы, 5 ил., 2 табл.

Настоящее изобретение относится к абонентским системам связи, в частности к абонентскому пункту в системе беспроводной цифровой телефонной связи, содержащему чип с фильтром с конечной импульсной характеристикой (КИХ-фильтр), кодек и функционально связанный с ним процессорный чип, служащий для перекодирования входного сигнала с формированием цифровых входных символов, а также радиоустановку, служащую для передачи сигнала, который включает информацию, содержащуюся в цифровых входных символах, на второй пункт в системе и для демодуляции выходного сигнала, принятого от этого второго пункта, причем процессорный чип служит далее для синтеза цифровых выходных сигналов из демодулированного выходного сигнала, а чип с КИХ-фильтром служит для формирования в ответ на сигнал от процессорного чипа КИХ-фильтрованных цифровых входных символов для их передачи радиоустановкой.

Абонентский пункт указанного выше типа описан в заявке на патент США 06/893916, поданной 7 августа 1986 г. на имя David N. Critchlow и др. Базовая станция, используемая для связи с таким абонентским пунктом в цифровой абонентской системе беспроводной связи, описана в патенте США 4777633 на имя Thomas Е. Fletcher и др. Абонентский пункт, описанный в указанной заявке 06/893916, включает устройство перекодирования входного цифрового речевого сигнала для получения входных цифровых символов, КИХ-фильтр цифровых входных символов (где КИХ означает конечную импульсную характеристику), устройство выделения входного аналогового сигнала промежуточной частоты из отфильтрованных входных символов, устройство объединения входного сигнала промежуточной частоты с высокочастотной (ВЧ-) несущей для радиопередачи на базовую станцию, устройство демодуляции принятого от базовой станции выходного сигнала для получения цифровых выходных символов и синтезатор цифрового выходного речевого сигнала из цифровых выходных символов. В этом абонентском пункте предусмотрены процессорный чип (интегральная микросхема на кристалле) полосы модулирующих частот и процессорный чип модемной обработки. Оба чипа являются цифровыми процессорами сигналов модели TMS32020. Процессорные чипы полосы модулирующих частот осуществляют перекодирование входного цифрового речевого сигнала, синтез выходных цифровых символов и выполнение различных функций по управлению полосой модулирующих частот, а процессорный чип модемной обработки осуществляет КИХ-фильтрацию входных цифровых символов и демодуляцию выходного сигнала, принятого от базовой станции. Процессорный чип модемной обработки в целом является ведущим устройством в системе. Такой абонентский пункт является сравнительно дорогим, требующим существенных издержек на его изготовление и сравнительно сложным по своей конструкции.

В основу изобретения была положена задача разработать менее дорогой и более простой по конструкции абонентский пункт указанного выше типа.

Указанная задача согласно изобретению решается благодаря тому, что предусмотренный в абонентском пункте чип с КИХ-фильтром имеет модуль дешифрации внутренних адресов, обеспечивающий процессорному чипу доступ к внутренним функциям чипа с КИХ-фильтром, регистры управления и состояния, обеспечивающие процессорному чипу возможность считывать состояния чипа с КИХ-фильтром и управлять внутренними функциями этого чипа, КИХ-фильтр передачи, служащий для фильтрации цифровых входных символов, а также модуль синхронизации приема и модуль синхронизации передачи, обеспечивающие процессорному чипу возможность управлять КИХ-фильтром передачи.

В предлагаемом согласно изобретению абонентском пункте чип с КИХ-фильтром осуществляет КИХ-фильтрацию, которая в процессоре модемной обработки, используемом в известном и описанном выше абонентском пункте, была реализована с использованием программных средств. Благодаря тому, что в соответствии с изобретением для выполнения КИХ-фильтрации, которая является сравнительно продолжительной по времени, не требуется использовать процессор модемной обработки, а также благодаря выполнению демодуляции с помощью того же процессора, который выполняет обработку сигналов в полосе модулирующих частот, в предлагаемом абонентском пункте достаточно иметь всего лишь один процессорный чип.

Другая отличительная особенность настоящего изобретения состоит в том, что в предлагаемом абонентском пункте чип с КИХ-фильтром имеет средства для генерирования сигналов синхронизации, по которым синхронизируются операции перекодирования и операции синтеза цифрового речевого выходного сигнала, осуществляемые процессорным чипом. Такими средствами являются модули синхронизации приема и передачи.

Однако процессорный чип демодулирует выходной сигнал, принятый от базовой станции, независимо от сигналов синхронизации, генерируемых чипом с КИХ-фильтром. Процессорный чип принимает указанный выходной сигнал в соответствии с сигналами синхронизации, генерируемыми чипом с КИХ-фильтром, и буферизует этот принятый выходной сигнал для демодуляции, что тем самым позволяет процессорному чипу выполнять эту демодуляцию в те моменты, когда он не выполняет операции перекодирования и синтеза.

Настоящее изобретение также позволяет снизить стоимость изготовления абонентского пункта благодаря использованию в нем медленнодействующего ЗУ, соединенного с процессорным чином, для хранения кодов обработки, используемых этим процессорным чипом, когда такие коды не требуются для работы с нулевым временем ожидания, в сочетании с быстродействующим ЗУ, соединенным с процессорным чипом для временного хранения кодов обработки, используемых этим процессорным чипом, когда такие коды требуются для работы с нулевым временем ожидания. Быстродействующие ЗУПВ (с нулевым временем ожидания) и быстродействующие СППЗУ при той же плотности упаковки в чипе ИС являются очень дорогими. Для снижения стоимости абонентского пункта коды обработки можно хранить в медленнодействующем СППЗУ (с одним или несколькими состояниями ожидания) и загружать из медленнодействующего ЗУ в быстродействующее ЗУ, вызывая их из него в тех случаях, когда определенные операции должны выполняться с нулевым временем ожидания.

Другие предпочтительные варианты выполнения предлагаемого в изобретении абонентского пункта представлены в зависимых пунктах формулы изобретения.

Ниже изобретение более подробно поясняется на примере предпочтительного варианта его выполнения со ссылкой на чертежи, на которых показано: на фиг. 1 - блок-схема предпочтительного варианта выполнения предлагаемого согласно изобретению абонентского пункта, на фиг. 2 - блок-схема чипа с КИХ-фильтром, используемого в схеме абонентского пункта по фиг. 1, на фиг. 3 - блок-схема ЦПЧ-чипа, используемого в схеме абонентского пункта по фиг. 1, на фиг. 4 - пример задач по обработке, выполняемых процессорным чипом, показанным в схеме по фиг. 1, и на фиг. 5 - пример программ обработки, включенных в задачу модемной обработки по фиг. 4.

Определения сокращений и акронимов Ниже приведены определения сокращений и акронимов, используемых в тексте описания: АРУ автоматическая регулировка усиления АЦП аналого-цифровой преобразователь БОРП буфер отсчетов рычажного переключателя БУК блок управления каналом ВУ временное уплотнение Вх/Вых вход/выход Вв/Выв ввод/вывод ВЧ высокая (радио-) частота ГВД готовность вывода данных ДПФМн двухпозиционная фазовая манипуляция ДРВ корпус с двухрядным расположением выводов ЗМО задача модемной обработки ЗОС задача обработки сигналов ЗУ запоминающее устройство ЗУА задача управления абонентским пунктом ЗУК задача управления каналом ИКМ импульсно-кодовая модуляция ИСПО интегральная схема прикладной ориентации КЗОС контроллер задачи обработки сигнала КИК контроль циклическим избыточным кодом КИХ конечная импульсная характеристика КУР канал управления радиосвязью КФМн квадратурная фазовая манипуляция МДР младший (двоичный) разряд НВИП начало временного интервала приема ОВЛП остаточное возбужденное линейное предсказание (алгоритм) ОЗУ оперативное запоминающее устройство ОФМн относительная фазовая манипуляция ПЗУ постоянное запоминающее устройство ПРД передача/передатчик ПРМ прием/приемник ЦСПС цифровой синтезатор с прямым синтезом СБИС сверхбольшая интегральная схема СДР старший (двоичный) разряд СхПРМ синхронизация приема СППЗУ стираемое программируемое постоянное запоминающее устройство СхПРД синхронизация передачи ССАЛ схема сопряжения с абонентской линией УАПП универсальный асинхронный приемопередатчик УОС управление обработкой сигнала ФАПЧ фазовая автоподстройка частоты ЦАП цифроаналоговый преобразователь ЦОС цифровая обработка сигналов ЦПЧ цифровая промежуточная частота I синфазная (составляющая сигнала) Q квадратурная (составляющая сигнала) На фиг. 1 изображен предпочтительный вариант выполнения абонентского пункта согласно настоящему изобретению, который включает схему 10 интерфейса телефона, схему 11, объединяющую ССАЛ и кодек, процессорный чип 12, быстродействующее ЗУ 13, медленнодействующее ЗУ 14, дешифратор 15 адресов, чип 16 с КИХ-фильтром, ЦПЧ-чип 17, ЦАП 18, АЦП 19, радиоустановку 20, схему 21 вызывного звонка и генератор 22.

Чип 16, который представляет собой ИСПО-чип, связан с ЦПЧ-чипом 17 линиями 23 и 24, с процессорным чипом 12 - процессорной шиной 25 и линией 26, с АЦП 19 - линией 27, со схемой 11 ССАЛ и кодека - линией 29, с радиоустановкой 20 - линией 30 и со схемой 21 вызывного звонка - линией 31.

Схема 10 интерфейса телефона связана с телефоном 32, который преобразует звуковые волны во входной речевой сигнал, а выходной речевой сигнал преобразует в звуковые волны.

Схема 11 ССАЛ и кодека соединена со схемой 10 интерфейса телефона для преобразования входного речевого сигнала в модулирующий цифровой входной сигнал (в полосе модулирующих частот), который выдается процессорным чипом 12.

В другом варианте выполнения изобретения (не показанном на чертежах) процессорный чип также напрямую связан с УАПП для попеременного приема цифровых входных сигналов непосредственно от устройства ввода-вывода цифровых сигналов и передачи цифровых выходных сигналов непосредственно на него.

Процессорный чип 12 содержит цифровой процессор сигналов модели TMS320C25, который перекодирует модулирующий цифровой входной сигнал в соответствии с алгоритмом ОВЛП, формируя цифровые входные символы передаваемых данных, выдаваемые на процессорную шину 25. Использование цифрового процессора сигналов для выполнения алгоритма ОВЛП описано в заявке PCT/US85/02168 (публикация WO 86/02726 от 9 мая 1986 г.).

Чип 16 осуществляет КИХ-фильтрацию цифровых входных символов и выдает по линиям 24 на ЦПЧ-чип 17 данные I,Q.

ЦПЧ-чип 17 интерполирует отфильтрованные цифровые входные символы и модулирует цифровой сигнал промежуточной частоты интерполированными входными символами, формируя модулированный цифровой входной сигнал.

ЦАП 18 преобразует модулированный цифровой входной сигнал в модулированный аналоговый входной сигнал.

Радиоустановка 20 передает модулированный аналоговый входной сигнал на базовую станцию, а также принимает и демодулирует модулированный аналоговый выходной сигнал, принятый от базовой станции.

Генератор 22 представляет собой генератор свободных колебаний, который генерирует синхросигналы для процессорного чипа 12.

Взаимодействие абонентского пункта с базовой станцией описано в патенте США 4777633.

АЦП 19 преобразует принятый демодулированный аналоговый выходной сигнал в цифровой выходной сигнал, содержащий цифровые выходные символы.

Процессорный чип 12 синтезирует модулирующий цифровой выходной сигнал из цифровых выходных символов. Осуществляемый цифровым процессором сигналов синтез символов, перекодированных в соответствии с алгоритмом ОВЛП, также описан в заявке WO 86/02726. Процессорный чип 12 также осуществляет компенсацию эхо-сигналов, как это описано в патенте США 4697261, выданном на имя David Т.К. Wang и Philip J. Wilson.

Схема 11 ССАЛ и кодека преобразует модулирующий цифровой выходной сигнал в выходной речевой сигнал, который выдается схемой интерфейса телефона на телефон 32.

Чип 16 реализован в виде СБИС, объединяющей выполняемые этим чипом функции, что снижает расходы на производство абонентского пункта за счет исключения многих отдельных компонентов интегральной схемы со средним уровнем интеграции.

Как показано на фиг. 2, чип 16 имеет буфер 33 с разветвлением по выходу, модуль 34 дешифрации внутренних адресов, буфер 35 отсчетов ПРМ, регистры 36 управления и состояния, модуль 37 дешифрации внешних адресов, модуль 38 сторожевого таймера, модуль 39 синхронизации ПРМ, модуль 40 синхронизации ПРД, КИХ-фильтр 42 ПРД, модуль 44 синхронизации кодека и модуль 45 управления вызывным звонком.

Чип 16 осуществляет генерирование метки кадра длительностью 45 мс, генерирование метки временного интервала длительностью 11,25 мс, генерирование синхросигналов для символов частотой 16 кГц, регулирование синхронизации, буферизацию отсчетов ПРМ, буферизацию символов ПРД, генерирование синхросигналов для кодека с частотой 8 кГц, декодирование интерфейса процессора, генерирование синхросигналов для вызывного звонка, дешифрацию внешних адресов и генерирование сигнала установки в исходное состояние сторожевого таймера. Чип 16 также буферизует два 5-разрядных символа ПРД, передаваемых с частотой 8 кГц. Чип 16 преобразует и фильтрует символы ПРД в символы данных I и Q, при этом каждый такой символ состоит из 10 бит (или двоичных разрядов), передаваемых с частотой 160 кГц. Данные I и Q перемежаются и подаются на ЦПЧ-чип 17 с частотой 320 кГц. Чип 16 также буферизует отсчеты данных ПРМ, которые берутся с частотой 64 кГц, а четыре отсчета данных ПРМ считываются процессорным чипом 12 с частотой 16 кГц. Тактовые и синхронизирующие сигналы генерируются чипом 16 из поступающего на него главного синхросигнала частотой 3,2 МГц. Синхронизация процессорного чипа 12 с этими скоростями передачи данных осуществляется путем прерывания символов и временных интервалов, генерируемых чипом 16. Стробимпульсы синхронизации кодека и процессора, выдаваемые с частотой 8 кГц, и сигналы синхронизации кодека генерируются чипом 16 и синхронизируются по времени с поступающими отсчетами ПРМ. Чип 16 также генерирует сигналы управления и тактирования для управления видом и моментами подачи напряжения вызывного сигнала, формируемого схемой 21 вызывного звонка. Модуль 38 сторожевого таймера генерирует сигнал установки в исходное состояние в том случае, когда процессорный чип 12 не выполняет правильно соответствующие команды.

Буфер 33 с разветвлением по выходу буферизует главный синхросигнал, выдаваемый с частотой 3,2 МГц и принимаемый по линии 23а от ЦПЧ-чипа 17, опережающий синхросигнал, выдаваемый с частотой 3,2 МГц и принимаемый по линии 23b от ЦПЧ-чипа 17, и сигнал установки в исходное состояние (сброс), принимаемый по линии 51 от модуля 38 сторожевого таймера. Если не указано иное, вся синхронизация в чипе 16 осуществляется по синхросигналу частотой 3,2 МГц, поступающего по линии 23а. Опережающий синхросигнал частотой 3,2 МГц, поступающий по линии 23b, опережает синхросигнал частотой 3,2 МГц, поступающий по линии 23а, на один период опорного сигнала частотой 21,76 МГц в ЦПЧ-чипе 17. Синхросигнал частотой 3,2 МГц получен из опорного сигнала частотой 21,76 МГц в ЦПЧ-чипе 17 и поэтому минимальная длительность импульса составляет 276 нс. Опережающий синхросигнал частотой 3,2 МГц, поступающий по линии 23b, выдается буфером 33 по внутренней линии 47 на КИХ-фильтр 42 ПРД и модуль 44 синхронизации кодека. Ких-фильтр 42 ПРД реализован частично в виде псевдостатического ПЗУ, разрешающий вход которого между последовательными обращениями к нему должен быть деактивизирован опережающим синхросигналом частотой 3,2 МГц, поступающим по линии 47.

Сигнал установки в исходное состояние аппаратных средств, поступающий по линии 51, устанавливает в исходное состояние все внутренние схемы чипа 16 и производит установку в исходное состояние модулей по фиг. 1.

Внутренние синхросигналы представляют собой либо буферизованные варианты главного синхросигнала частотой 3,2 МГц, принятого по линии 23а, либо величины, полученные делением этого синхросигнала.

Модуль 34 дешифрации внутренних адресов обеспечивает процессорному чипу 12 возможность доступа к внутренним функциям чипа 16 для управления этими функциями и определения их состояния. На модуль 34 дешифрации внутренних адресов по шине 25 поступают адреса процессора и стробимпульсы процессора. Выходные сигналы модуля 34 дешифрации внутренних адресов поступают на внутреннюю шину 48.

Выходными сигналами модуля 34 дешифрации внутренних адресов, поступающими на шину 48, являются сигнал разрешения считывания для буфера 35 отсчетов ПРМ, управляющий сигнал записи и сигналы считывания состояний для регистров 36 управления и состояния, сигнал записи для КИХ-фильтра 42 ПРД, сигналы записи синхронизации и временных интервалов для модуля 39 синхронизации ПРМ, сигнал записи для модуля 40 синхронизации ПРД, управляющие сигналы для КИХ-фильтра 42 ПРД и буфера 35 отсчетов ПРМ и стробимпульс АM (амплитудной модуляции), по которому модуль 39 синхронизации ПРМ устанавливает синхронизацию временного интервала в исходное состояние. В любой момент времени активным является только один из соответствующих сигналов считывания или записи на шине 48 от модуля 34 дешифрации внутренних адресов.

Буфер 35 отсчетов ПРМ по линии 27а принимает от АЦП 19 четыре отсчета с частотой 64 кГц для каждого момента времени появления символа ПРМ, буферизует до двух символов данных, которые в целом представляют собой восемь отсчетов, а затем посылает эти отсчеты данных на процессорный чип 12 по процессорной шине 25. Буфер 35 отсчетов ПРМ реализован в виде двухстраничного ОЗУ. На буфер 35 отсчетов ПРМ от модуля 34 дешифрации внутренних адресов по внутренней шине 48 поступает сигнал разрешения считывания, а от модуля 39 синхронизации ПРМ по внутренней линии 49 поступает стробимпульс записи.

Регистры 36 управления и состояния позволяют процессорному чипу 12 управлять внутренними функциями чипа 16, а также считывать состояния КИХ-фильтра 42 ПРД и буфера 35 отсчетов ПРМ и других внутренних модулей. Управляющие сигналы выдаются процессорным чипом 12 на процессорную шину 25, а сигналы состояний поступают от различных внутренних модулей чипа 16. Сигналы состояний передаются на процессорный чип 12 по процессорной шине 25. Такими сигналами состояний являются сигналы о недогрузке ПРМ, перегрузке ПРМ, недогрузке ПРД, перегрузке ПРД, начале кадра или группы данных, начале временного интервала ПРМ, синхронизации символа ПРД, синхронизации символа ПРМ и переполнении КИХ-фильтра ПРД.

Управляющими сигналами, которые выдаются регистрами 36 управления на внутренние схемы по внутренней шине 48, являются следующие: сигнал разрешения ПРД, сигнал уровня модуляции, сигнал включения вызывного звонка, сигнал установки в исходное состояние программных средств, сигнал с тремя состояниями и стробимпульс для сторожевого таймера.

Сигнал разрешения ПРД указывает на начало временного интервала ПРД, который основан на задержке ПРД, установленной в модуле 40 синхронизации ПРД.

Сигнал уровня модуляции поступает на модуль 39 синхронизации ПРМ и определяет длительность временного интервала, которая может быть равна 180 или 360 символам.

Сигнал установки в исходное состояние программных средств позволяет процессорному чипу 12 устанавливать в исходное состояние внутренние функции в чипе 16.

Сигнал с тремя состояниями позволяет процессорному чипу 12 блокировать выходные сигналы чипа 16.

Сигнал включения вызывного звонка позволяет процессорному чипу 12 включать или выключать схему 21 вызывного звонка. Этот сигнал задает двухсекундный и четырехсекундный такт для вызывного сигнала.

Стробимпульс для сторожевого таймера позволяет процессорному чипу 12 устанавливать в исходное состояние модуль сторожевого таймера для поддержания аппаратных средств в исходном состоянии, предохраняя их от случайных воздействий.

Когда данные записаны в первые четыре ячейки двухстраничного ОЗУ буфера 35 отсчетов ПРМ, на процессорный чип 12 от модуля 39 синхронизации ПРМ по линии 26с поступает сигнал прерывания синхронизации ПРМ (ПрСхПРМ). После этого процессорный чип 12 считывает отсчеты ПРМ из этих первых четырех ячеек двухстраничного ОЗУ по процессорной шине 25. В этот момент отсчеты записываются в следующие четыре ячейки двухстраничного ОЗУ при частоте 64 кГц. Событие частотой 16 кГц является производным от события частотой 64 кГц, которое поддерживает синхронизацию событий считывания и записи. Благодаря этому исключается одновременное выполнение операций считывания и записи в какую-любо одну ячейку ЗУ, а также обеспечивается адекватное время срабатывания для процессорного чипа 12.

Буфер символов ПРД в КИХ-фильтре 42 ПРД принимает символы ПРД от процессорного чипа 12 по процессорной шине 25 и буферизует до двух символов ПРД. Сигнал прерывания поступает на процессорный чип 12 каждый раз в момент поступления другого символа ПРД для записи еще двух символов в буфер символов ПРД.

На буфер символов ПРД в КИХ-фильтре 42 ПРД от модуля 34 дешифрации внутренних адресов по внутренней шине 48 поступает сигнал записи.

При поступлении по линии 26а каждого сигнала прерывания синхронизации ПРД (ПрСхПРД) частотой 8 кГц процессорный чип 12 осуществляет контрольное считывание двух 5-разрядных символов ПРД. Данные имеют формат кода Грея с ОФМн. Буфер символов ПРД подает на выход каждый из символов с частотой 16 кГц для обработки КИХ-фильтром 42 ПРД. Эти данные буферизуются дважды из-за асинхронизма между чипом 16 и процессорным чипом 12. Значение последних данных повторяется до тех пор, пока не будут записаны новые данные. Нулевые данные могут повторяться таким же образом. При установке в исходное состояние содержимое буфера символов ПРД стирается.

Во время контрольной настройки процессорным чипом 12 на чип 16 передается фиксированная последовательность символов. Чип 16 осуществляет КИХ-фильтрацию этих символов и выдает на ЦПЧ-чип 17 пары I,Q.

Радиоустановка 20 передает данные обратно на АЦП 19. Отсчеты считываются процессорным чипом 12 в оперативном режиме или режиме "он-лайн" и соответствующим образом осуществляется подстройка коэффициентов фильтра ПРМ, реализованного в процессорном чипе 12. Модули 39 и 40 синхронизации ПРМ и ПРД осуществляют при этом только такую синхронизацию, которая имеет наиболее важное значение для контрольной настройки (подготовки).

Модуль 39 синхронизации ПРМ генерирует все опорные синхросигналы и стробимпульсы для обработки символов ПРМ. Синхронизация регулируется процессорным чипом 12 таким образом, что обработка может быть синхронизирована по отсчетам ПРМ, принятым по линии 27а от базовой станции. Модуль 39 синхронизации ПРМ содержит схему раздельной синхронизации для синхросигнала ПРМ и схему синхронизации временного интервала ПРМ. Назначение этих двух схем состоит в том, чтобы синхронизировать прием модемом в процессорном чипе 12 по отсчетам ПРМ, поступившим по линии 27а от базовой станции и через АЦП 19, а также для регулирования модуля 40 синхронизации ПРД и модуля 44 синхронизации кодека.

Модуль 39 синхронизации ПРМ работает на тактовой частоте 3,2 МГц, а на его вход от процессорного чипа 12 по процессорной шине 25 поступают следующие управляющие сигналы: стробимпульс AM, сигнал записи синхронизации временного интервала ПРМ и сигнал слежения за битами ПРМ.

Модулем 39 синхронизации ПРМ генерируются несколько выходных сигналов. Стробимпульс записи частотой 64 кГц выдается в буфер 35 отсчетов ПРМ по линии 49 для управления записью. Стробимпульс синхронизации АЦП частотой 64 кГц выдается по линии 27b на АЦП 19 для синхронизации его работы. Стробимпульс частотой 8 кГц также выдается на модуль 44 синхронизации кодека по линии 52. Сигнал прерывания синхронизации ПРМ частотой 16 кГц по линии 26с и сигнал прерывания начала временного интервала ПРМ (ПpHВрИнтПРМ) по линии 26b являются выходными сигналами, поступающими на процессорный чип 12. Предварительный стробимпульс синхронизации временного интервала ПРМ выдается по линии 54 для управления модулем 40 синхронизации ПРД.

Схема раздельной синхронизации в модуле 39 синхронизации ПРМ устанавливается процессорным чипом 12 в режим формирования сигнала начала прерывания временного интервала ПРМ, передаваемого по линии 26b. Процессорный чип 12 определяет положение АМ-"пробела", т.е. кодовой комбинации из набора нулей (стробимпульс), переданного базовой станцией в процессе вхождения в синхронизм. Когда процессорный чип 12 обнаруживает стробимпульс AM, схема синхронизации временного интервала в модуле 39 синхронизации ПРМ устанавливается в исходное состояние по соответствующему сигналу от процессорного чипа 12. Благодаря этому метки кадра данных и временного интервала выравниваются по стробимпульсу АМ. Метка кадра данных представляет собой импульс длительностью 62,5 мкс, появляющийся каждые 45 мс. Метка временного интервала представляет собой импульс длительностью 62,5 мкс, повторяющийся каждые 11,25 мс или 22,5 мс в режиме КФМн.

Поступающие символы ПРМ демодулируются процессорным чипом 12, а затем при необходимости осуществляется подстройка синхронизации. Для такой подстройки синхронизации символов ПРМ частотой 16 кГц процессорный чип выдает на схему раздельной синхронизации (слежение за битами) команду сократить или удлинить стробимпульс частотой 64 кГц до пятидесяти периодов частоты 3,2 МГц.

Процессорный чип 12 контролирует взаимосвязь между символами ПРМ и синхронизацией кадров и осуществляет подстройку в соответствии с синхросигналом ПРМ частотой 16 кГц. По окончании подстройки синхронизации ПРМ метки кадра и временного интервала также изменяются, поскольку они являются производными синхронизации ПРМ.

Для поддержания определенного количества отсчетов импульсно-кодовой модуляции (ИКМ), выдаваемых на и со схемы 11 ССАЛ и кодека, синхронизированной с тактированием кадров, модуль 39 синхронизации ПРМ управляет модулем 44 синхронизации кодека.

Модуль 40 синхронизации ПРД содержит схему задержки ПРД и схему синхронизации управления ПРД. Эти схемы генерируют сигнал прерывания синхронизации ПРД, который передается на процессорный чип 12 по линии 26а. Модуль 40 синхронизации ПРД синхронизируется с модулем 39 синхронизации ПРМ по предварительному стробимпульсу синхронизации временного интервала ПРМ, который выдается на модуль синхронизации ПРД модулем 39 синхронизации ПРМ по линии 54 и используется для установки в исходное состояние схемы задержки ПРД, которая в свою очередь генерирует метку временного интервала ПРД. Тактирование синхросигнала ПРД основано на внутреннем синхросигнале частотой 3,2 МГц.

Процессорный чип 12 управляет также схемами задержки ПРД и синхронизации ПРД путем выдачи управляющих сигналов записи ПРД по процессорной шине 25.

Модуль 40 синхронизации ПРД передает по линии 30 на радиоустановку 20 управляющий сигнал приема/передачи. Этот сигнал определяет, будет ли радиоустановка передавать или принимать данные.

Модуль 40 синхронизации ПРД также управляет сдвигом символов ПРД, адресацией ПЗУ, синхронизацией накопления и запоминанием произведения I, Q для вывода на ЦПЧ-чип 17.

Модуль 40 синхронизации ПРД передает управляющие сигналы по линии 56 для поддержания синхронизации КИХ-фильтра 42 ПРД с синхронизацией символов и временных интервалов ПРД. Такая синхронизация достигается в соответствии с меткой синхронизации временного интервала ПРД. После установления в исходное состояние модуль 40 в момент начала временного интервала ПРД начинает генерировать управляющие сигналы, выдавая их по линии 56.

Модуль КИХ-фильтра 42 ПРД содержит ПЗУ, с помощью которого реализован КИХ-фильтр за счет формирования произведений данных I и Q в ответ на адресацию ПЗУ для просмотра путем объединения символов ПРД, принятых от процессорного чипа 12 по процессорной шине 25, и подсчетов коэффициентов СИНУСА и КОСИНУСА, образуемых счетчиком в модуле 42 КИХ-фильтра ПРД. КИХ-фильтр 42 ПРД накапливает шесть последовательных произведений данных I и Q и сохраняет результаты, выдавая их на ЦПЧ-чип 17 по линии 24а.

Минимальная частота, необходимая для работы КИХ-фильтра 42 ПРМ, определяется частотой следования символов (16 кГц), умноженной на число (2) отсчетов I и Q, умноженное на число (10) коэффициентов, умноженное на число (6) отводов, и составляет 1,92 МГц. Частота 3,2 МГц для главного синхронизирующего сигнала удовлетворяет этому требованию минимальной частоты. Для компенсации времени быстрого выполнения добавляются периоды ожидания.

Модуль 40 синхронизации ПРД синхронизируется на тактовой частоте 3,2 МГц, которая определяет период одного состояния. Поскольку эта тактовая частота больше, чем требуемый минимум в 1,92 МГц, КИХ-фильтр 42 ПРД генерирует сигналы для первых шести из десяти периодов состояния.

Каждый новый символ ПРД должен загружаться в кольцевой буфер в КИХ- фильтре 42 ПРД с частотой 16 кГц. Новый символ ПРД и прежние пять символов ПРД сохраняются в кольцевом буфере. Наиболее старший символ ПРД удаляется, когда новый символ ПРД сдвигается в это место. Выходная частота КИХ-фильтра 42 ПРД составляет 320 кГц. Из каждого символа ПРД генерируются десять значений данных I и десять значений данных Q. В таблице 1 показано, каким образом из каждого 5-разрядного значения могут быть получены данные I, Q и нулевая информация (отсутствие информации).

Данные в кольцевом буфере циклически сдвигаются каждые 6 из 10 состояний. Один новый символ ПРД и пять прежних символов ПРД находятся в кольцевом буфере в течение двадцати из этих десяти периодов состояния. Содержащая коэффициенты часть адресов ПЗУ также увеличивается каждые шесть из десяти периодов состояния. Накапливающий сумматор в КИХ-фильтре 42 ПРД суммирует результаты каждого произведения данных I, выданных ПЗУ для каждого из шести периодов состояния. Поэтому регистр сумматора сбрасывается в "0" для первого сложения, а результат каждого последующего сложения вводится по соответствующему такту в регистр обратной связи сумматора таким образом, что он может складываться с вновь полученным произведением. После выполнения шести сложений результат вводится по соответствующему такту в выходной сдвиговой регистр. Тот же самый процесс осуществляется и в отношении тех же коэффициентов и произведений данных Q, полученных из ПЗУ для каждого символа ПРД.

Строки адресов ПЗУ обеспечивают поиск шестидесяти коэффициентов КОСИНУСА и шестидесяти коэффициентов СИНУСА для четырех возможных индексов данных I, Q. Для этого необходимо семь адресных строк для коэффициентов и две адресные строки для данных I, Q. Для выходного сигнала КИХ-фильтра требуется 10 бит. Два дополнительных бита требуются для поддержания точности дробной части поискового значения. В связи с этим размер ПЗУ должен составлять 512х12. СДР индекса данных I, Q подается в обход ПЗУ на схему дополнения до единицы (обратного кода), которая инвертирует или не инвертирует выход ПЗУ.

Если символ, адресующий к ПЗУ, является символом отсутствия информации (нулевой информации), то бит отсутствия управляет четырьмя из семи строк адресов коэффициентов. Поскольку для поиска коэффициента используется семь адресных строк, для этого необходимо 128 ячеек. При этом требуется только 120 коэффициентов. Благодаря этому неиспользуемыми остаются восемь ячеек. В этих ячейках сохраняются нулевые значения, благодаря чему нулевую информацию можно легко вывести на выход ПЗУ.

Функция дополнения до двух (дополнительный код) реализуется за счет использования дополнения до единицы и переноса логической "1" в последующий сумматор. Значение с выхода сумматора циклически подается на его вход для последовательных сложений или выводится через мультиплексор на выходной сдвиговый регистр. Выходное значение округляется путем использования только десяти старших бит.

Выходы кольцевого буфера КИХ-фильтра ПРД устанавливаются на нуль после установки в исходное состояние. Это позволяет обрабатывать нулевую информацию, пока не будут загружены новые значения символов ПРД. Первыми обрабатываются данные I, за которой следует обработка данных Q.

Сигнал прерывания синхронизации ПРД появляется только во временном интервале ПРД. Процессор не может определить, когда начинается или заканчивается временной интервал ПРД, иначе как путем срабатывания на это прерывание. Сигнал имеет активную низкоуровневую длительность одного такта при частоте синхронизации 3,2 МГц, благодаря чему прерывание после его обслуживания не является активным. Сигнал прерывания синхронизации ПРД появляется с каждым другим символом (16 кГц/2).

Сигнал прерывания синхронизации ПРМ появляется для полного кадра. Процессорный чип 12 маскирует это прерывание путем использования метки временного интервала ПРМ в качестве маски. Сигнал прерывания синхронизации ПРМ имеет активную низкоуровневую длительность одного такта при частоте синхронизации 3,2 МГц.

Сигнал прерывания для начала временного интервала ПРМ появляется каждые 11,25 мс и имеет активную низкоуровневую длительность одного такта при частоте синхронизации 3,2 МГц.

Каждый сигнал прерывания принудительно переводится в неактивное высокоуровневое состояние после установки в исходное состояние.

Модуль 44 синхронизации кодека генерирует стробимпульсы синхронизации и посылает необходимый синхросигнал по линиям 29 на схему 11 ССАЛ и кодека, запуская передачу 8 бит данных между кодеком и процессором с частотой 8 кГц. Кодек в схеме 11 принимает и передает эти 8 бит данных каждые 8 кГц. Модуль 44 синхронизации кодека посылает на кодек тактовый сигнал по линии 29а, а синхросигнал - по линии 29b. Тактовый сигнал, передаваемый на кодек по линии 29а, генерируется с частотой 1,6 МГц, полученной путем деления частоты опережающего синхросигнала, равной 3,2 МГц, на два. Импульс 8 кГц одного периода 3,2 МГц после приема от схемы 39 синхронизации ПРМ повторно синхронизируется для появления в одном периоде 1,6 МГц, что тем самым обеспечивает его появление по отношению к нарастающим фронтам тактового сигнала 1,6 МГц. С помощью этих двух сигналов осуществляется передача данных в режиме ИКМ между кодеком в схеме 11 и процессорным чипом 12. Это позволяет синхронизировать абонентские ИКМ-данные с ИКМ-данными базовой станции.

В ответ на управляющий сигнал включения звонка, генерируемый в процессорном чипе 12 и передаваемый из регистра 36 состояний и управления по внутренней шине 48, модуль 45 управления вызывным звонком генерирует прямоугольный сигнал частотой 20 Гц, передаваемый по линии 31а, и два сигнала управления фазой частотой 80 кГц, а именно сигнал управления фазой А, выдаваемый на линию 31b, и сигнал управления фазой B,