Запоминающее устройство для аналоговыхсигналов

Иллюстрации

Показать все

Реферат

 

0 П И С А Н И Е 236098

Союз Советских

Социалистических

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства ¹

Заявлено 21.VI.1967 (№ 1167888/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 24.1.1969. Бюллетень ¹ 6

Дата опубликования описания 25Х1.1969

Ь,г!, 42m>, 7/08

11П!, G 06O х Д, К 681.887 (088.8) Номитет по лелем изобретений и открытий при Совете Министров

СССР

Авторы изобретения

В. С. Беломлинский и В. М. Сидоров

Ленинградский электротехнический институт им. В. И. Ульянова (Ленина) Заявитель

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ДЛЯ АНАЛОГОВЬ1Х

СИГНАЛОВ

Известны запоминающие устройства для аналоговых сигналов, содержащие накопительные конденсаторы, входные ключевые схемы, ключевые схемы коррекции, дискретну!о следящую систему коррекции с последовательным опросом накопительных конденсаторов, олок выбора адресов и аналогово-цифровой преобразователь со схемой сравнения, сумматором и декодирующей схемой. и предлагаемом устройстве система коррекции содержит дополнительный входной ключ, связанный с одним из входов схемы сравнения, выход которой соединен с ее вторым входом через блок подбора цифрового эквивалента, .и декодирующую схему, подключенную к одному из входов сумматора. Второй вход сумматора соединен с источником постоянного напряжения. Через выходной ключ сумматор связан параллельно с ключевыми схемами коррекции, управляющие, входы которых соединены с распределителем.

Это упрощает устройство.

На чертеже показана блок-схема описываемого устройства.

Элементы памяти включают накопительные конденсаторы 1, ключевые схемы коррекции 2, ключи 8 записи-считывания, соединяющие конденсаторы 1 с шиной 4 записи-считывания.

Блок выбора адреса состоит из регистра адреса 5, соединенного с дешифратором адреса

6, который управляет ключами 8 записи-считывания соответствующих элементов памяти.

Д!tскретная с,1ед5!щая cхема коppeкции содержит аналогово-цифровои преооразователь, состоящий из блока 7 подоора ц!гфрового эквивалента, декодирующеи схемы g и схемы сравнения 9, один !!а входоь кoiopo» через дополнительный входнои ключ 1ь схемы коррекции соединен с ключевыъ!!! Схеь!аъ!и коррекции 2, а другой — с декодирующей схемой.

Напряжением на декодирующей схеме 8 управляет блок 7 подбора цифрового эквивален à, соединенный с выходом схемы сравнения

9. 1-1а один вход сумматора 11 по шине 12 подается постоянное напряжение, равное половине шага кьантования преобразователя, а другой вход соединен с выходом декодирующей схемы 8, причем выход сумматора через выходной ключ 18 подключен к ключам «оррекции 2. Выходные цепи распределителя 14 управляют ключами коррекции . Один из выходов задающего генератора 15 соединен с распределителем 11 и через лшппо задержки

16 — с входным клю юм 10, а другой выход

25 управляет работой выходного ключа 18.

Прт! раооте з апов!и!!ающего т строиства e.teду ет различать ре>ких!ы записи, с !!!тывания и коррекции хранимой информации.

В режиме запис:! записываемое напряжение

30 подается на шину 4 записи-с и!т!!вания; одно236098

Составитель В. Жовинский

Редактор Б. С. Наикииа Тсхрсд Т. П. Курилко Корректоры: 8. Петрова и М. Коробова

Заказ 795,1 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прп Совете Министров ГССР

Москва, Центр, пр, Серова, д. 4

Типография, пр, Сапунова, 2