Устройство для преобразования импульсов реверсивного счетчика

Иллюстрации

Показать все

Реферат

 

-ю-а - ° ., Всесоеэч;..; 1й па житно-тс4..;;мео. фнбвие.-.,=.. : СА Н

ОП И

ИЗОБРЕТЕНИЯ

236537

Союз Советскиз

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Кл. 21а>, 36122

42m>, 5/00

Заявлено 26.1.1968 (№ 1212956/18-24) с присоединением заявки №

Приоритет

Опубликовано 03,11.1969. Бюллетень № 7

Дата опубликования описания 9.Л1.1969

МПК Н 03k

G 061

УДК 621.374.32:681.325 (088.8) Квинтет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения

В. В, Андреева и Ю. В. Сальников

Заявитель

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ИМПУЛЬСОВ

РЕВЕРСИВНОГО СЧЕТЧИКА

Предложенное у.стройство относится к области цифровых преобразователей для интегрирования разностной частоты двух сигналовв.

Известны устройства для разделения входных импульсов реверсивного счетчика, содержащие формирователи, два триггера сравни,ваемых частот, триггер управления шинами реверсивного счетчика, схемы совпадения и схему «ИЛИ».

Однако в этих устройствах интегрирования разностной частоты при помощи реверсивного счетчика наблюдается «мигание» индикатора первых декад реверсивного счетчика из-за непрерывной работы триггеров этих декад, что делает невозможным визуальное наблюдение и затрудняет съем информации.

Предложенное устройство отличается тем, что в нем между выходом формирователей и входом реверсивного счетчика включена логическая схема, сравнивающая относительную длительность интервалов между дифференциалами фронтов обоих сигналов, так что выходы формирователей соединены со входами схем совпадения и с раздельными входами высокочастотного триггера, а выходы этого триггера через линии задержки подключены ко вторым входам схем совпадения, выход второго формирователя, соединенный с единичным Bõoäîì высокочастотного триггера, подключен к нулевому входу дополнительного триггера, а нулевой его выход через линию задержки включен на вход схемы совпадения, связанной со вторым формирователем, выходы обеих схем совпадения соединены со счетными входами реверсивного счетчика и через с: ему «ИЛИ» со входом управления реверсивного счетчика, выход схемы «ИЛИ» соединен с нулевым входом триггера блокировки, 1р нулевой выход триггера через реле времени подключен к единичному входу, единичный выход соединен со входами обеих схем совпадения.

Это позволяет повысить точность отсчета текущего значения разности двух частот.

Логическая схема предложенного устройства приведена на чертеже, Схема состоит из дифференцирующих формирователей 1 и 2, высокочастотного 8 и дополнительного 1 триггеров, линий задержки

5 вЂ, схем совпадения 8 и 9, соединенных с реверсивным счетчиком (на чертеже не показан), схемы «ИЛИ» 10, триггера блокировки

11 и реле времени 12, Выход формирователя 1 подключен и импульсному входу схемы совпадения 8 и и H) левому входу триггера 8. Нулевой выход этого триггера через линию задержки 5 подан на второй (потенциальный) вход схемы совпадеílè 8. Bûxîä формирователя 2 подключает236537

15

3 ся к импульсному входу схемы совпадения 9, к единичному входу триггера 8 и к нулевому

«ходу триггера 4.

Соответствующие выходы триггеров 8 и 4 поданы каждый через одинаковые линии задержки 6 и 7 на второй и третий (потенциальные) входы схемы совпадения 9.

Время задержки импульсов в линиях 5, 6 и 7 выбрано одинаковым и равным длительности пм:!ульсов на выходах формирователей

1«2.

Выходы !8 и 14 схем совпадения 8 и 9 подключа!отся к счетным входам реверсивно. о счетчика (ня сложение и вычитание), а через схему «ИЛИ» 10 — ко входу управления ре«ерсивного счетчика (выход 15) и к нулевому входу триггера блокировки 11.

Соответствующий выход триггера блокировки !7орае7с»»а вход реле времени 12, формиругощего время блокировки. Выход реле

«рсмепп соединен с единичным входом триггеры олокировки 11. Соответствующий выход триггера блокировки подключен параллельно на третий (потенциальный) вход схемы совпадения 8 и четвертый (потенциальный) вход с. емы совпадения 9.

От первого импульса с формирователя 1 сряоятывяет триггер 8 и подает на схему со«падения 8 потенциал разрешения, а на с.. ему сои!аденпя 9 — потенциал запрета («

;!сходном состоянии на схеме совпадения 8 был потенциал запрета, а на схеме совпадения 9 — потенциал разрешения) через линии задержки 5 и 6. Через схему совпадения 8 этот импульс не проходит, но могут проходить

«тороп, гретий If т. д, импульсы с формирователя 1,äî прихода первого импульс с формирователя 2, возвращающего триггер 8 в исходное состояние. Последний подает потенциал запрета ня схему совпадения 8 и потенциал разрешения на схему совпадения 9.

Поэтому первый импульс с формирователя

2 не !7роходит через схему совпадения 9, а

ПРОХОД!IТ ВТОРОЙ, ТРЕТИЙ lf Т. Д. ИМП i ЛЬСЫ !О прихо.!а импульса с формирователя 1, изменяющего потенциал на схеме совпадения 9 на запрещающий, а на схеме совпадения 8 — на разрешающий. Схемы совпадения 8 и 9 выделяют, таким образом, чистую разность вхо, 1ных частот и подключаются через схемх

«ИЛИ» 10 («ыход 15) на заполнение 17pff одновременном переключении шин реверси«ного счетчика ня сложение или вычитание со схем совпадения 8 и 9 (выходы 18 и 14).

Кя кд!.!й импульс заполнения реверсивного

С !ЕТЧИI .Я B liЛ10 !ЯЕТ 3!IДНИ. ФРОНТОМ ТЯК1КЕ И

55 схему блокировки, состоящую из триггера бло к!1ровки 11 и реле времени 12, которые создают потенциал запрета на схемах совпадения 8 и 9 на время,,в течение которого могут пройти на реверсивный счетчик ложные импульсы, появляющиеся при малых рассогласованиях входных частот, а также при флуктуации их во времени.

Гр1!!пер 4 и линия задержки 7 выполняют функции высокочастотного триггера 8 и линии задсржк:! 6 «случае при. ода первым (после «ключения устройств,!7 импульсы с формиро«ателя 2, т. е. создание потенциала запрета этому импульсу, так кяк B исходном состоянии с триггеры 4 на «ыход схемы со«17В дения 9 по IBH lîòå«öèàë запрета, который затем (с приходом импульса с формирователя) изменяется через «ремя длительности импульса на потенциал разрешения на все время работы.

Предмет изобретения

Устройство для преобразования импульсоь реверсивного счетчика, содержащее дифферен-! fHðóþùHB формирователи, высокочастотный и дополнительный триггеры, линии задержки, схемы совпадения, схему «ИЛИ», триггер бло— кировки и реле времени, от.гичающееся тем, что, с целью повышения точности отсчета, между формирователями импульсов и реверсивным счетчиком включена логическая схема, сравнивающая относительную длительность интервалов между дифференциалами фронтов оооих cHIHcf Io«, тяк что выходы формирователей соединены со входами схем совпадения и с раздельными входами высокочастотного триггера, а выходы этого триггера через линии задержки подключены Iio вторым входам схем со«падения, в свою очередь выход второго формирователя, соединенный

С ЕДИНИЧНЫМ «ХОДОМ «ЫСОКОЧЯСТОТНОГО TPHIгера, подключен к пулевому вхо I) дополнительного триггера, а нулевой выход его через

IHHHIo зя !ерик еи Включен на вход схемы совпадения, связанной со вторым формирователем; выходы обеих схем совпадения соединены со счетными входами реверсивного счетчика и через схему «ИЛИ» со входом управления реверсивного счетчика, выход схемы

«ИЛИ» соединен с нулевым входом триггера блокпро«ки, нулевой выход триггера через реле времени подключен к единичному входу, единичный выход соединен со входами обеих схем совпадения.

236537

73

Составитель Полиевский

Редактор Л. А. Утехина Техред А. А. Камышникова 1(орректоры: Е. Ласточкина и В. Петрова

Заказ 1169,2 Тираж 480 Подписное

ЦНИИПИ 1(омитета по делам изобретений и открытий прп Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2