Дифференциальный усилитель
Иллюстрации
Показать всеИзобретение относится к радиотехнике и связи для усиления аналоговых сигналов в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных операционных усилителях (ОУ) с малыми значениями э.д.с. смещения нуля). Технический результат: уменьшение абсолютного значения Uсм и его температурного дрейфа. Дифференциальный усилитель содержит первый (1) и второй (2) входные транзисторы (Т), между эмиттерами которых включен резистор (3) местной отрицательной обратной связи, первый - третий токостабилизирующие Т (4-6), эмиттеры которых соединены с шиной источника питания (7) через первый - третий токостабилизирующие двухполюсники (8-10), коллектор первого Т (4) подключен к эмиттеру первого Т (1), коллектор второго Т (5) соединен с эмиттером второго Т (2), базы первого Т (4) и второго Т (5) подключены к цепи смещения потенциалов (11), токовое зеркало (12), вход которого соединен с коллектором первого Т (1), а выход подключен к коллектору второго Т (2) и связан с базой входного Т (13) выходного буферного усилителя (14), причем коллектор третьего Т (6) связан с выходным буферным усилителем (14). В схему введено дополнительное токовое зеркало (15), вход которого соединен с базой третьего Т (6), а выход подключен к эмиттеру второго Т (5), причем тип проводимости входного Т (13) выходного буферного усилителя (14) совпадает с типом проводимости первого Т (4) и второго Т (5). 5 ил.
Реферат
Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в компараторах и прецизионных операционных усилителях (ОУ) с малыми значениями э.д.с. смещения нуля).
В современной радиоэлектронной аппаратуре находят применение дифференциальные усилители (ДУ) с существенными различными параметрами.
Особое место занимают дифференциальные усилители (ДУ) с местной отрицательной обратной связью, которая обеспечивается резистором, включенным между эмиттерами входных транзисторов ДУ. Такие ДУ используются в быстродействующих операционных усилителях и характеризуются расширенным диапазоном линейной работы. Предполагаемое изобретение относится к данному типу ДУ.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема ДУ фиг.1, представленная в патенте США №5.365.191, которая также присутствует в большом числе других патентов, например, имеющих в качестве цепи нагрузки входных транзисторов управляемые токовые зеркала [1-6].
Существенный недостаток известного ДУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), зависящей от свойств его архитектуры.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм и его температурного дрейфа.
Поставленная задача достигается тем, что в дифференциальном усилителе фиг.1, содержащем первый 1 и второй 2 входные транзисторы, между эмиттерами которых включен резистор 3 местной отрицательной обратной связи, первый 4, второй 5 и третий 6 токостабилизирующие транзисторы, эмиттеры которых соединены с шиной источника питания 7 через первый 8, второй 9 и третий 10 токостабилизирующие двухполюсники, коллектор первого 4 токостабилизирующего транзистора подключен к эмиттеру первого 1 входного транзистора, коллектор второго 5 токостабилизирующего транзистора соединен с эмиттером второго 2 входного транзистора, базы первого 4 и второго 5 токостабилизирующих транзисторов подключены к цепи смещения потенциалов 11, токовое зеркало 12, вход которого соединен с коллектором первого 1 входного транзистора, а выход подключен к коллектору второго 2 входного транзистора и связан с базой входного транзистора 13 выходного буферного усилителя 14, причем коллектор третьего 6 токостабилизирующего транзистора связан с выходным буферным усилителем, предусмотрены новые элементы и связи - в схему введено дополнительное токовое зеркало 15, вход которого соединен с базой третьего 6 токостабилизирующего транзистора, а выход подключен к эмиттеру второго 5 токостабилизирующего транзистора, причем тип проводимости входного транзистора 13 выходного буферного усилителя 14 совпадает с типом проводимости первого 4 и второго 5 токостабилизирующих транзисторов.
Схема усилителя-прототипа показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.
На фиг.3 и фиг.4 показаны схемы дифференциального усилителя-прототипа (фиг.3) и заявляемого ДУ (фиг.4) в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».
На фиг.5 приведены температурные зависимости напряжения смещения нуля схем фиг.3, фиг.4.
Дифференциальный усилитель фиг.2 содержит первый 1 и второй 2 входные транзисторы, между эмиттерами которых включен резистор 3 местной отрицательной обратной связи, первый 4, второй 5 и третий 6 токостабилизирующие транзисторы, эмиттеры которых соединены с шиной источника питания 7 через первый 8, второй 9 и третий 10 токостабилизирующие двухполюсники, коллектор первого 4 токостабилизирующего транзистора подключен к эмиттеру первого 1 входного транзистора, коллектор второго 5 токостабилизирующего транзистора соединен с эмиттером второго 2 входного транзистора, базы первого 4 и второго 5 токостабилизирующих транзисторов подключены к цепи смещения потенциалов 11, токовое зеркало 12, вход которого соединен с коллектором первого 1 входного транзистора, а выход подключен к коллектору второго 2 входного транзистора и связан с базой входного транзистора 13 выходного буферного усилителя 14, причем коллектор третьего 6 токостабилизирующего транзистора связан с выходным буферным усилителем. В схему введено дополнительное токовое зеркало 15, вход которого соединен с базой третьего 6 токостабилизирующего транзистора, а выход подключен к эмиттеру второго 5 токостабилизирующего транзистора, причем тип проводимости входного транзистора 13 выходного буферного усилителя 14 совпадает с типом проводимости первого 4 и второго 5 токостабилизирующих транзисторов.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля Uсм в схеме фиг.2, т.е. зависящие от схемотехники ДУ.
Выходной ток токового зеркала 15 зависит от тока базы транзистора 6 Iвых.15=Iб.р.
Если токи двухполюсников 8, 9 и 10 равны величине I0, то токи коллекторов транзисторов 4 и 5:
где Iб.р=Iэ.i/βi - ток базы n-p-n транзисторов схемы при эмиттерном токе Iэ.i=I0;
βi - коэффициент усиления по току базы n-p-n транзисторов.
Входной Iвх.12 и выходной Iвых.12 - токи токового зеркала 12
где Ki=1 - модуль коэффициента передачи по току токового зеркала 12.
Следовательно, эмиттерные и коллекторные токи транзисторов 1 и 2:
Как следствие, разность токов в узле «А» при его коротком замыкании на эквипотенциальную общую шину
где Iб.13=Iб.р - ток базы n-p-n транзистора 13 эмиттерного повторителя 14.
Подставляя (1)÷(8) в (9) находим, что разностный ток, определяющий Uсм
Как следствие, это уменьшает Uсм, так как разностный ток Ip в узле «A» создает Uсм, зависящее от крутизны S преобразования входного дифференциального напряжения uвх ДУ в выходной ток узла «A»:
где rэ1=rэ2 - сопротивления эмиттерных переходов входных транзисторов 1 и 2 дифференциального каскада 1,
R3 - сопротивление двухполюсника 3.
Поэтому для схемы фиг.2
где φт=26 мВ - температурный потенциал.
В ДУ-прототипе Ip≠0, поэтому здесь систематическая составляющая Uсм получается на два порядка больше (Uсм=-8,5 мВ), чем в заявляемой схеме (Uсм=-53,5 мкВ).
Компьютерное моделирование схем фиг.3, фиг.4 подтверждает (фиг.5) данные теоретические выводы.
Таким образом, заявляемое устройство обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока.
Литература
1. Патент США №4.636.743 fig.1;
2. Патент США №5.828.242 fig.5;
3. Патент США №5.365.191 fig.9;
4. Патент США №4.636.744;
5. Патент США №6.281.752 fig.5a;
6. Патент США №4.783.637.
Дифференциальный усилитель, содержащий первый (1) и второй (2) входные транзисторы, между эмиттерами которых включен резистор (3) местной отрицательной обратной связи, первый (4), второй (5) и третий (6) токостабилизирующие транзисторы, эмиттеры которых соединены с шиной источника питания (7) через первый (8), второй (9) и третий (10) токостабилизирующие двухполюсники, коллектор первого (4) токостабилизирующего транзистора подключен к эмиттеру первого (1) входного транзистора, коллектор второго (5) токостабилизирующего транзистора соединен с эмиттером второго (2) входного транзистора, базы первого (4) и второго (5) токостабилизирующих транзисторов подключены к цепи смещения потенциалов (11), токовое зеркало (12), вход которого соединен с коллектором первого (1) входного транзистора, а выход подключен к коллектору второго (2) входного транзистора и связан с базой входного транзистора (13) выходного буферного усилителя (14), причем коллектор третьего (6) токостабилизирующего транзистора связан с выходным буферным усилителем, отличающийся тем, что в схему введено дополнительное токовое зеркало (15), вход которого соединен с базой третьего (6) токостабилизирующего транзистора, а выход подключен к эмиттеру второго (5) токостабилизирующего транзистора, причем тип проводимости входного транзистора (13) выходного буферного усилителя (14) совпадает с типом проводимости первого (4) и второго (5) токостабилизирующих транзисторов.