Запоминающее устройство

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е 242974

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт, свидетельства №вЂ”

Кл 21 ат 37/60

Заявлено 26.)),1968 (№ 1221255/18-24) с присоединением заявки ¹â€”

Приоритет

Опубликовано 05Х.1969. Бюллетень № 16

Дата опубликования описания 17.IX.19б9

МПК G 11Ь

УДК 681.327 66 (088 8) Комитет по делам изобретений и открытий при Совете Министров

СССР т

Авторы изобретения, т. Я. Ледянкин и В. А. Завадский

Институт кибернетики AH Украинской ССР

Заявитель

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники.

Известны запоминающие устройства, содержащие коммутаторы, усилители считывания и матрицы элементов памяти, размещенные в перекрестиях адресных и разрядных шин, к которым подключены соответственно коммутатор и усилители считывания.

Однако эти устройства недостаточно надежны.

В предложенном устройстве матрицы содержат дополнительные адресные шины, в перекрестиях которых с разрядными шинами установлены дополнительные элементы памяти, при этом дополнительные адресные шины через резисторы подключены к источнику питания.

Это повышает надежность работы устройства.

На чертеже показано описываемое устройство, Оно содержит коммутатор 1, матрицу 2, адресные шины 8, дополнительные адресные шины 4, переключатели 5, разрядные шины 5, резисторы 7, входные сопротивления 8 усилителей считывания и переключатель 9.

Устройство работает следующим образом.

Если необходимо считать информацию с i-го слова матрицы, соответствующий переключатель 5 замыкается на источник напряжения, например +Ь, а остальные переключатели 5 коммутатора 1 — на землю.

Переключатель 9 замыкает дополнительные шины матрицы на источник — U. При этом, если i-ая шина связана с 1-ым разрядом матрицы, то на входном сопротивлении 8 усилителя считывания падает напряжение U, которое принимается за уровень единичного сигнала. Если т -ая шина не связана с1-ым разрядом с помощью сопротивления, на выходе

j-го разряда при соответственно подобранных напряжениях опроса (+U) и смещения (— U) добиваемся, что потенциал U „, равен нулю

ВЫ Сп или противоположен по знаку, что надежно запирает ключ.

Предмет изобретения

Запоминающее устройство, содержащее коммутатор, усилители считывания и матрицы

20 элементов памяти, размещенные в перекрестиях адресных и разрядных шин, к которым подключены соответственно коммутатор и усилители считывания, отличающееся тем, что, с целью повышения надежности работы, мат2S рицы содержат дополнительные адресные шины, в перекрестиях которых с разрядными шинами установлены дополнительные элементы памяти, при этом дополнительные адресные шины через резисторы подключены к источни30 ку питания.

242974

Составитель В. М. Щеглов

Редактор Л. А. Утехина Техред А. А. Камышиикова Корректор С. М. Сигал

Заказ 2294/19 Тираж 480 Подписное

IIHHHIIH Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2