Логический элемент «и» и «и—не»

Иллюстрации

Показать все

Реферат

 

ОПИСАНИ Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

253868....

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Кл. 21ат, 36/18

Заявлено 05.VI I I.1968 (№ 1262738/18-24) с присоединением заявк1t,i

Приоритет

Опубликовано 07.Х.1969. Бюллетень М 31

Дата опубликования описания 5.III.1970

Комитет по делам изобретений и открытии при Совете Министров

СССР

МПК Н 03k

У (К 681.325.65(088.8) Лвтоp изобретения

В. A. Гринкевич

Заявитель

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «И» и «И вЂ” НЕ»

Предложенный логический элемент «И» и

«И — НЕ» относится к элементам вычислительной техники и может быть применен в устройствах цифровой автоматики и вычислительной техники, например, в логических сетях цифровых вычисли 1 åëüíûõ машин.

Известны транзисторные логические схемы

«И — IIE», например, логические схемы со связанными коллекторами (СКТЛ), транзисторHL1e логические схемы со связанными эмиттерами (СЭТЛ) и др.

Известные транзисторные логические схемы имеют ряд существенных недостатков. Так, например, логические схемы со связанными эмиттерами, имеющие наибольшее быстродействие и большие логические воза! 0>кности. предьявляют жесткие требования к относительному разбросу сопротивлений резисторов и питающих напряжений (не более 5%), и достаточно часть самовозбу>кдаются из-за отсутствия в схемах насыщенных транзисторов, имеют относительно небольшой диапазон допустимых входных напряжений и недостаточную помехозащищенность.

Предложенный логический элемент «И» и

-,И вЂ” IIE» отличаегся тем, что в нем эмиттеры входных транз11ст pов с ООLI1им ко;Iлpктоpпыа1 резистором подключены ко входам элемента, а их базы объединены и соедичены с базой инвертирующего транзистора, образуя логический элемент «со связаннымп базами». Это позволяет одновременно реализовать функции

«И» и «И вЂ” НЕ» элемента.

Схема предложенного логического элемен5 та приведена на чертеже.

Он состоит из входных транзисторов 1 с общим коллекторным резистором 2, инвертирующего транзистора >, общего для транзисторов 1, токозадающего базового резистора 1, 10 коллекторного резистора 5 и двух выходных эмиттсрных повторителей, выполненных на транзисторах б и 7 и резисторах 8 и 9 соответственно.

Любой из транзисторов 1 образует с тран15 зистором 8 и резистором 4 своеобразный дифференциальный усилитель «со связанными базами», в котором изменение потенциала эмиттера входного транзистора относительно потенциала эмит гера инвертирующего транзи20 стора влечет за собой противоположное изменение базовых, а следовательно, и коллекторных токов указанных транзисторов.

При некотором пороговом значении входно25 го положительного напряжения U и транзистор 1 оказывается полностью выключенным, и на его коллекторе устанавливается высокий уровень напряжения, а транзистор > оказывается включенным (насыщенным) и на его

30 коллекторе устанавливается низкий уровень

253868

Предмет изобретения

Сосганнтслв Ю. Н. Колотов

Техрсд T. П. Курилко

Редакаор Л. А. Утехина

Корректор Г. П. Шилвман аказ 890, l2 Тираж 480 Подписное

ЦНИИПИ Коз н;ета по делам изобретений и открытий при Совете Министров СССР

Москва Я(-35, Раушская наб., д. 4,5

Типография, нр. Сапунова, напряжения. При отрицательном входном пороговом напряжении У„состояние транзисторов 1 и 3 и полярность напряжений на их коллекторах изменяются на обратные. Процесс переключения транзисторов 1 и 8 протекает строго одновременно и в форсированном режиме, так как при включении одного из транзисторов (например, 1) его обратный базовый ток оказывается практически равным току коллектора. Причем, суммируясь с током через резистор 4, обратный базовый ток одного транзистора быстро включает второй транзистор (например, 8). Значительное повышение oaaoaoro тока в переходном режиме над током статического состояния обеспечивает переключение насыщенных транзисторов за минимально возможное время.

Объединение нескольких входных транзисторов по базам и коллекторам или установка на входе элемента одного многоэмиттерного транзистора превращает дифференциальный усилитель-переключатель в логический элемент «со связанными базами», выполняющий строго одновременно логические функции

«И» и «И вЂ” НЕ», выходами которых служат эмиттерные повторители на транзисторах б и

7, базы которых подключены к коллекторам транзисторов 1 и 8 соответственно.

10 Логический элемент «И» и «И вЂ” НЕ», содержащий входные транзисторы, инвертирующий транзистор, включенный по схеме с общим эмиттером, и выходные эмиттерные повторители, базы транзисторов которых соединены с

15 коллектором инвертирующего транзистора и коллекторами входных транзисторов, отличаюи ийся тем, что, с целью одновременной реализации функций «И» и «И вЂ” HE», эмиттеры входных транзисторов с общим коллекторным

20 резистором подключены ко входам элемента, а базы объединены и соединены с базой инвертирующего транзистора, образуя логический элемент «со связанными базами»,