Универсальный логический элемент
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советоииа
Социалистически»
Республик
1 с.
Зависимое от авт. свидетельства ¹
Кл. 21аг, 36/18
Заявлено 31.V11.1968 (№ 1262347г18-24) с присоединением заявки №
МПК H 03k
УДК 681.325.65(088.8) Приоритет
Опубликовано 04.Х1.1969, Бюллетень ¹ 34
Дата опубликования описания 27.III.1970
Комитет по делам иаобрвтвинй и открытий при Совете Министров
СССР
Авторы изобретения
А. И. Мишин и В. Г. Хрущев
Институт математики Сибирского отделения АН СССР
Заявитель
УНИВЕРСАЛЬНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Предложенный универсальный логический элемент относится к области автоматики и вычислительной техники. На его основе могут быть .построены вычислительные среды и запоминающие устройства, Известны универсальные логические элементы, содержащие логические схемы и запоминающие элементы. Однако в известных схемах невозможно проводить настройку части вычислительной среды без разрушения настроечной,информации в другой ее части.
Предложенный универсальный логический элемент, содерж ащий два многоэмитгерны транзистора и:выходной транзистор р — гг — -рпроводимости, многоэмиттерный транзистор гг — р — n.-проводимости и запоминающий элемент, выполненный,на диоде с S-образной характеристикой, отличается тем, что коллекторы двух многоэмиттерных транзисторов противоположного типа, проводимости объединены и соединены с запоминающим элементом и одним из эммиттеров третьего многоэмиттерного транзито ра, другие эммитеры которого подключены к логическим входам элемента, а эмиттеры первых двух многоэмиттерных транзисторов подсоединены ко входам установки в «нуль» и «единицу», база многоэмиттерного транзистора гг — р — n-проводимости через резистор подключена к ш ине отдельного источника питания.
Это позволяет расширить логические возможности элемента.
Схема предложенного элемента приведена на чертеже.
Он состоит из многоэмиттерных транзисторов 1 и 2, выходного транзистора 8, транзистора 4 n — p — и-проводимости и запоминающего элемента 5.
По входам 6 и 7 подаются сигналы, под
10 действием которых запоминающий элемент 5 переключается в «О», -т. е. из состояния низкой прсводимости в состояние высокой проводимости, по входам 8 и 9 — сигналы, под действием которых запоминающий элемент пере15 ключается в «1», т. е. из состояния высо ;ой проводимости в состояние низкой проводимости, по входам 10 и 11 — сигналы логических переменных. Выход элеменга — 12. Питание элемента осуществляется по входам 18 — 15.
20 В качестве запоминающего элемента 5 может быть использован прибор со структурой р — гг — р — гг либо двухполюсный прибор со структурой металл-диэлектрик-металл, принцип работы которого основан на электродиф25 фузии ионов одного из металлов в диэлектрик.
При подаче сигналов на ооа эмиттера транзистора 1 потенциал на элементе 5 уве,чичпвается, и он переключается в проводящее состояние, а при подаче сигналов на оба эмитте30 ра транзистора 4 потенциал на элементе 5
255984 б
8
/Е,, б/
Составитель Ю. Н. Колотов
Рсдакгор Л. А. Утехина Техред Л. Я. Левина Корректор P. И. Крючкова
Заказ 582;2 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 становится отрицательным, и он переключается в непроводящее состояние.
Если элемент 5 находится в проводящем состоянии, то запрещается прохождение сигналов, поступающих на эмиттеры транзистора
2, на выход, т. е. транзистор 8 в этом случае не управляется со стороны входов. На выходе элемента имеем у = 1 = coIIst.
Если элемент 5 находится в непроводящем состоянии, то на коллекторе транзистора 3 (па выходе элемента) имеем у=х1х2, где х1» х — — переменные, поступающие на эмпттеры транзнсгора 2.
На базе предлохкенного элемента могут быпгь построены,все схемы следующих цифровых устройств: регистр параллельного действия и регистр, сдвига, запоминающие устройства с координатной выборкой ячеек (с координатным способом записи и считывания информации), различные лог ические схемы, двоичный счетчик, а тактике различные схемы элементов вычислительной среды, в том числе и элементы с переменной структурой настройки.
Предмет изобретения
Универсальный логический элемент, содерхкащий два многоэмиттерных транзистора и выходной тр анзистор p — а — р-проводимости, многоэмиттерный транзистор п — p — п-проводимости и запоминающий элемент, выполненный на диоде с S-образной характеристикой, отличающийся тем, что, с целью расширения логических возможностей, коллекторы двух многоэмиттерных транзисторов противополо>кного типа проводимости объединены и соединены с запсминающим элементом и одним из эмиттеров третьего многоэмиттерного транзистора, другие эмиттеры которого подключены к логическим входам элемента, а эмиттеры первых двух многоэмиттерных транзисторов
20 подсоединены ко входам установки в нуль и единицу, база многоэмп1терного транзистора и — р — и-проводимости через резистор подключена к шине отдельного источника питания.