Сумматор последовательного действия

Иллюстрации

Показать все

Реферат

 

с - ""- тк" я пйтснт.с. ноя би

О П И С А Н Е 268008

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 28.VI I I.1968 (№ 1265521/18-24) с присоединением заявки №

Приоритет

Опубликовано 02.!Ч.1970. Бюллетень № 13

Дата опубликования описания 15ХП.1970

Кл, 42m>, 15/04

МПК G 061 7/50

УДК 681.325.056 (088.8) Комитет по делам изобретений и открытий лри Совете Министров

СССР

Автор изобретения

Заявитель

А. Е. Бобров

Ленинградский институт инженеров железнодорожного транспорта им. академика В. H. Образцова

СУММАТОР ПОСЛЕДОВАТЕЛЬНОГО ДЕИСТВИЯ

Предлагаемый феррит-транзисторный сумматор последова гельного действия может быть использован в устройствах вычислительной техники, в частности в арифметических устройствах, счетчиках, преобразовате- 5 лях кодов и т. д.

Известные феррит-транзисторные сумматоры последовательного действия строятся с использованием ячеек, работающих с компенсационным или с разновременным гашением ин- 10 формации (запретом).

Применение какого-либо вида гашения информации (компенсационного или разновременного запрега) значительно ухудшает эко-. номические, временные и энергетические ха- 15 рактеристики сумматора и уменьшают его надежность. Это обусловлено тем, что обычно для гашения информации требуется не только специальный режим работы феррит-транзисторной ячейки, но и отличающиеся от обыч- 20 ного импульса специальные импульсы тока гашения или специальные обмотки гашения, создающие большую напряженность для перемагничивания сердечника ячейки.

Цель предлагаемого изобретения заклю- 25 чается в упрощении схемы, повышении надежности и улучшении временных и нагрузочных хара ктеристик сумматора.

В предлагаемом сумматоре эта цель достигается путем отказа от применения какого бы 51 т1 нн было способа запрета {и компенсационного, и разновременного), т. е, все ферриттранзисторпые ячейк11 используются тОлькО В режиме запись-счпть1вание. Это возможно при представлении бинарной информации в схемах на феррит-транзисторах ячейках с помсщью временного парафазного кода. В этом коде для представления бита инфор Ia!!»n требуется два раоо«»х такта, расстояние между которыми должно быть не менее одного такта.

Применение временного парафазного кода позволяет прп четырехтактной системе повысить быстродействие сумматора по сравнению с быстродействием сумматоров на ферриттранзисторных ячейках с разновременным запретом.

Схема сумм",òîðà да1га на чертеже.

Сумт.атор содержит девять типовых ферриттранзисторных ячеек 1 — 9, из которых три ячейки 1, 2 и 8 предназначены для осуществлени;1 задержки информации на один такт, четыре ячейки 8, 4, б и 7 — для восстановления взаимно инверсного значения рабочих тактов, несущих бит информации, и две ячейки 5 и 9 — для реализации койыонкций во временном парафазном коде. Входы соответствующих разрядов слагаемыi а, и бт соедиЕ! clI»1 на токовой сборке 10, выход которой подключен к обмотке записи ячейки 1 и к обмотке считывания ячейки 5. Выход ячейки 1

268008 подсоединен к обмотке записи ячейки 2 и к обмотке записи ячейки 5. Выход ячейки 2 II03,кл10 IQII к Оомотке счнтыв11 ни51 я 1сйк11 8, Бы хОд которой через токовую сборку 11 соединен с выходом ячейки 7 II нодклю 1011 к обмотке сп1тывания ячейки 4. Выход ячейки 4 с помощ1яо îêîâîé сборки обьединен с выходом ячейки б и подан на обмотку считывания ячейки 7, 113 Об IoTlip записи ячеики 8 H HB 00110Tку считывания ячейки 9. Выход ячейки 5 подан на обмотку считывания ячейки б. Выход ячейки 8 подключен на обмотку записи ячейки 9, на выходе которои (Х) получается временной парафазный код суммы. Как известно, параллельное подкл1очсние одного выхода на несколько обмоток (например, выхода токовой сборки 10 на обмотку записи ячейки 1 и на обмотку считывания ячейки 5) соответствует последовательному соединению обмоток в реальной схеме. При этом последовательность включения обмоток не имеет значения, например, сначала включаются обмотка записи ячейки 1, а потом обмотка считывания ячейки 5, или сначала включается обмотка считывания ячейки о, а затем обмотка записи ячейки 1. Если сигналы слагаемых берутся с коллекторных выходов ячеек, то выход сборки 10 после обмотки записи ячейки 1 и обмотки считывания ячейки 5 должен быть подсоединен к минусовой шине источника электропитания схемы. Аналогично включаются все остальные обмотки ячеек.

Для работы сумматора к схеме подключены постоянные такты. На черчеже такты обозначены буквой и и номером (например, и, из).

Если на ячейку необходимо подать два постоянных такта, то их номера обозначаются в г виде дроби например, и —, n — — 1. Значение

3 ) номеров постоянных тактов находится в зависимости от номеров рабочих тактов, по которым подаются разряды слагаемых. В описании принято, гто слагаемые подаются по так1 там —, однако, если слагаемые подаются по

2 3 4 тактам —, — нли —, то определить значе4 1 2 пня номеров постоянных тактов не представляст никакой сложности. Чля слагаемых, иду5 1 щих по тактам, постоянные такты подсое3 диня ются следующим образом: и1 — на обмотки считывания ячеек 4, 5, 6

10 и 2; и2 — на обмотки записи ячеек 4 и б и íà оомотки считывания ячеек 1 и 8;

n — на обмотки считывания ячеек 8, 7, 9 и 2;

15 и4 — на об»urI

Коды слагаемых а,. и b; подаются по так1 там — во временном парафазном коде с

20 взаимно инверсными рабочими тактами. Код суммы получается также во временном парафазном коде па выходе ячейки 9 (Х) по так1 там — с задержкой по отношению к времени

25 прихода слагаемых на период.

Для работы сумматора требуется не менее четырех тактов.

Предмет изобретения

Сумматор последовательного действия, вы35 полнснный на фсррит-транзисторных ячейках, работающий во временном парафазном коде, оглича101ли11ся тем, что, с целью упрощения и повышения его надежности, входы слагаемых объединены и подключены через ячейку

40 задержки и ячейку восстановления к схеме

«ИЛИ», выход которой через ячейку восстановления кода объединен с выходом ячейки восстановления кода переноса и подключен ко второй схеме «ИЛИ», выход которой через

45 ячейку задержки и непосредственно связан со схемой «И» и является выходом сумматора.

268008

Составитель А. Скобелева

Редактор Л. А. Утехина Техред Т. П. Курилко Корректор Н. С. Сударенкова

Заказ 1887/10 Тираж:180 Подписное

ЦИИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва К-35, Раушская наб., д. 4,;5

Тппогря<рия, пр. Сапунова, 2