Устройство для сравнения двух последовательностей импульсов различных частот

Иллюстрации

Показать все

Реферат

 

О П -И Е

ИЗОБРЕТЕНИЯ

269601

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Кл. 42m3, 7/02

Заявлено ОЗ.И1.1968 (№ 1253800/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 17.IV.1970. Бюллетень № 15

Дата опубликования описания 23.1Х.1970

МПК G 06f

УДК 681.325.66(088.8) Комитет по делам ивобретений и открытий ори Совете Министров

СССР

Авторы изобретения

К. И. Диденко, В. В. Морозов, А. В. Раненко, В. В. Топорков, К. М. Усенко, H. В. Чернец и В. А. Шинкаренко

Заявитель

Специальное конструкторское бюро систем автоматического управления

УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ДВУХ

ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ РАЗЛИЧНЫХ ЧАСТОТ

Изобретение относится к области автоматического регучирования и управления средствами вычислительной техники.

Известны устройства для сравнения двух последовательностей импульсов различных частот, в которых величина, пропорциональная разности двух частот, получается в реверсивном счетчике в виде цифрового кода.

Предложенное устройство отличается тем, что в нем сравнение двух последовательностей импульсов различных частот осуществляется с помощью схем взаимной блокировки.

Это позволяет упростить схему и повысить точность работы.

Схема устройства изображена на чертеже.

Устройство содержит динамический триггер

1 деблокировки, входные триггеры 2 и 8, триг,гер-коммутатор 4, выходные триггеры 5 и б, управляющие триггеры 7 и 8, триггер 9 блокировки выхода, схемы «И» 10, «ИЛИ» ll, инверторы 12, входы И и 14 сравниваемых сигналов, вход «сброса» 15 и выходы 1б и 17.

Входной триггер 2 и схема «И», связанная с выходом этого триггера, образуют формирователь импульса, охваченный обратной связью через триггер 4. Если в момент времени, предшествующий появлению импульса на входе И, триггер 4 находится в положении 1, то триггер 2 — в положение О, так как на его единичном входе, связанном с нулевым выходом триггера 4, сигнал отсутствует. В момент появления импульса на входе 13 сигнал с нулевого входа триггера 2 снимается, но триггер продолжает находиться в положении О. Срабатывает схема «И», с выхода которой сигнал поступает на нулевой вход триггера 4.

Триггер 4 перебрасывается в положение О, срабатывает триггер 2, который устанавливается в положение 1 и закрывает схему

«И» 10.

Если на вход 18 приходит еще один импульс, то снимается .потенциал на выходе инвертора 12 и, следовательно, на нулевых входах триггеров 7 и 5. Но.поскольку сигнал блокировки выхода отсутствует, т. е. потенциал на единичном входе триггера 7, на нулевом выходе триггера 7 потенциал сохраняется.

При этом появится потенциал на единичном выходе триггера 5. Таким образом, начнется формирование выходного импульса, который окончится с исчезновением импульса на входе 18.

Если в промежутке между двумя импульсами, приходящими на .вход 13, появится им25 пульс на входе 14, то триггером 8 и овязанной с его выходом схемой 10 формируется импульс,,возвращающий триггер 4 в то состояние, в котором он находился до прихода первого импульса на вход 18. Поэтому следую30 щий импульс, поступающий на вход И вслед

26960i за импульсом, поступившим на вход 14, пе формирует выходного сигнала, а перебрасывает триггер 4 в то состояние, в котором он находился после прихода первого импульса на вход 18.

Для исключения, возникновения на выходе устройства группы импульсов из-за временных задержек в элементах устройства и неидеальной формы импульсов предусмотрена блокировка выхода, отключающая его и деблокирующая по признаку изменения фазы одного входного импульса .относительно другого.

При появлении любого выходного импульса триггер 9 блокировки перебрасывается по единичному входу через ячейку «ИЛИ» 11.

С единичного выхода этого триггера потенциал подается на единичные, входы триггеров 7 и 8, управления, которые удерживаются в состоянии, препятствующем формированию выходных импульсов триггерами 5 и б.

Деблокировка триггера 9 происходит в случае, когда входные импульсы на .входах 18 и

14 не совпадают во времени. При этом выходные импульсы ячейки «И» 10 совпадения пауз, входы которой связаны со .входами 18 и 14, являются запускающими и тактовыми для динамического триггера 1 деблокировки выхода.

Триггер 1 взводится первым импульсом совпадения пауз и воспроизводит на выходе все последующие импульсы. Однако, если последует импульс от ячейки «И» 10 совпадения импульсов,,входы которой связаны с выходами инверторов 12, то триггер 1 возвратится в исходное положение.

Для предотвращения прохода первого входного импульса на .выход устройства предусмотрены входы 15 для команды «Сброс», которая через триггер 9 блокирует триггеры 5 и б и сбрасывает триггер 1 в состояии е, HlpIBIIHTствующее появлению на его выходе первого импульса «совпадение пауз».

Предмет изобретения

У спройотво дл|я сравн ен ия двух п оследо вательностей импульсов различных частот, содержащее статические триггеры, динамический триггер и ячейки типа «И», «ИЛИ», «НЕ», огличающееся тем, что, с целью упрощения .схе,мы и .повышения точности работы, шины сравниваемых частот связаны со входами .соот,ветствующих инверторов входного сигнала, входных ячеек «И» и ячейки «И» совпадения импульсов, выход каждого инвертора связан

Iñ нулевыми входами соответствующих ему

10 входных, выходных и управляющих триггеров и с одним из входов ячейки «И» совпадения пауз, единичный вход одного из входных триггеров соединен с нулевым выходом триггера-коммутатора, связанным также с одним

15 из входов ячейки «ИЛИ» блокировки одного из выходов, а единичный вход второго вход ного триггера — с единичным выходом триггера-коммутатора, также связанным с одним из входов ячейки «ИЛИ» блокировки второго

20 выхода, нулевой выход каждого входного триггера связан со:вторым:входом соответст;вующей ему входной ячейки «И», выход входной ячейки «И», соответствующий .первому входному триггеру, связан с,нулевым входом триггера-коммутатора, а выход второй входной ячейки «И» — с единичным входом того же триггера, выход ячейки «И» совпадения импульсов связан со входом ячейки «ИЛИ» деблокировки выхода, выход которой соеди30 нен с нулевым входом триггера деблокировки выхода, единичный вход которого связан с выходом ячейки «И» сов падения пауз, а единичный:выход — с нулевым;входом триггера блокировки выхода, единичный .вход которого

35 соединен с,выходом ячейки «ИЛИ» блокировки обоих выходов, а единичный выход — со вторыми входами ячеек «ИЛИ» блокировки перьвого и второго выхода, выход каждой из которых связан с единичным входом соответ40 ствующего ей управляющего триггера, а нуле вой,выход каждого из этих триггеров соединен с единичным входом соответствующего ему выход ного триггера, единичный выход каждого .из которых связан с одним из входов

45 ячейки «ИЛИ» блокировки обоих выходов и является выходной шиной устройства.

Составитель А. В. Вейц

Техред Л. В. Куклина Корректор Н. А. Митрохина

Редактор Б. С. Нанкина

Типография, пр. Сапунова, 2

Заказ 2508/9 Тираж 480 Подписное

ЦИИИПИ Комитета по делам изобретений н открытий при Совете Министров СССР

Москва, K-35, Раушская наб., д. 4/5