Адаптивный цифровой интегратор

Иллюстрации

Показать все

Реферат

 

ОЛИ САН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

27I9I4

Союз Советских

Социалистичесних

Республии

Зависимое от авт. свидетельства Ы

Заявлено 10.Ч1.1969 (¹ 1337623/18-24) с присоединением заявки М

Приоритет

Опубликовано 26Х.1970. Бюллетень ¹ 18

Дата опубликования описаш|я 10ЛХ.1970

Кл. 42m., 1!00

Каиитет по делай изобретений и отнрытий ори Совете Министров

СССР

МПК G 063 1/00 ДЬ; 681 34(088 8) Авторы изобретения

А. Л. Гуревич, В. А. Качанов, Л. А. Коломыцев и ..ÄpI РусттйЬ ! -1 т :"6:

Заявитель

АДАПТИВНЫЙ ЦИФРОВОЙ ИНТЕГРАТОР

Данное изобретение относится к вычислительной технике; оно может быть использовано на предприятиях нефтеперерабатывающей, нефтехимической, химической и других отраслей промышленности.

Известны адаптивные цифровые интегратоРы, содержащие счетчик, делитель, преобразо.ватель, устройство выбора пределов измерений.

Недостаток известных устройств заключает ся в том, что при формировании сигнала переполнения диапазон переключается в сторону уменьшения чувствительности преобразователя.

Цель изобретения — упрощение конструкции интегратора и повышение точности преобразования. Достигается она тем, что выход старшей декады счетчика соединен со входом установки единицы этой же декады, с единичным входом одного триггера и через схему

«И» —,с единичным входом другого триггера, а единичные выходы этих триггеров соедине:ны с элементом представления нуля и через логические элементы —,со .входом декадного делителя, а выход декадного делителя соединен оо входом десятичного счетчика.

Функциональная схема устройства приведена на чертеже. Интегратор содержит усилитель, постоянного тока 1, пороговый элемент 2, вырабатывающий сигнал при достижении сигналом на выходе усилителя 1 заданного уровня; переключатель 8 для изменения чувствительности усилителя 1, преобразователь 4, десятичный счетчик 5 со старшей декадой 6 и установочным входом 7, триггеры 8 н 9, схема-«И» 10 для включения триггера 9, элемент

11 представления нуля после младшего разряда, декадный делитель 12, состоящий пз первой 18 и второй 14 декад; схемы «И» 15 — 17

lO для подключения выхода преобразователя 4 ко входу счетчика (через декадный делитель или минуя последний), элемент представления .информацин 18 для индикации нли регистрации содержимого счетчика и элемента пред15 ставления нуля.

Входная аналоговая величина, пройдя чс,рез усилитель постоянного тока 1 и преобразователь 4, попадает в .десятичный счетчик 5, в котором накапливается интеграл входной

20 величины. Если входная величина кратковре,менна и не .выходит за верхний предел преобразователя 4, то по ее окончании содержимое счетчика поступает на элемент представлетспя информации 18 (т. е. регистрируется пли индп25 циругтся). Ecчп же входная величина не выходит за верхний предел преобразователя 4, но продолжительна во времени и интеграл ее выходпг за разрядную сегку десятичного счетчика 5, на выходе старшеп декады 5 счет30 чика вырабатывается сигнал пе|реполненпя.

271914

Составитель Г. Н. Круглова

Редактор Б. Б. Федотов Текред T. П. Курнлко Корректор С. А. Кузовенкова

Заказ 2421,9 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений ir открытий при Совете Министр< в СССР

Москва, 7К-35, Раушская наб., д, 4,5

Типография, нр. Сапунова, 2

Этот сигнал воздействует на единичный вход триггера 8 н по установочному входу 7 записывает в старшую декаду единицу. Сигнал с единичного выхода триггера 8 возбуждает элемент представления нуля после младшего разряда 11 и переключает, выход преобразователя 4 на вход, первой декады 18 декадного делителя 12, а также подготавливает схему

«И» 10 на случай следу1ощего переполнения.

Если,с течением времени десяту1чный счетчик 5 вновь переполняется, сигнал переполнения снова записывает единицу по установочному входу 7 в старшую декаду б счетчика 5 и воздействует через схему «И» 10 на единичный вход триггера 9. Сигнал с единичного выхода последнего вторично возбуждает элемент представления нуля после младшего разряда и переключает выход преобразователя 4 на вход второй декады 14 декадного делителя 12.

По окончании, интегрирования информация из десятичного счетчика 5 и элемента представления нуля после младшего разряда поступает на элемент представления информации 18.

Если входная, величина выходит за верхний предел преобразователя 4, срабатывает пороговый элемент 2, который чарез переключатель 8 загрубляет чувствительность усилителя

1 в десять раз и одновременно через схемы

«И» 15 — 17 выход преобразователя переключается влево на одну декаду (включая и декады делителя E2). В результате этого,информация:в десятичном счетчике 5 к моменту ее выдачи на элемент, представления информации 18 приводится к одному ма сштабу.

Предмет изобретения

ТО

Адаптивный цифровой интегратор, содержащий усилитель,,пороговый элемент, десятичный счетчик, декадный делитель, элемент представления информации, преобразователь, 15 триггеры, элемент. представления нуля, логические элементы, отличающийся тем, что, с целью упрощения конструкции и повышения точности преобразования, выход старшей декады счетчика соединен со входом установки единицы этой же декады, с единичным входом одного триггера и через схему «И» — с единичным входом другого триггера, а единичные выходы этих триггеров соединены с элементом представления нуля и через логические элементы — со входом декадного делителя, а выход декадного делителя соединен со входом десятичного счетчика.