Устройство для контроля работы управляющей части релейного коммутатора матричного типа

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е 272402

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Кл. 21ат, 71

Заявлено 15.VI.1968 (№ 1252881/26-9) с присоединением заявки №

Приоритет

Опубликовано 03.V1.1970. Бюллетень № 19

Дата опубликования описания 22.1Х.1970

МПК б 01г

УДК 621.395.65:621.317. .72 (088.8) Комитет по делам изобретений и открытий при Совете тяинистров

СССР

Автор изобретения

E. Г. Зубов

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТЬ! УПРАВЛЯЮЩЕЙ

ЧАСТИ РЕЛЕЙНОГО КОММУТАТОРА МАТРИЧНОГО ТИПА

Изобретение относится к оооласти измерительной техники и может быть использовано для контроля работы управляющей части релейного коммутатора в информационных системах, предназначенных для измерения сигналов, поступающих с большого количества датчиков.

Известные устройства, содержащие логические ячейки типа «ИЛИ», дискриминаторы и исполнительные реле, обеспечивают контроль только постоянных напряжений на всех входах.

Цель изобретения — обеспечить контроль изменяющихся во времени потенциалов.

Достигается это тем, что в предложенном устройстве применены блоки контроля потенциалов как вертикальных, так и горизонтальных шин матрицы и транзисторная схема формирования сигнала неисправности.

На фиг. 1 дана блок-схема устройства; на фиг. 2 — схема контроля потенциалов на вертикальных шинах матрицы; на фиг. 3 — то же, на горизонтальных шинах матрицы.

Блок 1 предназначен для контроля потенциалов на вертикальных шинах матрицы, а блок 2 — на горизонтальных. Блок 1 содержит последовательно соединенные логическую ячейку 8 типа «ИЛИ», делитель напряжения 4, транзисторную схему 5 и выходное исполнительное реле б. Блок 2 содержит ячейку 7 «ИЛИ», делитель напряжения 8, транзисторную схему 9 и выходное исполнительное реле 10.

Ячейка 8 блока 1 выполнена на полупроводниковых диодах, соединенных катодами с резисторами 11 (сот. фиг. 2), которые подключены к общей точке цепочки резисторов 12, 18. Один из них соединен с источником отрицательного напряжения, а другой — с общей

10 шиной. Резисторы 12, 18 образуют делитель напряжения 4. К точке 14 соединения резисторов 12, 18 подсоединены два эмпттерных повторителя 15 и 1б, выход одного из которых подключен к транзистору 17, работающе15 му в ключевом режиме, а выход другого — к коллектору этого транзистора и к транзистору б, выполняющему роль выходного исполнительного реле. Транзисторы 15 — 17 образуют транзисторную схему 5.

20 Логическая ячейка 7 выполнена на полупроводниковых диодах, соединенных анодами с резисторами 18 (см. фиг. 3). Резистор 19 вместе с резисторами 18 образуют делитель на|пряжения 8, подключенный к транзисто25 ру 10, выполняющему роль выходного исполнительного реле, II к эмиттерному повторителю 20, выход которого соединен с транзистором 21, работающим в ключевом режиме.

Транзисторы 20 и 21 образуют транзисторЗ0 ную схему 9.

272402

При номинальном режиме, когда один из входов ячейки 8 имеет нулевой потенциал, а остальные — более низкий потенциал, напряжение в средней точке делителя 4 отрицательное. Транзистор 6 при этом открыт, так как транзистор 17, работающий в ключевом режиме, закрыт. Сигнальная лампочка 22 горит.

Если на всех входах ячейки 8 будет низкий потенциал, то напряжение на базе эмиттерного повторителя 15 станет более отрицательным, откроется транзистор 17 и зашунтирует вход эмиттерного повторителя 16. Транзистор

6 закроется, и лампочка 22 погаснет, сигнализируя о неисправной работе коммутатора.

Когда на двух или большем числе входов ячейки 8 потенциал равен нулю, напряжение в точке 14 менее отрицательное, чем при номинальном режиме, транзистор 6 закрывается, и лампочка гаснет.

В случае контроля потенциалов на горизонтальных шинах матрицы коммутатора при номинальном режиме, когда на одном из входов ячейки 7 (см. фиг. 3) имеется низкий потенциал, а на других — нулевой, напряжение в точке 28 делителя 8 отрицательное, При этом транзистор 10 открыт, так как транзистор 21, работающий в ключевом режиме, закрыт. Сипнальная лампочка 24 горит.

Если на двух и более выходах ячейки 7 потенциал низкий, то напряжение на базе эмиттерного повторителя 20 более отрицательное, открывается транзистор 21 и шунтирует резистор 19. Транзистор 10 закрывается, и лам4 почка 24 гаснет, сигнализируя о неисправной работе коммутатора.

Когда на всех входах ячейки 7 потенциал нулевой, напряжение в точке 28 равно нулю, и транзистор 10 закрывается, а сигнальная лампочка 24 гаснет.

Предмет изобретения

1. Устройство для контроля работы управляющей части релейного коммутатора матричного типа, содержащее логические ячейки

«ИЛИ», выходные исполнительные реле, отличающееся тем, что, с целью контроля изменяющихся во времени потенциалов, оно со15 держит блоки контроля потенциалов на вертикальных и горизонтальных шинах, каждый из которых соответственно имеет последовательно включенные ячейку «ИЛИ», делитель напряжения, транзисторную схему формиро20 вания сигнала неисправности при напряжении на делителе выше или ниже номинального и выходное исполнительное реле.

2. Устройство по п. 1, отличающееся тем, что транзисторная схема каждого из указан25 ных блоков контроля состоит из эмиттерного повторителя, соединенного с ключевым транзистором, а база эмиттерного повторителя соединена с коллектором этого транзистора и входом выходного исполнительного реле, при30 чем блок контроля потенциалов на вертикальных шинах содержит подключенный к делителю напряжения эмиттерный lIIOBTOpèòåëü, Icoединенный с коллектором ключевого транзи-, стораа.

272402 Е, Е„

Ф г,.З

Составитель Э. Фридолина

Редактор К. С. Опенченко Техрсд 3. Н. Тараненко

Корректор С. M. Сигал

Заказ 2540(17 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4!5

Типография, пр. Сапунова, 2