Запоминающее устройствос-:;?:ооюснаяг.шн'но-тех;1:г^е идяеиблио-гка
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ 276l66
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сома CoIBTGNNx
Социалистических
Роолублио
Зависимое от авт. свидетельства №
Заявлено 14.Х.1968 (М 1276798/ 18-24) с присоединением заявки №
Приоритет
Опубликовано 14.VII.1970. Бюллетень № 23
Дата опубликования описания 8.Х.1970
Кл. 21ат, 37/04
МПК б 11с 11/04
УДК 681.327.6(088.81
Комитет ло аслам изобретений и открытий ори Совете Министров
СССР
Авторы изобретения
ЮЮ :
Заявитель
В. А. Гайский и В. Я. Литуев
Морской гидрофизический институт АН Украинской CCP
D:-.OÎÎ=!- ; !.АТ-:Н;: 11Й-ГХ .".";Г КА
С1 !ЬЛ 40 . КА
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относится к области вычислительной техники и может быть использовано в малых ЦВМ различного назначения и другой аппаратуре, содержащей запоминающее устройство (ЗУ).
Известные устройства, запоминающая ячейка которых состоит из трех ферритовых колец, соединенных петлей связи и прошитых шинами чтения, записи, смешения и выходными, имеют тот недостаток, что характеризуются постоянным временем обращения и потребляемой энергией.
Однако при работе с реальными вычислительными устройствами (ВУ) необходимо рационально изменять как время обращения, так и потребляемую энергию ЗУ, поскольку изменяются требования к этим характеристикам в процессе решения задачи ВУ.
Целью изобретения является создание ЗУ с переменной структурой, позволяющего оптимально управлять временем обращения и потреблением энергии в зависимости от решаемой задачи, а также повышать надежность за счет взаимного замещения структур при возникновении неисправности.
В описываемом ЗУ эта цель достигается вводом компенсационных шин, прошивающих вторые сердечники каждого разряда всех чисел, при этом шина смещения подключена к генератору записи.
На фиг. 1 изображено описываемое устройство; на фиг. 2 — ячейка памяти; на фиг. 3— временная диаграмма его работы.
Шины 1 чтения пронизывают все первыс
5 сердечники 1 каждого числа, шины 2 разрядной записи прошивают первые сердечники одного разряда всех чисел, шины 3 смещения и записи прошиваю все первые сердечники, шина 4 смещения «2» и «3» проходит через
10 все вторые сердечники П, выходные кодирующие шины 5 постоянной памяти пронизывают вторые сердечники одного разр да всвх чисел в зависимости от кода постоянного запоминающего устройства (ПЗУ), выходные
15 шины б оперативной памяти прошивают третьи сердечники Ill одного разряда всех чисел ЗУ, компенсационные шины 7 проходят через вторые сердечники одного разряда всех чисел ЗУ. При этом сердечники объединены
20 витком связи 8.
В первом цикле ПЗУ перед обращением к
ЗУ все первые и вторые сердечники ячеек. находятся в нулевом состоянии, которое обусловлено действием постоянных токов смеще25 ния 1 „„и 1,„, «1» и «2», проходящих по шинам 8 и 4, а третьи сердечники в зависимости от хранимого кода находятся в нулевом или единичном состоянии. В цикле ПЗУ состояния третьих сердечников не играют роли.
30 Импул с чтенп, -походя по шине 1 чесс
276166
3 магничивает первый сердечник. Сигнал l, наведенный в петле связи, переключает второй сердечник, так как ток смещения 1«, (шина 4) отключается, и в выходной шине 5 наводится сигнал l ц . В исходное состояние сердечники возвращаются действием токов смещения. Информация третьего сердечника не разрушается.
Второй цикл ПЗУ повторяет первый с той лишь разницей, что по общей шине 8 вслед за импульсом чтения подается импульс записи для форсированного возврата сердечников в исходное состояние. Информация третьего сердечника не разрушается, так как ток в петле связи не превышает тока трогания третьего сердечника, но при этом повышается затрата энергии на бит информации.
Работу оперативного запоминающего устройства (ОЗУ) в первом цикле рассматривается в режимах: считывания с регистрацией и записи новой информации. Исходное состояние ячеек памяти, хранящих код «1» — «1», а код «О» — «0», первые и вторые сердечники находятся в единичном состоянии, гретьи — в нулевом состоянии («0»«0» — считывание «О» и запись «О», «1»«1» — считывание «1» и запись «1»), В режиме считывания «0»«0» — импульс чтения, проходя по шине 1, переключает первый сердечник в нулевое состояние. Сигнал
l, наведенный в петле связи в момент переключения первого сердечника переводит второй сердечник в нулевое состояние. Нулевое состояние третьего сердечника подтверждается. В выходной шине б наводится э,д.с, помехи. Постоянные смещения (шины 3 и 4) переводят сердечник в исходное состояние «1»
«1» — импульс чтения, проходя по шине 1, перемагничивает первый сердечник в нулевое состояние. Сигнал li переключает только третий сердечник в нулевое состояние, так как на второй сердечник действует ток смещения.
В выходной шине б наводится сигнал 1щ.
Импульс разрядной записи, поступающий на шину 2 разрядной записи, записывает «1» в трегий сердечник, подтверждая состояние второго сердечника.
В режиме записи «1» «О» — импульс чтения, проходя по шине 1, переключает первый сердечник, Сигнал l i, наведенный в петле связи, переводит третий сердечник в нулевое состояние. Состояние второго сердечника не изменяется в силу действия на него тока смещения. В исходное состояние первый сердечник возвращается действием тока смещения
AM, не записывая «1» в ячейку памяти, так как наведенный ток в петле связи не превышает тока трогания третьего сердечника.
«0» «1» — импульс чтения, проходя по шине
1, перемагничивает первый и второй сердечники в нулевое состояние, а состояние третьего сердечника подтверждается.
Второй сердечник током смещения два за время действия импульса чтения успевает возвращаться в исходное состояние и с при5
Зо
65 ходом импульса разрядной записи состояние второго сердечника подтверждается, а третий сердечник принимает единичное состояние.
Во втором цикле ОЗУ время перехода 1 „.,р от первого периода ОЗУ ко второму без разрушения информации определяется временем перемагничивания вторых сердечников из «1» н «О» током смещения 1«, . Исходное состояние запоминающей ячейки во втором цикле: первый сердечник — в единичном состоянии, второй — в нулевом и третий в зависимости от хранимого кода — в нулевом или единичном состоянии. Работа ОЗУ во втором цикле рассматривается в режимах считывания без разрушения и записи.
В режиме считывания без разрушения
«О» «О» — импульс чтения, проходя по шине
1, не перемагничивает первый сердечник в силу того, что он нагружен на сопротивление петли связи 8. Малое сопротивление петли связи и обусловливает длительное переключение первого сердечника. Поэтому, подав короткий импульс чтения, первый сердечник перемагничивается настолько, что когда ток записи поступает вслед за импульсом чтен IR по общей шине 8, информация в ячейку памяти не заносится.
В выходных шинах наводится помеха. «1»
«1» — импульс чтения, проходя по шине 1, переключает первый и третий сердечники нулевое состояние. Состояние второго серде;ника подтверждается. B выходной шине наводится сигнал 1 tran Ток записи по общей шине 8 записывает «1» в ячейку.
В режиме записи «1» «О» — импульс чтения, проходя по шине 1 переключает первый и третий сердечники. Состояние второго сердечника подтверждается. Импульс записи в результате подачи тока разрядной компенсации на шину 7 не записывает единицу в ячейку памяти, так как наведенная э.д.с. в петле связи идет на переключение второго сердечника, в котором ток смещения компенсируется в момент действия тока записи током разрядной компенсации. В исходное состояние второй сердечник возвращается током смещеНИЯ 1см, «О» «1» — импульс чтения, проходя по шине 1, переключает первый сердечник. Состояния второго и третьего сердечников подтверждаются. Импульс записи по общей шине 3 записывает «1» в ячейку памяти, так как ток разрядной компенсации не поступает на шину 7 разрядной компенсации, а наведенная током записи э.д.с. в петле связи переводит третий сердечник в единичное состояние.
Во втором цикле ОЗУ при записи первой информации ток записи подается по общей шине 3, но информация заносится только в те ячейки памяти, в которые не поступает ток разрядной компенсации. В этом случае рас" ход энергии на бит информации увеличивается по сравнению с первым циклом ОЗУ, но время обращения значительно уменьшается, 276186 б
7 о
Ъ
9 иг !
Предмет изобретения
Запоминающее устройство, выполненное на ячейках памяти, содержащих три ферритовых сердечника, объединенных витком связи и прошитых шинами записи, чтения, смещения, кодирующими и выходными шинами, отличавившееся тем, что, с целью изменения времени обращения, уменьшения потребляемой мощности и повышения надежности работы, оно содержит компенсационные шины, прошивающие вторые сердечники каждого разряда всех чисел, при этом шина смещения подключена к генератору записи.
3 г б
276166
Фиг. 3
Составитель В. М. Щеглов
Редак ор Е, В. Семанова
Корректор C. М, Сигал тираж 200
Подписное
Заказ,/
ЦНИИПИ Комитета по делам изобретений н открытий при Совете Министров СССР
Москва, >К-35, Раушская наб., д. 4/5
Предприятие, Патент, Москва, Г-59, Бережковская наб., 24