Устройство для адаптивной передачи информации

Иллюстрации

Показать все

Реферат

 

278791

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союа Ссеетсних

Соииалистичесиих

Республик

Зависимое от авт. свидетельства №

Заявлено 26.Ч.1969 (№ 1333634/26-9) с присоединением заявки №

Приоритет

Опубликовано 21.VI11,1970, Бюллетень № 26

Дата опубликования описания З.XII.1970

Кл. 21а4, 49

МПК Н 04Ь 7/18

УДК 621.376.6 (088.8) Комитет по делам иаабрвтеиий и стирытий ори Совете Мииистрсв

СССР

Авторы изобретения

P. T. Сафаров и В. В. Гладченко

Заявитель

УСТРОЙСТВО ДЛЯ АДАПТИВНОЙ ПЕРЕДАЧИ ИНФОРМАЦИИ

Изобретение относится к технике передачи информации и может быть использовано в системах связи, фототелеграфии, телевидения и радиотелеметрии.

Известны устройства для адаптивной передачи информации в цифровой форме с использованием простого двоичного кода, в которых кодирование производится с помощью основного кода только существенных отсчетов.

Недостатком известного устройства является то, что существенньи. отсчеты не защищены. Пропадание или искажение любого отсчета ведет к погрешности измерения. Введение дополнительного символа для проверки на четность дает возможность только обнаруживать искажение кодовых комбинаций при одиночных ошибках. Кроме того, применение корректирующих кодов связано с усложнением как кодирующего, так и декодирующего устройств.

Известны также устройства передачи информации, реализующие принципы разностнодискретной модуляции.

Однако в таких устройствах помехоустойчивость метода передачи его хотя и выше, чем обычной дельта (дм) — или разностно-дискретной модуляции (рдм), но наличие только сигналов приращения может привести к накоплению ошибок. С другой стороны устройство коррекции ошибок на приемной стороне получается сложным, так как необходимо запоминать несколько посылок до и после данной.

С целью уменьшения требуемой избыточности при коррекции ошибок путем передачи в каждзй существенной точке кодового значения функции и квантованного знака ее приращения по сравнению с предыдущей существенной точкой в предлагаемом устройстве выходы синхронизатора соединены со входами схемы преобразования кода и преобразователя аналог — код, который через последовательно соединенные схему преобразования кода, блок вычитания, блок анализа и схему «ИЛИ» соединен со входом блока считывания, второй вход которого подключен .ко входу блока вычитания, причем схема преобразования кода содержит независимые схемы «НЕТ», число которых равно значности кода, первые входы схем «НЕТ» соединены параллельно и подключены к синхронизатору, а вторые входы связаны с выходами соответствующих разрядов преобразователя аналог — код, которые, как и выходы схем «HI."T», связаны со входами блоков вычитания и считывания, при этом блок считывания состоит из блока информационных триггеров, два входа каждого из которых соединены с выходамп разрядов указанной схемы преобразования кода, а пх выЗо ходы соединены с вентилем, куда также под278791

15 ключеп выход триггера приращения функции, связанного с блоком анализа, а отпирающий вход винтеля через схему формирования стробирующего импульса связан со схемой

«ИЛИ».

Кроме того, блок вычитания состоит из независимых разрядных схем вычитания, каждая из которых состоит из триггера с двумя входами и одним выходом, куда подключена одноференцирующая цепь, к выходу каждой подсоединены параллельно соединенные диоды положительной и отрицательной проводимости, а последний из них связан с инвертором.

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит блок 1 синхронизатора, блок 2 преобразователя аналог — код, блок 8 схемы преобразования кода, блок 4 вычитания, блок 5 анализа, блок 6 считывания, схему «ИЛИ» 7, схемы «НЕТ» 8 — !О, триггеры 11 — 18, схемы 14 — 16 дифференцирующих цепей, диоды 17 — 22, инверторы 28-—

25, схемы «НЕТ» 26 — 29, схемы «ИЛИ» 80—

81, блок 82 информационных триггеров, триггер 88 приращения функции, схему 84 формирования стробирующего импульса, вентиль 85.

Предлагаемое устройство, схема которого составлена для кода значностью n=3, работает следующим образом.

Входной сигнал с помощью блок 2 преобразователя, который синхронизируется сигналами блока 1 синхронизатора, преобразуется в код значностью и. С помощью блока 8 выходные сигналы блока 2 при считывании кода преобразуются в сигналы «0» и «1» для каждого разряда, имеющие (один из них) свои выходные шины. Например, если блок 2 выдает код 100, то на выходе блока 8 появляются сигналы (в виде импульсов) «1» для младшего разряда.

В разрядных триггерах 11 — 18 блока 4 вычитания производится запись числа. Следующее число, соответствующее очередному отсчету, заменяет ранее записанное число, и в этом случае отпадает необходимость иметь систему сброса. Каждым очередным кодом вытесняется старое число. Потенциалы триггеров при смене кода дифференцируются схемами 14 —16, положительные и отрицательные импульсы превращаются инверторами 28 — 25 в положительные. На выходе блока 4 вычитание получается разностью двух соседних чисел в виде троичного кода.

Блок 5 анализатора принимает решение о наличии приращения и о его знаке. Сигнал приращения (+ или — ) через схемы «ИЛИ»

80 — 81 подается на схему «ИЛИ» 7 для управления блоками считывания, сигнал о знаке приращения (+или — ) в виде импульса по своей шине подается на выход триггера 88 приращения блока 6 считывания, который формирует (n+1)-й символ выходного кода.

Зо

С выхода блока 8 код снимается па вход блока 82 информационных триггеров блока б.

Таким образом, в блоке 82 за писывается каждый отсчет в виде кода, а в триггере 88— добавочный символ, несущий информацию о квантованном приращении функции.

Для существенного отсчета схема «ИЛИ»

7 выдает управляющий сигнал на вход схемы

84, вырабатывающей стробирующий импульс, которым отпирается вентиль 85, и с выходов блока 82 и триггера 88 снимается код, состоящий из (n+1) символов.

Схема анализа знака вырабатывает сигналы о знаке приращения и о существенности отсчета.

Таким образом происходит передача типа

КИМ-РДМ в адаптивном режиме, Предмет изобретения

1. Устройство для адаптивной передачи информации, содержащее синхронизатор, преооразователь аналог — код, отличающееся тем, что, с целью уменьшения требуемой избыточности при коррекции ошибок путем передачи в каждой существенной точке кодового значения функции и квантованного знака ее приращения по сравнению с предыдущей существенной точкой, выходы синхронизатора соединены со входами схемы преобразования кода и преобразователя аналог — код, который через последовательно соединенные схему преобразования кода, блок вычитания, блок анализа и схему «ИЛИ» соединен со входом блока считывания, второй вход которого подключен ко входу блока вычитания, причем схема преобразования кода содер>кит независимые схемы «IIET», число которых равно значности кода, первые входы схем «НЕТ» соединены параллельно и подключены к синхронизатору, а вторые входы связаны с выходами соответствующих разрядов преобразователя аналог— код, которые как и выходы схем «НЕТ» связаны со входами блоков вычитания и считывания, при этом блок считывания состоит из блока информационных триггеров, два входа каждого из которых соединены с выходами разрядов указанной схемы преобразования кода, а их выходы соединены с вентилем, куда также подключен выход триггера приращения функции, связанного с блоком анализа, а отпирающий вход вентиля через схему формирования стробирующего импульса связан со схемой «ИЛИ».

2. Устройство по п. 1, отличаюшееся тем, что блок вычитания состоит из независимых разрядных схем вычитания, каждая из которых состоит из триггера с двумя входами и одним выходом, куда подключена дифференцирующая цепь, к выходу которой подсоединены параллельно соединенные диоды поло>кительной и отрицательной проводимости, а последний из них связан с инвертором, 278791

Составитель 3. Рапопорт

Редактор Т, И. Морозова Техред Л. Я. Левина Корректоры: Г. С. Мухина и О. С. Зайцева

Заказ 3366)18 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/э

Типография, пр. Сапунова, 2