Вычитатель последовательностей импульсов
Иллюстрации
Показать всеРеферат
О П И С А Н И Е 2 8!ОО6
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВКДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 22.Ч.1969 (№ 1 332198/18-24) с присоединением заявки ¹
Приоритет
Опубликовано ОЗЛХ.1970. Бюллетень № 28
Дата опубликования описания 25.XI.1970
Кл, 42m>, 7/50
Комитет по делам изобретений и открытий при Совете Министров
СССР
Л !ПК G 06f 7/50
УДК 681.325.56(088.8) Авторы изобретения
"с": и ..
K. И. Диденко, И, С. Шандрин, Ю. П. Бурченко, А. Н.;Конарев и М. В. Трепащко
1
Специальное конструкторское бюро систем автоматического,.уц1хавления.
Заявитель
8bl× ИТАТЕЛЪ ПОСЛ ЕДОВАТЕЛ ЬН ОСТЕЙ ИМПУЛЬСОВ
Изобретение относится к устройствам автоматики и вычислительной техники.
Известны вычитатели,последовательностей импульсов, содержащие ферритовые кольца с
ППГ и блокинг-генераторы, которые содержат значительное количество активных и пассивных элементов и имеют ограничения как по нижнему, так и по верхнему пределу частот.
В предложенном вычитателе последовательностей импульсов применен двухотверстный трансфлюксор со входными обмотками, по которым происходит блокировка (установка в
«О») и разблокировка (установка в «1») трансфлюксора, обмоткой считывания и Bblходной обмоткой, к которой через диод подключен накопительный:конденсатор.
Это позволяет упростить устройство и снять ограничение по нижнему пределу частот.
Вычитатель осуществляет преобразование двух последовательностей импульсов с частотами f> (уменьшаемое) и f> (вычитаемое) в последовательность импульсов с частото" f (разность) .
Вычитатель работает по следующему;принципу: каждый импульс вычитаемой последовательности воздействует на схему таким образом, что следующий за ним во времени первый импульс уменьшаемой последовательности на выход вычитателя не проходит. Следовательно, количество выходных им|пульсов за определенный интервал времени равно разности между количеством импульсов уменьшаемой и вычитаемой последовательности за тот же интервал времени.
Принципиальная схема вычитателя последовательностей импульсов приведена на чертеже.
Установочные обмотки для блокировки W! и разблокировки %в трансфчюксора T npoxo10 дят через большое отверстие, считывающая
Wз и выходная W< обмотки — через малое от верстие.
Отрицательные импульсы уменьшаемой последовательности с частотой f> подаются на
15 вход / » разблокируют трансфлюксор, а положительные импульсы вычитаемой последовательности с частотой f .подаются на вход 2 и блокируют трансфлюксор.
Считывающий сигнал подается непрерывно
20 на входы 8 и 4 от генератора считывания. При разолокированном состоянии трансфлюксора
Т накопительчый конденсатор С заряжается до величины амплитуды выходных импульсов.
Время заряда конденсатора при выбранных
25 элементах схемы определяется мощностью считывающих импульсов и частотой их следования.
Блокировка трансфлюксора осуществляется энергией, накопленной на конденсаторе С, Прохождение тока разряда накопительного
281006
Соствитель Ю. Розенталь
Редактор Л. A. Утехина Техрсд A. А. Камыш" икова Корректор О. Б. Тюрина
Заказ 3405/13 Тираж 480 Подписно.
ЦНИИПИ Комитета по нелаги изобретений и открытий при Совете Министров ССС1
Москва, .Ж-35, Раушская иаб., д. 4/5
Типография, пр. Сапунова, 2 конденсатора С обеспечивается внешним ключом, подсоединяемым ко входу 2 и управляемым последовательностью импульсов вычитаемого. Так как частота считывающего сигнала выбирается больше частоты вычитаемого, мощность генератора считывания может быть малой.
Таким образом, каждый импульс вычитаемой последовательности блокирует трансфлюксор и заряжает накопительный конденсатор С, а каждый импульс уменьшаемой последовательности разблокирует трансфлюксор. При этом энергия первого импульса частоты f, следующего вслед за импульсом частоты f>, расходуется на заряд накопительного конденсатора, разряженного предшествующим импульсом частоты fi, и на выход 5 схемы вычитателя не проходит. Второй и последующие импульсы уменьшаемой последовательно сти f< проходят на выход схемы вычитателя при условии, что накопительный конденсатор
С заряжен до величины, большей или равной амплитуде отрицательного импульса последовательности f, и до поступления очередного импульса последовательности f .
Диод Д1 обеспечивает заряд конденсатора
С оТ импульса уменьшаемой последовательности и lIpcIIHTcTB) åò разряду. его через выходную цепь.
Диод Д2 является клапаном в цепи заряда конденсатора С, препятствующим разряду его на выходную обмотку W<.
Диод ДЗ обеспечивае1 разряд конденсатора
С через обмотку блокировки 1V< трансфлюксора Т и внешний управляемый клапан, препятствуя заряду этого конденсатора по указанной цепи.
10 Предмет изобретения
Вычитатель последовательностей импульсов, содержащий элемент памяти с неразруша ощим считыванием, например трансфлюксор с обмотками входными, выходной и считывания, и клапаны, например диоды, отли.чаюи ийся тем, что, с целью уменьшения мощности генератора импульсов вычитаемой последовательности, расширения диапазона рабочих частот и упрощения устройства, в него введен накопитель энергии импульсов, выполненный, напримео, на конденсаторе, один конец которого подключен к каждой из входных и выходной обмоткам через диоды, а второй конец подключен к выходной оомотке непосредственно, причем выходная обмотка подключена. к катоду диода, один конец одной из входных обмоток подключен к аноду диода, один конец второй — к катоду диода и к выходу вычитателя.