Устройство для защиты полупроводникового стабилизатора напряжения
Иллюстрации
Показать всеРеферат
Взамен ранее изданного 28332l
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Соеетоких
Социалистических
Республик
Зависимое от авт. свидетельства ¹
Заявлено 09 т/1.1969 (¹ 1337177/26-9) Кл. 21а4, 35/14 с присоединением заявки №
Приоритет
Опубликовано 06.X.1970. Бюллетень № 31
Дата опубликования описания 1.111.1972
МПК G 051 5/00
УДК 621.316.722.1 (088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
Авторы изобретения
С. Д. Додик, Б. H Иванчук, Г. А. Компанцева, А. П. Никола1вкин..... и Б. Я. Рувинов
Заявитель
УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ПОЛУПРОВОДНИКОВОГО
СТАБИЛ ИЗАТОРА НАП РЯ)КЕН ИЯ
Известно устройство для защиты полупроводникового стабилизатора, в котором применяется дополнительный источник напряжения, включенный в цепь эмиттера транзистора схемы защиты.
Однако в известном устройстве указанный источник напряжения должен быть высокостабилизированным, что усложняет схему.
Предлагаемое устройство отличается тем, что в нем применен нестабилизированный источник запирающего напряжения, включенный в коллекторную цепь транзистора схемы защиты, благодаря чему упрощается схема в целом и вовьнпается стабильность ее работы.
На чертеже дала принцшшальная схема предлагаемого устройства.
Работает устройство следующим образом.
В исходном состоянии при номинальном токе нагрузки выбором величин резисторов
1 — 5 на переходе эмиттер-база транзистора б обеспечивается запирающее напряжение U>o. /аб — /1 13 /4 где (/ь Уз, У» — падение напряжения на резисторах 1, 8, 4, соответственно.
При увеличении тока нагрузки напряжение
U> увеличивается, напряжение 1/,б становится отрицательным, транзистор б отпирается, а транзистор 7 регулирующего каскада запирается от источника 8. При этом напряжение на выходе стабилизатора и напряжение на резисторах 1 и 8, определяемые соответственно выходным напряжением и током агрузки, падает до нуля, а к переходу эмиттер-база транзистора б прикладывается отпирающее напряжение, определяемое источником 9.
Напряжение источника 8, запирающее транзистор 7, е участвует в схеме сравнения цепи защиты и, таким образом, не вызывает нестабильности срабатывания защиты.
10 После срабатывания схемы защиты транзистор б благодаря и отппрающего напряжения, обеспечиваемого источником 9, остается открытым, а транзистор 7 закрытым, и напряжение а вы: оде còàáûèçÿTîðà от15 сутствует, т. е. обеспечивается релейный эффект «защелки».
Предмет изобретения
Устройство для защиты полупроводнпкоьо20 ro стабилизатора напряжения от перегрузок по току, содержащее регулирующий каскад, транзистор защиты, резистивный дели гель и источник запирающего напряжения, отличаюи1ееся тем, что, с целью повышения стабиль25 ности работы, источник запирающего напряжения включен между базой транзистора регулирующего каскада и коллектором транзистора схемы защиты, к базе которого подключены через резистор отрпцательньш заж.fBI uc30 точника питания усилителя постоянного тока и средняя точка упомянутого делителя.
283321
Редактор В. Левятов
Заказ 347/5 Изд. Кв l58 Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Составитель Э. Гилинскай
Техред Л. Левина
Корректоры: О. Зайцева и С. Сатагулова