Вычислительное устройство
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ 29I2l6
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства %в
Заявлено 07.IV.1969 (№ 1318867/18-24) с присоединением заявки ¹â€”
Приоритет—
Опубликовано 6.1.1971. Бюллетень ¹ 3
Дата опубликования описания ЗЛ .1971
ЧПК G 06j 1/02
Комитет по делам изобретений и открытий при Совете Министров
СССР
УДЕ, 681.332.64 (088.$) Авторы изобретения О. Б. Макаревич, Б. М. Баев, Н. А. Пудзенков и О. Н. Пь
Таганрогский радиотехнический институт
Заявитель
ВЫЧ ИСЛ ИТЕЛ ЬНОЕ УСТРОЙСТВО
fVyi. == fop (i — 1) — — . fc7pi, -, — oXqi „
- - oЛ,11 з — квантованное приращение перемен ной тппегрирования на i-ом шаге решения;
Данное изобретение относится K вычислительной технике, например к цифровым интегрирующим машинам (ЦИМ), когда необходима непрерывность в решении задач.
Известны вычислительные устройства, содержащие блоки интегрирования, множительные устройства, сумматоры, регистры, формирователи приращений.
В известных устройствах при сравнительно небольшом их быстродействии процесс интегрсирования может вестись только последовательно.
В предложенном вычислительном устройстве принцип взаимодействия интеграторов является параллельно-последовательным, интегрирование и суммирование нсквантовых
|триращений интегралов развернуто во времеяи и в пространстве.
Повышение быстродействия предло>кешюго устройства и упрощение его конструкции достигнуты благодаря тому, что выходы запоминающего устройства (ЗУ) соединены со входами множительных устройств и параллельных блоков интегрирования, одни выходы которых соединены со входами запоминающего устройства, а другие — со входами мнохкительных устройств. Выходы последних соединены со входами сумматора неквантовых,приращений, выход которого соединен со входом сумматора частичной суммы и суммы неквантовых приращений. Выход сумматора соединен со входамп формирователя приращений и клапана, вторые входы которых соединены с
BbI.;îäaìè устройства управления, выход клапана соединен со входом регистра остатков, другой вход которого соединен с выходом запоминающего устройства. Выход регистра остатков соединен со вторым входом сумматора частичной суммы и суммы неквантовых
10 приращений.
Алгоритм вычислительного устройства при реализации лро=тейшего метода числен.юго интегрирования имеет вид: где oXqi. — остаток ин геграла функции Xq
1-ом шаге решения.
29)216 <?.)(д(г+-1) — ква(нтованное приращение интеграла функции Хд на (!+1) шаге решения;
, fqI>i — кзаптованпое приращение функции
/ (»Ia шаге решения;
Р=), 2, ..., гг — число одновременно произволимы. < )операций интегрирования.
На чертеже itp!t»egoHO предлагаемое вычислительное устройство.
Блок интегрирования 1 вычисляет но»ос
3H3чепие подыитсгральной функции на ка?кдом шаге интегpktpo»3»ktsI. Его работа основана на одно)>,из методов численного интегpHpOB3HIill. (I>I ЦИ. )1 C ttpe3;10?I(e»klbl)1 Bbl lilслительным устройством наиболее удобны ЗУ, 1,îçâîëÿi0ùèå сч<ит IBBTh В последователь" юм коле >гнформацию 03!to»pc)tetrkto для всех блоков. В вычислительном устройстве, Ilpåäíàau!>ченном только лля решения cècтем .тllíåéных алгебраических уравнений, интегрирующий блок не нужен. В эгом случае постоян-! г>lbIe коэффициенты поступа!от из ЗУ непосредстве>и!о в х!Но?ки) ельныс устройства 2.
)(лапан 4 нод действием cигналов у;>ра»лени>1, нос Г \ на!Онь!х ПО Входу 5, )>рон) с!<3 с)
В РЕГИСТP ОСТ(IТКОВ ЧЯСТИЧПЫС !! М)lbl, kl Т(1КЖ( остатки функций или независимых переменпы.х по ol!рования слагаемых ур lвпе!шя.
Регистр остатков 6 принимает, хранит выдаст части I»hip. суммы слагаемых уразшпий, а также остатки функций и Независимы, переменных.
Информация fla ЗУ В Bi I!-Ikfc.) kl i e. i»HO( ройстзо по входам 7- — 9 по.-тунает на кажл.>м шяГе Гl еред ка?и;(ь1)l этапо)! интеl р»po:>!1»11!1, а по входу 10 — только IIpðå!, Псрвымп э,Янами.
Формирователь;>рпращений ? открыт сигналом из УУ ЦИ,"> 1 ня входе 11 только ii;! 1!оc Ie (IIIIX ЭТЯН IХ Ка Ж:(ОГО шЯГЯ IПI! е(J) I p0»3пия, начиная с момента появ icHIIH Ha »1!хо:(с
c) !l)13Tc )3 12 с) аpLII Ilx рязр!Iдов су xl)I пскв;!H тОВЯТ)пых .приращений всех слагаемых ура» HeH HH, подЛеЖЯ щИх (j>op )I ltpol33kt ИIО, Ка к:Ipifращение функции или,Heaa»ècèxioé;Iñ)(мсн, НО!!. )X )10)l OHT) н 3 ч 3Г! (1 lie J) 1301 0 э г(111;I lf I IT(I
pllров3ния формирователь 8 снова закрываетcsi.
1(ла!ПЯ н 4, у ii pa Bci ktc)t bi if C H»H3 10)I Ila в (>де 5, 33!гель приращении ?.
В Ол<окн l Вь! 1 исднтсль. 101 О (cT !Offc) : 3 перед каж (ым э Га;!Оч иппгеГJ)lipoI3;l!111» !О входу 7 из ЗУ 1!осту 1310T полы!!тегральпыс (j)! НКЦИП, ВЫЧИСЛЕ (ПЫЕ НЯ ПРС,(Ь>лi IÖÑМ Пг;!Г(интсгрировант!я, а по входу 8 — приращения подынтеграль н!.!х функций. С Bbixoga блоков 1 новые значения подынтсгральHbtx функций в последовательн:м кодс посту lак>т в множительное устройство 2. Одновременно
r10 входу 9 B эти устройства поступают пр!Iращения независимых переменных.
Неквантованные:>ри;)ащения слагаемых
Bhl>0033 ХI HO?KIHTP.Ч!энЫХ У СТРОП(. ТВ rIOCT! ПЯ>ОТ
jp !!а L>xoJbt 18 c) )!мятора 14.
Остаток функции или независимой !;>еремсн!юй на первых этапах интегрирования и частич!Ная сумма на Bc(x остальных этапах в последовательном коле поступают с вы: ода
15 регистра 6 на вход сумматора 12. Однозре)Ie HIl!) .на второй вход сумматора 12 с выхода сумматора 14 в последоватег!ьно)! кодс:>оступ2с". cух! м я Гj) упн!я нсквгг!1тОВ(11>н ых !1pfi раl (цp—
;>ИЙ.
На i>cex этапах интегрирования, кроме последних, с выхода сумматора 12 частич:.taÿ сумма в последовательном коле через .открыт>!й клапан 4 iio тупает в регистр 6.
На последних эта:iax интегрирования опредег!ен>!Яя часть )>Язр>1 (o» послсдозятельноГО кола су м<м ы 1! р ;1р(1 щ(.ни II всс; сла> Гap)1 I>l x ура»и I! H>1 CliCTPXI I 1 С»Ы хОла Су )1! 13TO)) 3 12 посту;>аст через,открытый клапан 4 в регистр
6 з кг>чсстве О т?1TH(1 фу Il
CT3j) lli!l(РЯЗРЯДЪ| КОД(1 HOC 1" 1!1!ОТ В фОР I HPÎB3Te.)b приращения 8, огк)ызаюп(ийся к момен Г) и\ IiocT пл(ния си»налом пз У ) ЦИ.Ч.
При)))ац(ение ())ункцич! Или независимой
1)сремснно!)! с вi txo (a 16 (рормировг>теля 8, а их остаток с выхода 17 регистра остатков 6
:!сресылаются в ЗУ лля x;)a!lett!
С выходов 18 блоков 1 вычисления подынтeÃpll. Iьной фу нкци и 1(0»ы(. . Bil kl чеи!! я и оль!н)егра I hklblX ф 1 HI 0 Э) Я П(l
;1!!геl ðèðîâàíèÿ пересылаются в ЗУ 19.
Предмет изобретения
Вычислительное устройство цифровой пнT(! рирующей )!(!шины, содержащее за;юминак>щее устройство, блоки интегрирования, множительное устройство, сумматоры, peiiicTp остатков, клапаны, формирозaTeëè, «т.гичаг<>и<еес)г тем, что, с целью сгo уtlpoit(eHII>t и увеличения оыстродействия, i>irxozi i за!поминающсго устройства соединены со входами мгюжитсльных устройств и параллельных блоко ин гегрировапия, одни выходы которых соединены со Вхо! 3)r» запоминающего мстройства,;1 другие — со вхолами множительHLlx усгройств, выходы которых соединены со
»Колами сумматора нскзан!Овых !1;)ираti(eliпй, BhIxo--(которого соединен со входом сумматора частичной суммы и суммы чек >air To»hrx
ifpf1 ))3tt>ekIkfLi, выход которого соединен со
>x0i(kI>fII формирователя 1)pII;)atr(e!Hrfl»t клана !3, 1>(орые »холы которы (соединены с вы.()дямп устройства у:1;)авле:!Ия, выхол клапа291216
1 тт !) стоста и "те.!!, Г. 11. Кр глова
Текрс:! T. П. К1 рилко 1„ррсктор О. Б. Тюрина
Ред; ê òîð Б. Федотов
Закал 521280. Ил;1., ел 145. Тир".:æ 4 3 Г1о.!иисиос
11111 .1, !È 1;омит .а ио делам иловрст 1и.!:! открытий III I! I в .-..т1ииистр, и (К (1
Москва. л,—. 35 Ра. шскаи !!;:Е., ", !,5
Ти ... арик. фалик ирс!, Патент ° на соединен со в.;одом регистра ocT;Iòêîâ, другой в.;од которого соединен с выкодом 3clпомина1ощсго устройства, выкод реги "тра остатков соединсII со вторым в.содом сумматора части 1нои с м мы и c I 1мы некиа нтовык приращений.