Устройство для оценки качества системы передачиданных

Иллюстрации

Устройство для оценки качества системы передачиданных (патент 291354)
Устройство для оценки качества системы передачиданных (патент 291354)
Показать все

Реферат

 

1

29I354

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соеетски

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 28.Х1.1969 (М 1380451/26-9) с присоединением заявки №

Приоритет

Опубликовано 06.|.1971. Бюллетень № 3

Дата опубликования описания 24.III.1971

МПК Н 041 3/04

Комитет по лелвм изобретений н открь,тнй

УДК 621.395.4(088.8) при Совете Министров

СССР

Авторы изобретения

Ю. Г. Ростовцев и П. П. Жигсра

Заявитель

УСТРОЙСТВО ДЛЯ ОЦЕНКИ КАЧЕСТВА СИСТЕМЫ ПЕРЕДАЧИ

ДАН НЪ|Х

Изобретение относится к области радиотехники и позволяет осуществлять прогнозирующий контроль качества канала связи без перерывов связи.

Известны устройства оценки состояния каналов связи с переменными параметрами, в которых в качестве оцениваемых параметров выбирают некоторые физические характеристики передаваемых сигналов — частоту, амплитуду и др., а в качестве критериев оценки — среднеквадратическое отклонение, критерий абсолютной ошибки и т. п.

Однако эти устройства не обеспечивают предсказаний изменения параметров каналов связи.

Целью изобретения является обеспечение возможности предсказания момента выхода канала связи из строя, Для этого сигнал подан на один из входов сумматора непосредственно, а на другой — через последовательно соединенные пороговый каскад и формирователь эталонных сигналов, при этом выход аналогового сумматора соединен со входом т-ичного, например десятичного, регистра сдвига через последовательно соединенные вентильный каскад, управляемый выходным сигналом формирователя эталонных сигналов, интегратор и преобразователь аналог — код, причем выходы каждого из разрядов m-ичного регистра сдвига подключены к соответствующим входам решающего блока с определеннной логикой выбора.

На чертеже приведена блок-схема предложенного устройства.

Устройство содержит пороговое устройство

/, предназначенное для выделения сигналов, соответствующих единичной посылке (в качестве порогового устройства может быть при менен, в частности, амплитудный дискриминатор), блок 2, предназначенный для выработки эталонного сигнала, соответствующего единичной посылке, который может быть собран по схеме любого генератора одиночных импульсов, блок 3, предназначенный для получения модуля разности между огибающей единичного сигнала, принятого из линии связи, и соответствующего ему эталонного сигнала. В качестве блока 8 может быть использован аналоговый сумматор, тогда на выходе получается

20 разностная по модулю функция. Блок 4 устройства предназначен для пропускания модуля разности между огибающей эталонного сигнала и огибающей единичного сигнала, поступающего из линии связи. В качестве блока

25 4 может быть применена вентильная схема.

Интегрирующее устройство 5 служит для интегрирования разности, получаемой с выхода блока 4 за время длительности элементарного единичного импульса и может быть выполне30 но на элементах вычислительной техники.

291354

Предмет изобретения

Unop

Составитель А. Мерман

Техрсд Л. Я. Левина Корректор А, П. Васильева

Редактор Л. Кравцова

Изд. Ко 152 Заказ 975/!4 Тираж 473 Подписное

LLHHHHH Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская паб., д. 4/5

Типографии, пр. Сапунова, 2

Преобразователь б аналог — код используется для преобразования аналоговой величины, подаваемой с выхода интегрирующего устройства в дискретное значение и подачи ее (в общем случае) в m-ичный регистр 7 сдвига. Последний предназначен для храпения числовых значений, соответствующих модулю разности между значениями огибающей эталонного сигнала и огибающей единичного сигнала, поступающего из линии связи, и выдачи этих значений в решающее устройство 8. Такой регистр может быть построен на основе многоустойчивых элементов.

Решающее устройство 8 анализирует сигналы-аналоги чисел, записанные в регистре 7. В этом устройстве может быть реализована любая логика анализа предсказания, в частности, если сумма последних трех-четырех чисел меньше предыдущих, то с решающего устройства выдается сигнал. Устройство 8 может быть выполнено на элементах дискретной техники.

Предложенное устройство работает следующим образом.

На один вход порогового устройства 1 поступают бинарные сигналы из линии связи. На другой вход подается пороговое напряжение

U,ð. Если принимаемый бинарный сигнал больше напряжения U„,„, то считается, что он соответствует единичному элементарному сигналу, и на входе порогового устройства 1 появляется сигнал, запускающий генератор эталонного сигнала (блок 2). Эталонный сигнал, соответствующий единичному элементарному сигналу, подается на вход вентильного устройства блока 4. На второй вход аналогового сумматора блока 8 подается единичный сигнал из линии связи.

Модуль разности между огибающими эталонного сигнала и сигнала из линии связи поступает через вентильное устройство блока 4 на вход интегрируюшего устройства 5. Если принимаемый бинарный сигнал меньше напряжения U„,ð, то блок 4 будет закрыт, и модуль разности не пройдет на вход интегрирующего устройства 5.

Устройство 5 интегрирует поступающее на его вход напряжение и подает его на вход преобразователя 6 аналог — код, преобразующего аналоговую величину в дискретную.

С выхода преобразователя б дискретное

1О число поступает в и-разрядный (в общем случае) т-ичный сдвигающий регистр 7. Решающее устройство 8 анализирует содержимое ячеек регистра 7. Если результат анализа меньше определенной величины, например сумма последних трех-четырех чисел меньше суммы предыдущих трех-четырех чисел, то на выходе решающего устройства появляется сигнал. характеризующий изменение качества канала связи во времени.

Устройство для оценки качества системы передачи данных, содержащее пороговый каскад, аналоговый сумматор и регистр сдвига, отлича ощееся тем, что, с целью обеспечения возможности предсказаппя момента выхода капала из строя, входной сигнал подан на один из входов сумматора непосредственно, а на другой †чер последовательно соединенные пороговый каскад и формирователь эталонных сигналов, при этом выход аналогового сумматора соединен со входом т-ичного, например десятичного, регистра сдвига через последовательно соединенные вентильный каскад, управляемый выходным сигналом формирователя эталонных сигналов, интегратор и преобразователь аналог — код, причем выходы каждого из разрядов т-ичного реги40 стра сдвига подключены к соответствующим входам решающего блока с определенной логикой выбора.