Устройство для сопряжения вычислительно машины с двухпозиционными импульснымидатчиками

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е 297958

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Соне Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 11.!1.1969 (№ 1311097/18-24) с присоединением заявки №

Приоритет

Опубликовано 11.111.1971. Бюллетень № 10

Дата опубликования описания 10Х.1971

МПК G 061 3/04

Комитет по делан изобретеиий и открытий при Совете Мииистрав

СССР

УДК 681.327.21(088.8) Авторы изобретения

H. Ф. Беляев, Б. И. Добрянский и О. В. Михайловский

Заявитель

Институт горной механики и технической кибернетики имени М. М. Федорова

1 -1

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНО Г

МАШИНЫ С ДВУХПОЗИЦИОННЫМИ ИМПУЛЬСНЫМИ

ДАТЧ И КАМИ

Изобретение относится к области цифровой вычислительной техники и может быть использовано для приема в вычислительную машину спорадически поступающих двухпозиционных импульсов.

Известно устройство для сопряжения вычислительной машины с двухпозиционными датчиками, содержащее блок управления, распределитель опроса, групповое запоминающее устройство, двухпозиционные переключателидатчики, групповой регистр — фиксатор единичного приращения, буферный регистр, в котором двухпозиционные переключатели-датчики через распределитель опроса соединены с блоком управления, а через последовательно, соединенные групповой регистрфиксатор и групповое запоминающее устройство подключены также к блоку управления, который через буферный регистр связи с вычислительной машиной соединен с групповым регистром — фиксатором единичного приращения, шины связи с вычислительной машиной подсоединены к буферному регистру и блоку управления, осуществляющего одновременный прием по всем входным каналам двухпозиционных импульсов, асинхронных относительно друг друга и относительно сигналов опроса, в регистр — фиксатор единичных приращений с последующим сбросом после считывания в машину.

Недостаток известного устройства состоит в том, что при приеме коротких спорадически поступающих двухпозиционных импульсов может происходить пропуск импульсов, так

5 как для приема импульсов нужно, чтобы импульс считывания совпал со входным импульсом от датчика хотя бы один раз. Если такого совпадения нет, то импульс теряется. Кроме того, сброс регистра — фиксатора после счи10 тывания осуществляется одновременно по всем разрядам, а в это время по одному из каналов импульс может появиться или исчезнуть. Известная схема ставит ограничение к длительности входных импульсов в зависимо15 сти от максимальной частоты опроса.

С целью, повышения надежности приема спорадически поступающих двухпозиционных импульсов любой длительности в предложен20 ном устройстве выход блока формирователей соединен с регистром — фиксатором единичных приращений, с буферным регистром, на второй вход которого поступает сигнал опроса из вычислительной машины, а выход бу25 ферного регистра через блок линий задержек соединен с регистром — фиксатором единичных приращений, входные шины подключены к блоку формирователей, а шины связи с вычислительной машиной подключены к буфер30 ному регистру.

297958

Составитель Б. Ромашкин

Техред Е. Борисова Корректор О. С. Зайцева

Редактор Л. А. Утехина

Заказ 1154/17 Изд. № 484 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Это позволяет исключить потерю входных импульсов, На чертеже представлена функциональная схема устройства для ввода в вычислительную машину двухпозиционных импульсных сигналов.

Устройство содержит шины 1 входных сигналов, которые поступают на входы блока формирователей 2. Выходы блока формирователей 2 подключены ко входам регистра— фиксатора единичных приращений 8, другие входы которого соединены с выходами блока линий задержки 4. Выходы регистра — фиксатора 8 подсоединены по входам буферного регистра 5, на другие входы которого заведена шина считывания б от вычислительной машины. Выходы буферного регистра 5 соединены с блоком линий задержки 4 и с шинами связи с машиной.

Устройство работает следующим образом.

С входных шин 1 на входы блока формирователей поступают спорадические двухпозиционные импульсы, которые дифференцируются, и импульсы, возникающие по переднему фронту, с выхода блока формирователей 2 поступают на входы регистра — фиксатора 8, где запоминаются. Выходные потенциалы регистра — фиксатора 8 поступают на входы регистра 5. Если в момент поступления сигнаЛа считывания с шины считывания б в некоторых разрядах регистра-фиксатора,3 хранились импульсы, то «а соответствующих выходах регистра 5 появятся импульсы, поступаюгц»е на шины связи 7 с вычислительной машиной и одновременно на соответствующие входы блока линий задержки 4. Назначение последнего состоит в том, чтобы задержать выходные импульсы и подать их на соответст5 вующие входы регистра — фиксатора 8 для сброса. Таким образом, в регистре — фиксаторе сбрасываются только те разряды, в которых в момент поступления сигнала считывания хранились импульсы. Остальные разряды

10 могут в этот момент принимать импульсы по соответствующим входам. Время задержки сигналов сброса должно быть больше длительности выходных импульсов блока формирователей 2, чтобы исключить многократное

15 считывание одного и того же импульса.

Чтобы исключить потерю импульсов, частота появления сигнала на шине считывания должна быть не меньше, чем максимальная частота импульсов по одному каналу. Надеж20 ность считывания импульсов в вычислительную машину при этом не зависит от длительности импульсов.

Предмет изобретения

25 Устройство для сопряжения вычислительной машины с двухпозиционными импульсными датчиками, содержащее регистры-фиксаторы и буферные регистры, отличающееся тем, что, с целью повышения надежности приема

30 спорадически поступающих импульсов, оно содержит линии задержки, входы которых подключены соответственно к выходам каждого буферного регистра, а выходы — к сбросовым входам каждого регистра-фиксатора.