Делитель частоты импульсов

Иллюстрации

Показать все

Реферат

 

302833

О П И С А Н И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республин

Зависимое от авт. свидетельства №

МП К Н 03k 23 02

Заявлено 12.11.1969 (№ 1302697/26-9) с присоединением заявки ¹

Приоритет

Опубликовано 28,17.1971. Бюллетень ¹ 15

Дата опубликования описания 21Л 1.1971 чайф йот итот по аолата изобретений и открьикп при Совете Ykkkctptta

СССР

УДК 621.374.44 (088.8) Автор изобретения

А. А. Котляр

Всесоюзный научно-исследовательский кинофотоинститут

Заявитель

ВСЕСОЮ- НаР»

ПАИН7Н0-T EXODE% ; Кй.

БИБЛИОТЕКА

ДЕЛИТЕЛЬ ilACTOTbl ИМПУЛЬСОВ

Изобретение относится к импульсной технике и касается усовершенствования преобразователей частоты, предназначенных для деления частоты следования импульсов на большие простые числа.

Известен делитель частоты импульсов, содержащий источник входных сигналов, релаксационные неавтономные делители частоты, выполненные, например, на двух транзисторах разного типа проводимости с времязадающей

RC-цепочкой, подключенной к эмиттеру входного транзистора, и распределитель напряжения, выполненный на ячейках с ключевыми элементами, соединенными по кольцевой схеме, и имеющий раздельные входы управления.

Однако такой делитель частоты сложен и вследствие этого недостаточно надежен в работе.

Цель изобретения — упрощение устройства и повышение его надежности.

Для этого в предлагаемом устройстве резисторы, определяющие кратность деления, включены между эмиттерами транзисторов неавтономных делителей частоты и одной из шин питающего напряжения с блокировкой через распределитель напряжения, управляющие входы которого подключены к выходам делителей.

На фиг. 1 приведена принципиальная схема делителя частоты импульсов; на фиг. 2 — эпюры соответствующих напряжений.

Предлагаемое устройство может быть пока5 зано на примере трехкаскадного делителя, который выполнен на трех релаксационных неавтономных делителях 1, 2 и 8 частоты, и распределителе 4 напряжения, содержащем три ячейки 5, б и 7 с ключевыми элементами.

10 Ячейки распределителя 4 напряжения соединены llo кольцевой схеме и имеют раздельные входы управления. Выход делителя 1 подключен к входам делителя 2 и ячейки 7, выход делителя 2 соединен с входами делителя

15 8 и ячейки б, а выход делителя 8 связан свходом ячейки 5.

Резисторы 8 — 12 выдержки времени делителей частоты, с помощь|о которых делители настраиваются иа соответствующие коэффици20 енты деления, подключены к положительной шине +Е питающего напряжения через ключевые элементы ячеек распределителя 4 напряжешгя следующим образом: резисторы 8, 10 и 12 через ячейку 5, резисторы 8 и 11 че25 рез ячейку б, резистор 9 через ячейку 7.

Работа предлагаемого делителя частоты рассматривается на примере деления на 87 при помощи трехкаскадного делителя.

Импульсы источника 18 входного сигнала

30 U, (эпюра a) поступают на вход делителя 1.

302833

В начальный момент времени Т, открыт ключевой элемент ячейки 5 распределителя 4 напряжения (эпюра б), а к:по !евые элементы ячеек б и 7 закрыты (зп!Оры в и г). Таким образом, через ячейку 5 к шине +Е подключены резисторы 8, 10 и 12 выдержки времени, и делители 1, 2 и 3 работа!от в режиме основного счета с кратность!о деления 5, 8 и 2 соответственно (эпюры д, е, ж) .

В момент времени Т, на Выходе делителя 8 появляется импульс (эпюра ж), который закрывает клю1евой элемент ячейки 5 (эпюра б), вследствие чего резисторы 8, 10 и 12 отключаются от шины +Е. Так как ячейки распределителя 4 напряжения соединены по кольцевой схеме, при закрывании ключевого элемента ячейки 5 открывается ключевой элемент ячейки б (эпюра в), и к шипе +Е подключаются снова резисторы 8 и 11. В результате происп!едшей коммутации в момент вр"мени Т! делитель 1 продолжает работать в рерих е основного счета с коэффициентом деления 5 (эпюра д), делитель 2 прекращает работу в регкиме основного счета с коэффициентом деления 8 и начинает работать в режиме дополнительного счета с коэффициентом деления 1 (эпюра е), а делитель 8 прекращает работу в режиме основного счета и в пределах данного цикла считывания больше не работает (эпюра ж).

В момент времени Т2 на выходе делителя 2 появляется импульс (эпюра е), который закрывает ключевой элемент ячейки 6 (эпюра в), вследствие чего резисторы 8 и 11 отключаются от шины +Е. Одновременно открывается кл1очевой элемент ячейки 7 (эпюра г), и к шине +Е подключается резистор 9.

В результате происшедшей коммутации в момент времени Т> делитель 2 прекращает работу в режиме дополнительного счета и в пределах данного цикла считывания больше не работает (эпюра е), а делитель 1 прекращает работу в режиме основного счета с коэффициентом деления 5 и начинает работать в режиме дополнительного счета с коэффициентом деления 2 (эпюра д).

В момент времени Т„. на выходе делителя 1 появляется импульс (эпюра д), который за1 рывает кл10чеВОй элемент Ячей ки 7 (эпюра г), вследствие чего резистор 9 отключается от шипы +Е. Одновременно открывается кл!О IeBoII элемент я !еЙк!(5 (эпIОра б), и к шине +Е подключа отся резисторы 8, 10 и 12.

В резулы ате происшедшей коммутации в момент времени Т> делитель 1 прекращает работу в режиме дополнительного c÷åòà, и схема возвращается в первоначальное состояние, соответствующее моменту времени Т0.

За время цикла считывания в отрезок времени TII — Т, последовательно соединенные делители 1, 2 и 8 в режиме основного счета отсчитывают 5;к, 3 Q 2 = 30 импульсов входного сигнала (эпюры а, д, е, ж), а в отрезок времени TI — Т делитель (в режиме основного счета и делитель 2 в режиме дополнительного счета отсчитывают 5 )(! = 5 импульсов входного сигнала (эпюры а, д, е), а также в отрезок времени Т, — Т делитель 1 в режиме дополнительного счета отсчитывает 2 импульса входного сигнала (эпюры а, д). Таким

20 сбразом, за весь цикл считывания устройство отсчитывает 30+5-!-2=37 импульсов входного напряжения, т. е. осуществляется деление частоты импульсов на 37.

В ЫХО 1!1Оe па и ряжe!! ие U„ц ; c! !! м с!с!с,! с В!э!

25 хода делителя 8 (эпюра ж).

Предлагаемое устройство требует для своего осуществления примерно в три раза меньшего количества транзисторов по сравнению с известными для выполнения одной и той

30 же операции деления частоты.

Предмет изобретения

Делитель частоты импульсов, содержащий источник входных сигналов, релаксационные

35 неавтономные делители частоты, выполненные, например, на двух транзисторах разного типа проводимости с времязадающей RCцепочкой, подключенной к эмиттеру входного транзистора, и распределитель напряжения, 40 выполне ный па ячейках с ключевыми элементами, соединенными по кольцевой схеме, и пмекпцпй раздельные входы управления, отлача!и!! а!!ся тем, что, с целью упрощения устройства и повышения его надежности, ре45 зисторы, определяющие кратность деления, включены между эмиттерами упомянутых неавтономных делителей частоты и одной из шин питающего напряжения с блокировкой через распределитель напряжения, управля50 I01liIIc ВхОДы которого подкл10чены и ВЫХОДам делителей.

Т! 72 73 1 ШШШШШВ 1 ШШ|Ш| Ша|Ш ! (! !

1,1 „1„„1„„1.„1„„1.1...! 1

) (,

1 ! т ж

Фиг 2

Составитель Н. Степанов

Редактор f. Иванова Техрсд А. А. Камышникова Корректор Н. Рождественская

Заказ 1534/18 Изд. ЛЪ 610 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская паб., д. 4/5

Типография, пр, Сапунова, 2