Устройство для сокращения избыточности в системах дискретной передачи непрерь[вныхсообщений

Иллюстрации

Показать все

Реферат

 

302843

Со1оз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

МПК Н 041 5106

Заявлено 14.1.1970 (№ 1402730/26-9) с присоединением заявки ¹

Приоритет

Опубликовано 28.1Ъ,1971. Бюллетень М 15

Дата опубликования описания ЗОЛ 1.1971

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.391.833(088.8) Авторы изобретения

С. И. Урманчеев и И. В. Шитов

Заявитель

УСТРОЙСТВО ДЛЯ СОКРА1ЦЕНИЯ ИЗБЫТОЧНОСТИ

В СИСТЕМАХ ДИСКРЕТНОЙ ПЕРЕДАЧИ НЕПРЕРЬ!ВНЫХ

СООБ1ЦЕН И Й

Изобретение относится к телеметрии и может быть использовано в радиотелеметрических системах с временным разделением каналов, а также в системах дискретной передачи телевидения.

Известны устройства сокращения избыточности передаваемых сообщений, осуществляющие адаптивную дискретизацию непрерывных сигналов или сокращение избыточных отсчетов после равномерной дискретизации. Последние реализу.ют различные способы интерполяции или экстраполяции равноотстоящих отсчетов.

Цель изобретения — сокращение потока отсчетов при сохранении цикличности следования данных и исходной частоты дискретизации непрерывных сигналов.

Для этого в предлагаемом устройстве вторые выходы схем совпадения соединены с выходами генератора импульсов и двух схем задержки соответственно, выход первой логической схемы совпадения подключен ко второму входу выходной схемы, выход второй схемы совпадения связан со входом схемы задержки, а выход третьей схемы совпадения— со вторым входом вычитающего блока.

На чертеже изображена блок-схема предлагаемого устройства.

Схема содержит генератор 1 импульсов, схемы 2, 8 и 4 задержки, логические схемы б, 6 и 7 совпадений, блок 8 вычитания, выходную схему 9.

Генератор 1 вырабатывает периодическую последовательность импульсов, частота следования которых в четыре раза меньше частоты дискретизации. Частота дискретпзаци:1 соответствует частоте следования отсчетов в системе, в которой сокращение избыточности пе предусмотрено. Время задержки. вносимое

10 каждой из схем 2, 8 и 4, равно периоду дискретизации в системе без сокра.цсния избыточности. Схемы 5, 6 и 7 выдают значения неIIpPDbIBkI010 Сигнала, Возде11СТВ 101цего На ВХОД устройства сокращегн1я избыточности, в мо15 мепты времени появле;1ия импульсов на выходах генератора 1 и схем 2 и 8. О-,счеты негрерывного снп.ала, временное положение которых определяется импульсами генератора I, поступают в выходную схему 9. В блоке 8 из

20 значений отсчетов сигнала, взятых В моменты времени, опредсляемые времснпым положением задержа;-1;1ых па время два псрнода дискретизации импульсов генератора 1, вычпта1стся значения отсчетов спп:ала в моменты

25 времени, Опрсдсляе1 1ые Вреъ(енным положением импульсов генератора, задержанных на время периода дискретизацнн. Полученная разность Выдав Гся на ВыходнуIО схсму 9, где образуется подлежащая КОДIгрОВанпю и пере30 даче черсдуюгцаяся последовательность дей302843

Пред.,;ет изобретения

Сос авптезв 11. Степапов

Тсхрст 3. Р. Тарансико

Корректор Л. А. Ij,:- ракова

1зс,",,",кз ор T. Р1вавова

Заказ 173514 Изд. K 6ВВ Тираж 473 Г1о,тписпос

11НИИПИ Комитета по делам изобретс! !из и открыт!ш пр: Совете Мииистров СССР

Москва, Ж-35, Раув!скак аб., 7. 4,5

Типография, nð. Са!и иова, 2 стВительнь!. :. !l раз 10cтных зl!ячcп!lй пcпрерывпого сигнала.

Устройство д,IH сокращения избыточности в системах дискретной передачи непрерывных сообн,ений, содержащее последовательно соединенные ге1:ератор импульсов и две схемы задер кк1, параллельно соедгп1енные по первы I Входам три логические схек;ы совпадений, а таl!хкс ПОследОВятельно cOед111!еннь!е сYcм з-:äãðæêII, вычита1ощий блок и выходную схех!1., о1л!!ча1о!цеесл тем, что, с целью сокращения потока отсчетов при сохранении цикличности следован я данных и исходной частоты дискретизации непрерь1вных сигналов, вторые входьl упомянутых схем совпадения соединены с Выходя мп Гснеряторя:1мп i 7ьсов и дli . х указанных схем задерхкки соответстве:и!о, в::.ход первой логической схемь! совгаден1я нодкгпо !ен ко второму входу выходной схем .:, l3 в !ход второй схемы совпадения связан со входом схемы задер кки, а выход третьей схемы совпадения — со вторым BYoäoì вь!читающего олока.