Универсальный логический элемент

Иллюстрации

Показать все

Реферат

 

О П И С А" Н-И Е

ИЗОБРЕТЕНИЯ

32ОО55

Союэ Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено ОЗ.Х.1969 (№ 1364934/18-24) МПК Н 03k 19/08 с присоединением заявки №вЂ”

Комитет по делам

1аобретеиий и открытий при Совете Министров

СССР

Приоритет

Опубликовано 02.Х1.1971. Бюллетень № 33

Дата опубликования описания 4.1.1972

УДК 681.325.65(088.8) Автор т"обретения

А. И. Левшин

Заявитель

УНИВЕРСАЛЬНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Изобретение может быть использовано в устройствах автоматики и вычислительной техники.

Известны универсальные логические элементы, содержащие два транзисторных инвертора, резисторы, коммутационные клеммы.

Предложенное устройство отличается от известных тем, что содержит конденсатор и транзисторный ключ, коллектор которого соединен с коллектором транзистора первого инвертора, с коммутационной клеммой и через резистор с базой транзистора второго инвертора, эмиттеры транзисторов инверторов объединены, подключены к общей шине питания через резистор и через конденсатор — к другой коммутационной клемме.

Это позволяет расширить функциональные возможности логического элемента.

На чертеже изображена схема логического элемента.

Он содержит инверторы на транзисторах 1 и 2. К коллектору транзистора 1 подключен коллектор транзистора 8, необходимый режим которого обеспечивается резисторами 4, 5, б.

При замыкании коммутационных клемм 7 и 8 каскад находится в состоянии насыщения за счет смещения, поступающего на его базу через резистор 4 от источника коллекторного напряжения Е,. При замыкании клемм 8, 9 каскад будет заперт за счет смещения, подаваемого в цепь эмиттера через резисторы 5, б.

Фиксация исходного состояния триггера, при котором транзистор 1 открыт, а транзистор 2 закрыт, осуществляется замыканием клемм

10, 11. Инверторы на транзисторах 1, 2 при замыкании клемм 12, 18 образуют асимметричный триггер с автоматическим смещением.

Логическое устройство при выполнении различных операций работает следующим обра10 зом.

При выполнении логической операции «И» (совпадение) соединяются коммутационные клеммы 7 и 8, 12 и 18. Выходом для одного из сигналов служит клемма 14, для другого 15

15 или lб.

При включении напряжения Е„транзистор 8 оказывается открытым, вследствие чего он шунтирует коллекторную цепь транзистора 1 триггера. Напряжение на коллекторе транзис20 тора 1 становится значительно меньше, чем на коллекторе транзистора 2. Это приводит к тому, что в схеме «И» в исходном состоянии транзистор 1 всегда открыт, а транзистор 2 всегда закрыт. Появление импульса отрица25 тельной полярности на клемме 14 не изменит исходного состояния триггера, так как это приведет только к запиранию транзистора 8, что равносильно отключению его от транзистора 1.

Подача входного импульса только на клемму

30 lб или 15 также не изменит HcxoBHoT состоя320055 ния триггера, так как принудительное шунтирование плеча триггера открытым транзистором 3 исключает возможность его опрокидывания. Опрокидывание триггера произойдет только при одновременном воздействии импульсов на клеммы 14 и 15 (1Ь). При этом импульс, поступающий на клемму 14, запирает транзистор д, в результате чего последний перестает шунтировать триггер, а импульс с клеммы 1Ь (1b) опрокидывает триггер в новое устойчивое состояние, при котором транзистор 1 будет закрыт, а транзистор 2 открыт.

1 аким образом, при совпадении входных импульсов по времени с выхода 17 получим положительный скачок напряжения (выход «ДА»), а с выхода 16 — отрицательный скачок напряжения (выход «HEI »). Возврат схемы «И» в исходное состояние возможен только после прекращения действия импульса на входе клеммы 14, т, е. когда транзистор 8 отпирается и начинает снова шунтировать плечо триггера. Это отличает описываемую схему от известных схем «И», в которых возврат в исходное состояние осуществляется при исчезновении сигнала с любого из его входов.

Для осуществления логической операции .«ИЛИ» на схеме соединяются клеммы 7 и 19.

В качестве входов используются клеммы 14 и

15, выходной сигнал снимается с клеммы 7.

Г!ри таком включении транзисторы 3 и 1 работают как усилительные каскады с общей коллекторной нагрузкой 20. При поступлении сигнала на любой из указанных входов на клемме 17 появится ответственный сигнал.

Операция «НВ» осуществляется каскадом„ ,выполненным на транзисторе 1, который представляет собой запертый усилитель. Входной .сигнал подается на клемму 15, выходной сиг.нал обратной полярности снимается с клем.мы 17.

Схема «НЕТ» создается замыканием клемм

8 — И. Для селектируемого импульса используется клемма lб или 15, для запрещающего— клемма 14.

Рассмотрим исходное состояние клеммы при отсутствии входных импульсов.

При включении питающего напряжения Е„ транзистор 8 закрывается и не влияет на ра4 боту клеммы 7. После включения Е напряжение на обкладках конденсатора 21, а следовательно и на коллекторе транзистора 1 близко к нулю, Это приводит к тому, что напряжение на базе транзистора 2 будет много меньше, чем на базе транзистора 1, в результате чего транзистор 1 будет открыт, а транзистор 2 — закрыт. Такое состояние для схемы «Н)=;Т» будет исходным, 10 При поступлении на клемму 15 (lб) селектируемого импульса триггер опрокидывается.

Ответный импульс можеr быть снят с клеммы 1/ («ДА») или 18 («НЕТ»).

В случае, когда одновременно с селектируемым импульсом на клемму 14 поступает запрещающий импульс, транзистор 8 под действием этого импульса открывается и шунтирует коллекторную.цепь транзистора 1. Поэтому селектируемый импульс не вызывает опрокидывания триггера, т. е. на выход (клемму 17 и 18) он не проходит.

Конденсатор 21 имеет небольшую (порядка нескольких сот пикофарад) величину и на ско25 рость опрокидывания триггера влияет весьма незначительно.

Схема «ПАМЯТЬ» аналогична схеме «НЕТ», При этом запоминаемый импульс подается на клемму 15 или lб. Сброс может осуществлять3о ся подачей импульса на любой из входов схемы (клеммы 14, 15, lб}.

Предме изобретения

Универсальный логический элемент, содержащий два транзисторных инвертора, резисторы, коммутационные клеммы, отличающийся тем, что, с целью расширения функциональных

40 возможностей, он содержит конденсатор и транзисторный ключ, коллектор которого соединен с коллектором транзистора первого инвертора, с коммутационной клеммой и через резистор с базой транзистора второго инвер45 тора, эмиттеры транзисторов инверторов объединены, подключены к общей шине питания через резистор и через конденсатор — к другой коммутационной клемме.

320055

Редактор М. Аникеева

Заказ 3642/16 Изд. № 1540 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель А. Федорова

Техред Л. Евдонов

Корректоры: А. Николаева и Л. Корогод