Дискретный синхронизатор

Иллюстрации

Показать все

Реферат

 

332558

Союв Советских

Социалистических

Республик

Зависимое от авт, свидетельства ¹

Заявлено 01 VII.1970 (М 1458861/26-9) с присоединением заявки №

Приоритет

Опубликовано 14.111.1972. Бюллетень ¹ 10

Дата опубликования описания 19.IV.1972

М. Кл. Н ОЗЬ 3/04

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.3.072.9(088,8) Автор изобретения

Н. С. Лобов

Заявитель

ДИСКРЕТНЫЙ СИНХРОНИЗАТОР

Изобретение может быть использовано в радиотехнических импульсных системах и регенер атор ах.

Известные дискретные синхронизаторы, содержащие последовательно соединенные задающий генератор, схему добавления — вычитания, упра вляемый делитель, схему выделения фазовых иокажений, реверсивный счетчик, схему записи единиц с двумя входами, схему автосброса единиц, выходы которой соединены через сумматоры со входами схемы добавления — вычитания, имеют малую полосу схватывания и удержания.

Для увеличения полосы схватывания и удержания в предлагаемом дискретном синхронизаторе выходы схемы записи соединены соответст1венно через кольцевой регистр добавления и кольцевой регистр вычитания со входами схемы автосброса.

На фиг. 1 приведена блок-схема синхронизатора; на фиг. 2 — диаграмма напряжений в различных точках схемы.

Дискретный синхронизатор состоит из задающего генератора 1, схемы добавления — вычитания 2, сумматоров 3, 4, схемы автосброса единиц 5, управляемого делителя б, кольцевого регистра добавления 7, кольцевого регистра вычитания 8, схемы .выделения фазовых искажений 9, реверсивного счетчика 10, схемы за писи единиц 11, выходного устройства 12, переключателя 13.

Дискретная система синхронизации работает следующим образом.

S Входной сигнал (фиг, 2,а) поступает на входное устройство 12, формирующее импульсы фронтов входного сигнала (фиг. 2,б), которые поступают на схему выделения фазовых искажений 9. Сюда же поступают импульсы с

10 управляемого делителя б (фиг. 2,в) и импульсы (фиг. 2,г) с задающего генератора 1.

Схема выделения фазовых искажений формирует импульсы величины рассогласования (фиг. 2,д), которые заполняются импульсами

15 задающего генератора I (фиг. 2,е). Эти им,пульсы поступают на реверси|вный счетчик.

Как видно из фиг. 2, импульс управляемого делителя б опережает свое истинное положение на величину Л. Для устранения этого не20 обходимо уменьшить частоту задающего генератора 1, что достигается путем вычитания импульсов, поступающих на управляемый делитель 6. Поэтому при заполнении реверсивного счетчика 10 (фиг, 2,ж) через схему 11 на

25 кольцевой регистр 8 запишется единица, Эта единица будет передвигаться тактовыми им пульсами, идущими через переключатель 13.

С кольцевого регистра 8 через схему 5 сумматор 3 подаются команды на вычитание в

30 схему 2. Если рассипфазность не устраняется, 332558

Уиг !

Составитель Ю. Еркин

Техред А. Камышникова

Редактор В, Левитов

Корректоры: С. Сагагулова и Т. Гревцова

Заказ IOII/12 Изд. № 359 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, K-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 то на кольцевой регистр 8 запишется еще одна единица, и количество команд на вычитание удвоится и т. д.

При устранении рассинфазности на кольцевой регистр 8 единицы записываться не будут, но записанное количество им пульсов будут,выдавать команды на подстройку фазы.

Если фаза импульса управляемого делителя б в схему 9 будет отставать от истинного положения, все описанные процессы будут протекать в направлении уменьшения скорости подстройки, Для более плавной (точной) подстройки сигнал на подстройку фазы с реверсивного счетчика 10 можно, подавать через сумматоры

8 и 4 сразу на схему 2 (на фиг. 1 показано пунктиром).

В этом случае будут работать как бы два кольца автоподстройки. Первое — через кольцевой регистр 7, кольцевой регистр 8 для подстройки частоты, второе — для точного фазирования.

Предмет изобретения

Дискретный синхронизатор, содержащий ,последовательно соединенные задающий генератор, схему добавления — вычитания, управляемый делитель, схему выделения фазовых

10 искажений, реверсивный счетчик, схему записи единиц с двумя выходами, схему автосброса единиц, выходы которой соединены через сумматоры со входами схемы добавления— вычитания, отличающийся тем, что, с целью

15 увеличения полосы схватывания и удержания, выходы схемы записи соединены соответственно через кольцевой регистр добавления и кольцевой регистр вычитания со входами схемы автосброса.