Преобразователь параллельного двоичного кода в число- импульсный код
Иллюстрации
Показать всеРеферат
зааы
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №вЂ”
Заявлено 02.11.1971 (№ 1631079j18-24) с присоединением заявки №вЂ”
Приоритет—
Опубликовано 22.Ч1,1972. Бюллетень № 20
Дата опубликования описания 22.XI.1972
41. Кл. G 0Я 5 04
Комитет по делам изобретений и открытий прн Совете Министров
CCCP
УДК 681.325.53 (088,8)1
ВСЕСОЮЗНАЯ
ЫВЯМииГ -=."., 0«: 1ф, тф .", д,Г т,"
Лвтор изобретения
И. И. Ментечкин
Заяэитель
ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ДВОИЧНОГО КОДА
В ЧИСЛО-ИМПУЛЬСНЫЙ КОД
Изобретение относится к области явтогматнки и вычислительной техники и предназначено для преобразования параллельных двоичных кодов в число-импульсный код.
Известен преобразователь параллельного двоичного кода в число-импульсный код, содержащий регистр, счетчик, вентили, соединенные с выходами соответствующих разрядов регистра ii счетчика, схему «ИЛИ», входы которой соединены с выходами вентилей, дополнгггельный Ill-разрядный счетчи|к., вход которого соединен с выходом схемы «ИЛИ», схему
«пуск — стоп», соединенную через триггер со входом общего счетчика, две схемы «исключающее ИЛИ».
Предложенное устройство отличается тем, что общий счетчик содержит т дополнительных разрядов, причем выходы всех разрядов общего счетчика и схемы «ИЛИ» соединены со .входами первой схемы «исключающее
ИЛИ», выход которой соединен с первым входогм сороса триггера, выходы дополнительного счетчика через вторую схему «исключающес
ИЛИ» соединены со вторым входом сброса того же триггера, а выход сигнала переполнения общего счетчика соединен со входами сбро".я регистра и схемы «пуск — стоп».
Это позволяет повысить надежность и уменьшить неравномерность следования импульсов число-импульсного кода.
Ня фнг. 1 изображена сыма устройства; ня фиг. 2 — диаграммы распределения импульсов ны :одного кода в з lBHCI!ìîLòï от тт .
Устрокство содержит (фпг. 1) схему «нуск—
5 стоп» 1 трнггерного тяня e шинами сигналя
«нуск» 2 и тактовой частоты 8, триггер 4, оощнн счетчик 5 на (zz+vz) разрядо в, дополгннтслi ный zzz-разрядньш счетчик б, входные IIIHны 7 параллельного двоичного кода, регистр и 8, вентили 9, схему «ИЛИ» 10, схемы «исключающее ИЛИ» 11 и 12, выход 18.
Устройство работает следующим образом.
После записи двоичного кода в регистр 8
15 во шине 2 включается схема «пуск — стоп» 1, через которую с шины 8 на трштер 4 поступают импульсы тактовой частоты 1 т. Зя цикл работы счетчика 5, равньш Т„=2" " FT, на каждый,I!3 IE вентилей 9 ностх пнт 2 нзвсшеzI2i) ных по двоичному закону серий импульсов, распределенш.iz по циклу, равному 2" 1гт. Этн серии логически умножаются на значения соответствующих пм разрядов регистра 8, и частные произведения суммируются пя схеме
2.> «ИЛИ» 10. С выхода последней с помощью с zñò÷iIêà 6 суммарная последовательность импульсов делится на 2" в результате чего с вы«одной шины И снимается результирующий число-импульсный код. зо Триггер 4 н схемы 11 и 12 обеспечиваю г
343264 квазипотенциальный характер действующих в схеме сигналов.
Если, на пример, на вход триггера 4 поступает импульс частоты Гт, то триггер устанавливается в единичное состояние. При этом единичный перепад напряжения поступает на вход счетч?? ка 5, и благодаря тому, что последний (как и все устройство) выполнен HH потенциальных элементах, этот перепад поступит на одну из выходных шин счетчика. Если ?О он поступит на одну из п весовых шин, но не пройдет через соответствующий ему вентиль
9 на выход схемы 10, то последняя не блокирует схему 12, через которую этот перепа,л напряжения (задержанный на время прохожде- ?5 ния через схемы 5 и 12) поступит на сбросовый вход триггера 4, возвращая его в исходное состояние. Таким же образом пройлут через устройство ??"" те. входные импульсы, которые появляются на последу?ощих аг шинах 20 счетчика 5. Последний ?ке 2" " -и импульс с выхода счетчика 5 Joïoëíèòåëüío поступает на сбросовые входы схем 8 и 1. Если «e перепад напряжения от входного импульса, ðàcпределенный на весовые шины, пройдет через 25 соответствующий вентиль 9 на вь?ход собирател ьяо?? схемы 10 (что соответствует коду «?» в данном разряде числа), то последняя заблокирует схему 12, а перепал напряжения после прохождения через счетчик б и соогвет- 30 ствующую выходную шину со схемы 1l поступит на второй сбросовый вход триггера 4, формируя, таким ооразом, задний фронт исполнительного импульса.
Число-?I!>IIII>> all>C ?I hill Kop H 3 Ill I I IC 18 CO CT3 I3- h ляется из сигналов переполнения счетчика б, которые также через схему 11 формируют свой задний фронт, возвращая триггер 4 в исходное состояние.
l0
В тех же случаях, когда в цепях прохождения кваз и потенциальных сигналов возникает неисправность, на сбросовые входы триггера
4 не поступает перепад напряжения, и триггер будет оставаться во включен??ом состоянии, 45
IIo которому и можно судить о неработоспособности устройства. Сигнал ответа не поступит и в том случае, если одновременно больше чем на одной из выходных шин счетчиков
5 и б появятся единичные псрепа I»l напряже- 50 ния, так ка|к в этом случае оое схемы «исключающее ИЛИ» 11 и 12 оудут выключены.
Таким образом, устройство обладает повы?ненной эксплуатационной надежностью, практ??чески нечувствительно к флюктуациям параметров в активных и пассивных цепях и в нем, в сущности, отсутствует неравномерность следования выходных импульсов в цикле работы, поскольку значение m может быть выбрано сколь угодно большим.
На вход да нного устройства следует подавать иипульсы с частотой следования, в 2 раз превышающей исходную. Тогда постоянство цикла работы (Тц) будет соблюдено:
Тг(=2" " /Р т=2" "//. 2" =2 "F
На фиг. 2 показано, как влияет количество дополнительных разрядов общего счетчика п?=2 (фиг. 2а) в сравнении с m=0 (фиг. 2б), на равномерность распределения импульсов в число-импульсном коде, эквивалентном числу 5. Неравномерность снижается практически в 2" =4 раза.
Внешнис входы и выходы устройства, обозначенные ца фиг. 1 стрелками, служат для связи с дополнительными каналами при многоканальной реализации устройства.
Прc,lмст пзооpcтcния
Преобразователь параллельного двоичного кода в число-импульсный код, содержащий регистр, общий счетчик, вентили, каждьш из которых соединен по входам с выходами соответствующих разрядов регистра и общего
c÷ñò÷èêà, схему «ИЛИ», соединенную по входам с выходами вентилей, дополнительный
m-разрядный счетчик, вход которого соединен с выходом схемы «ИЛИ». схему «пуск — стоп», соединенную через триггер со входом общего счетчика, лве схемы «исключа?ощее ИЛИ», от.ш>LLLLOLLiLILLcя тем, что, с целью повышения надежности и уменьшения неравномерности слеловапия импульсов число-??м пуль ного кода, общий счетчик содержит ггг дополнительных разрядов, причем выходы I?cex разрядов общего счегчика и схемы «ИЛИ» соединены со входами первой схемы «исключающее ИЛИ», выход которой соединен с первым входом сброса триггера, выходы дополнительного счетчика через вторую схему «исключающее
ИЛИ» соединены со вторым входом сброса того жс триггера, а выход сигнала переполнения общего счетчика соединен со входами сороса регистра и схемы «пуск — стоп».
343264 фиг,2
Составитель В. Игнатущенко
Редактор Б. Нанкина Тсхред Л. Богданова Корректоры Л. Чуркина и Л. Царькова
Заказ 4014 Изд. № 905 Тираж 406 Подписное
ЦНИИПИ Комитета но делам изобретений и открытий при Совете Министров СС:Р
Москва, )Ê-35, Раушская наб., д. 4/5
Обл. тип. Костромского управления издательств, почи.рафни и книжной торговчи