Делитель частоты

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

350I8I

Союз Советских

Социалистических

Республин

К АВТОР СКОМУ СВИДЕТЕЛЬ СТВУ

Зависимое от авт. свидетельства №

М. Кл. Н 03k 23/08

Заявлено 09.!11.1971 (№ 1628145126-9) с присоединением заявки №

Приоритет

Опубликовано 04.1Х.1972. Бюллетень ¹ 26

Дата опубликования описания 16Л.1972

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.374.32 (088.8) Авторы изобретения

П. Д. Токарев и Г. И. Берлинков

Заявитель

ДЕЛИТЕЛЬ ЧАСТОТЫ

Изобретение относится к области автоматики, вычислительной техники и может найти применение в тактируемых узлах преобразования цифровой информации интегральных схем на МДП структурах при,построении делителей частоты тактовых импульсов, Известен делитель частоты, содержащий три полевых МДП транзистора с индуцированным каналом, первый из которых истоком, а два других стоком, подключены к выходной шине, сток первого транзистора соединен с шиной питания, а исток второго вЂ,с затвором третьего. Затворы первого и второго транзисторов подключены к шинам тактовых импульсов.

Целью изобретения является повышение надежности работы делителя. Это достигается тем,:что между истоком третьего транзистора и общей шиной источника питания включен дополнительный транзистор, затвор которого связан с шиной входных сигналов.

На чертеже показана принципиальная схема делителя.

В начальный момент времени потенциалы всех точек схемы, кроме шины 1 и непосредственно соединенного с ней стока транзистора

2, равны нулю.

Прохождение основного импульса первого такта не влечет за собой изменения состояния схемы, ио запаздывающий импульс этого такта открывает транзистор 2 и поднимает потенциал на выходе 8. Прп этом, если амплитуда импульса .превышает потенциал шины 1 по крайней мере на величину порогового напряжения транзистора 2, уровень напряжения логической единицы равен потенциалу шины 1.

Входной импульс первого такта, поданный на затвор транзистора 4 вслед за окончанием запаздывающего импульса, не вызывает снп10 женпя выходного уровня, поскольку в это время транзистор 5 заперт.

Далее на затвор транзистора 6 приходит основной импульс второго такта. Транзистор 6 открывается п часть заряда поступает с емко15 стп 7 на емкость 8, переводя транзистор 5 в проводящее состоящ|е. При условии, что емкость 8«емкости 7, уровень напряжения логической единицы существенно не понижается, а кроме этого, он немедленно восстапавли20 вается запаздывающим импульсом второго такта.

Очередной входной импульс открывает транзистор 4 и выходной уровень падает до нуля.

С началом третьего такта основной импульс

25 открывает транзистор 6, емкость 8,разряжается на емкость 7, но в силу упомянутого условия (емкость 8«емкости 7) это опять не вызывает существенного изменения выходного уровня. Схема возвращается,в состояние, 30 имевшее место до начала первого такта.

350181

Предмет изобретения

Составитель В. Клюкин

Техред 3. Тараненко

Редактор T. Юрчнкова

Корректоры: В. Петрова и М. Коробова

Заказ 3047/14 Изд. № 1284 Тираж 406 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-З5, Раушская наб., д. 4j5

Типография, пр. Сапунова, 2

Следует отметить, что транзисторы 2, 4 и б ни,в один момент времени не находятся одновременно в проводящем состоянии, т. е. энергия источника питания расходуется лишь на зарядку емкости 7, что обуславливает высокую экономичность делителя.

Делитель частоты, содержащий три,полевых

МДП транзистора,с индуцированным каналом, первый из которых истоком, а два других стоком подключены к выходной шине, сток первого транзистора соединен с шиной питан|ия, а исток второго — с затвором треть5 его, затворы первого и второго транзисторов

poäêëþ÷åHû к шинам тактовых импульсов, отличающийся тем, что, с целью .повышения надежности, между истоком третьего транзистора и общей шиной исто1чкика 1питания

10 включен дополнительный транзистор, затвор которого связан с шиной входных сигналов.