Патент ссср 367533

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е 367533

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соввтсиит

Социалистическими

Республик

Зависимое от авт. свидетельства №

Заявлено 21.1.1971 (№ 1624647/26-9) .Ч. Кл. Н 03k 4/02 с присоединением заявки №

Приоритет

Опубликовано 23.1.1973. Бюллетень ¹ 8

Дата опубликования описания 19.III.1973

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.373.444(088.8) Авторы изобретения

В. М. Карпушов и М. Н. Модин

Заявитель

ФОРМИРОВАТЕЛЬ СТУПЕНЧАТОГО НАПРЯЖЕНИЯ

Изобретение относится к области радиотехники и может быть использовано в устройствах формирования ступенчатого напряжения для определения формы накопительных характеристик запоминающих электроннолучевых трубок и наблюдения ламповых вольтамперпых характеристик или характеристик полупроводниковых приборов на экране электроннолучевых трубок в широком диапазоне изменения длительности формируемых ступеней.

В известных формирователях ступенчатого на пряжения па резисторных делителях применяются сдвигающие регистры-распределители на тригтерах. Необходимая для создания ступенчатого напряжения последовательность прямоугольных импульсов фор мирустся сдвигающим регистром-распределителем прп подаче на вход формирователя тактовых импульсов. Эта последовательность прпчыкающих друг к другу;прямоугольных импульсов через ключевые усилители и разделительные диоды подается на резисторные делители.

Сформированное ступенчатое напряжение снимается с общего сопротивления резисторного делителя.

В таких формирователях практически не представляется возможным, получить сту пенчатое напряжение без выбросов и впадин при формировании фронта ступени.

С целью стабилизации выходного ступенчатого напряжения в описываемом устройстве ко вторым входам Вссх триггеров, кроме первого, подключены выходы соответствующих

5 импульсно. потенциальных схем совпадения.

Ко второму входу первого триггера подключены объединенные ичпульсные входы упомянутых схем совпадения, их потенциальные входы подключены к одним одноименным выхо10 дам триггеров, другие выходы которых соединены с разделительными диодами.

На фиг. 1 изооражена функциональная схема формирователя; на фиг. 2 — эпюры напряжений.

15 Формирователь ступенчатого напряжения состоит из триггеров 1> — 1» с раздсльнымп цепями запуска, импульсно-потенциальных схем

2, — 2„ 1 совпадения, резпсторных делителей напряжения на резисторах 3 — 3» и 4 и разде20 лительных диодов 5,— 5». Число триггеров, резпсторных делителей и разделительны.; диодов равно числу и формируемых ступеней, импульсно-потенциальных схем совпадения на одну меньше.

25 Импульсные входы ичпульсно-.потенциальных схем совпадения соединены между собой и с раздельным левыч входом первого триггера 11. Потенциальные входы этих же схем подключены к .правым выходам каждого из

30 предыдущих триггеров. Выходы импульсчо367533

Формирователь ступенчатого напряжения, содержащий триггеры с объединенными входами сброса, разделительные диоды и подключенные к ним резисторные делители на0 пряжения, отличающийся тем, что, с целью стабилизации выходного ступенчатого напряжения, ко вторым входам всех триггеров, кроме первого, подключены выходы соответствующих импульсно-потенциальных схем сов5 падения, а ко второму входу первого триггера подключены объединенные импульсные входы упомянутых схем совпадения, потенциальные входы которых подключены к одним одноименным выходам триггеров, другие выходы

0 которых подключены к разделительным диодам. потенциальных схем совпадения подсоединены к раздельным левым входам триггеров (кроме первого), правые раздельные .входы которых соединены между собой. К левым выходам триггеров через разделительные диоды

5 подключены резисторные делители напряжения.

В исходном положении зсе триггеры 11 — 1 формирователя ступенчатого напряжения находятся в одинаковом состоянии, при кото10 ром напряжение на всех левых выходах триггеров и подключенных к ним через разделительные диоды 51 — 5 резисторных делителях практически можно считать равным нулю (левые половины триггеров открыты), а напряже15 ние на правых выходах равно напряжению источника питания (правые половины триггеров закрыты) .

Напряжение, снимаемое с правого выхода каждого триггера 1t — 1„, подается на потенго циальные входы соответствующих импульснопотенциальных схем совпадения 21 — 2 и закпывает их. Поэтому при поступлении:первого тактового импульса (см. фиг. 2,а) изменяется исходное состояние только первого триг- 25 гера 1, (см. фиг. 2,в).

С его левого выхода через разделительный диод 5 на делитель, образованный резисторами 81 и 4, подается напряжение, равное напряжению источника питания. Соотношение сопротивлений резисторов 8< и 4 делителя определяет амплитуду первой ступени напряжения, которое снимается с общего резистора 4.

При изменении исходного состояния первого З5 триггера 1 на пряжение на его правом выходе становится равным нулю. Поэтому открывается импульсно-потенциальная схема 21.

Второй тактовый импульс через открывающуюся схему 2 совпадения подается на ле- 4 вый разделительный вход триггера 1г и изменяет только его исходное состояние (см. фиг. 2,г). С левого выхода триггера 1> напряжение, равное напряжению источника питания, через разделительный диод 5 подается 4 на второй делитель напряжения, образованный резисторами 8> и 4. Соотношение сопротивлений резисторов 8 и 4 этого делителя определяет амплитуду:второй ступени напряжения. На резисторе 4 происходит сложение 5 напряжения, равного амплитуде второй ступени, с уже имеющимся на этом резисторе напряжением, равным амплитуде первой ступени (см. фиг, 2, и).

При изменении исходного состояния триггера 1> напряжение на его правом выходе становится равным нулю и открывается схема совпадения 2 .

С приходом третьего тактового импульса изменяется исходное состояние только третьего триггера 1, (см. фиг. 2,д) . Формируется напряжение, равное амплитуде третьей ступени, которое складывается на резисторе 4 делителя с имеющейся на нем суммой напряжений первой и,второй ступеней. Одновременно открывается схема совпадения 2 на левом раздельном входе четвертого тритгера и т. д.

После формирования последней ступени напряжения (cM. фиг. 2,е) все триггеры 1t — 1„ одновременно возвращаются в исходное состояние им пульсом сброса (см. фиг. 2,б), который подается на правые раздельные входы тр и гге р ов.

Таким образом, в предлагаемом формирователе ступенчатого напряжения осуществляется сложение последовательно включаемых напряжений путем последовательного подключения резисторов делителя к источнику напряжения с помощью триггеров. Это позволяет .получить ступенчатое напряжение без выбросов и впадин в широком диапазоне изменения длительности формируемых сту-пеней.

Предмет изобретения

367533 г д

Фиг 2

Составитель М. Порфирова

Редактор Г. Котельский Техред Л. Грачева Корректоры: Л. Царькова и Е. Денисова

Заказ 538/6 Изд. № 1157 Тираж 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Я-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2