Всесоюзная пат-нтш--.^хш!^^г1а^
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
372708
Союз Советсиит
Социалистичесниз. Ресоублии
Зависимое от авт. свидетельства №
Заявлено 31.Ч.1971 (Ж 1661183/18-24) с присоединением заявки №
Приоритет
Опубликовано Ol.lll.1973. Бюллетень № 13
Дата опубликования описания 19.V.1973
Л !. Кл. Н 08k 25/04
G 06g 7/26
Комитет ло делам изобретениЯ и открытий лри Совете Министров
СССР
УДК 681 327,2(088.8) Автор изобретения
3. А. Бунж
Заявитель
ИЗМЕРИТЕЛЬ СКОРОСТИ СЧЕТА ИМПУЛЬСОВ
Изобретение относится к области автоматики и вычислительной техники.
Известны измерители скорости счета импульсов, содержащие предварительный счетчик импульсов с переменным коэффициентом пересчета, соединенный с основным счетчиком импульсов, блок памяти и схему «ИЛИ».
Предложенное устройство отличается от известных тем, что в него введены переключатель и дешифратор, входы которого соединены с выходами основного счетчика, а выходы дешифратора через переключатель подключены к схеме «ИЛИ», соединенной с блоком памяти, выходы которого подключены ко входам предварительного счетчика.
Это позволило расширить функциональные возможности устройства.
Блок-схема устройства приведена на чертеже.
Устройство содержит предварительный счетчик импульсов 1, основной счетчик импульсов
2, блок памяти 8, схему «ИЛИ» 4, переключатель б и дешифратор б.
Устройство р а ботает следующим обр азом.
В исходном состоянии, перед началом цикла измерения счетчики 1 и 2 и блок памяти 8 устанавливаются в нулевое состояние. С поступлением импульсов на вход счетчика 1 они делятся на коэффициент пересчета, соответствующий нулевому состоянию триггеров блока памяти 8, и подаются на счетчик 2 до тех пор, пока в его триггерах будет записано число, которое заранее было установлено на первом переключателе выбора точек перегиба аппро5 ксимирующих прямых, При этом сигнал через схему «ИЛИ» 4 подается на блок памяти 8 и переводит триггеры этого блока в состояние
«1», чем изменяется коэффициент пересчета счетчика l.
Переключатель 5 служит для получения регулируемой нелинейной характеристики, Число переключателей б и объем блока памяти 8 определяются от необходимого числа аппро15 ксимирующих прямых в зависимости от заданного диапазона и точности.
При необходимости получения заранее заданной (нерегулируемой) нелинейной характеристики входы схемы «ИЛИ» 4 подключа20 ются непосредственно к соответствующим выходам дешифратора б без переключателей б.
Запись числа в счетчиках 1 и 2 импульсов может производиться как в двоичном, так и в двоично-десятичном коде.
25 Счетчик 1 имеет свои переключатели для установки необходимого коэффициента пересчета раздельно для каждого состояния блока памяти 8.
Счетчик 1 производит деление входных имЗо пульсов на коэффициент пересчета, соответ3 72708:
Предмет изобретения
Уст.д
Составитель Ю. Козлов
Техред Л. Грачева
Редактор Л. Утехина
Корректор Н. Аук
Заказ 1356/14 Изд. № 289 Тираж 780 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
3 ствующий первому состоянию триггеров блока памяти 8 до тех пор, пока в триггерах счетчика 2 будет записано число, заранее установленное на втором переключателе 5. При этом сигнал через схему «ИЛИ» 4 переводит триггеры блока памяти 8 в состояние «2», чем изменяется коэффициент пересчета счетчика 1 и т. д.
В конце цикла измерения происходит остановка счета, и в счетчике 2 будет записан результат, который можно переписать в выходной блок памяти 8, чем достигается совмещение функции измерителя скорости счета и нелинейного функционального преобразователя и обеспечивается линейно-кусочная аппроксимация нелинейной функции.
Измеритель скорости счета импульсов, содержащий. предварительный счетчик импуль5 сов с переменным коэффициентом пересчета, соединенный с основным счетчиком импульсов, блок памяти и схему «ИЛИ», отличаюи ийся тем, что, с целью расширения функциональных возможностей устройства, в него вве10 дены переключатель и дешифратор, входы которого соединены с выходами основного счетчика, а выходы дешифратора через переключатель подключены к схеме «ИЛИ», соединенной с блоком памяти, выходы которого под15 ключены ко входам предварительного счетчика.