Ассоциативный накопитель

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

374662

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹вЂ”

Заявлено 14.Ч11.1971 (№ 1679411/18-24) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 20.111.1973. Бюллетень № 15

Дата опубликования описания 21.И.1S73

М. Кл. 6 11с 15/00

G 11с 11/22

Комитет по делам изобретеиий и открытий при Совете всииистров

СССР

УДК 681.327.66 (088.8) Авторы изобретения

К. Г. Самофалов, В. А. Манжело, Я. В. Мартынюк, T. В. Груц и 10. П. Заика

Киевский ордена Ленина политехнический институт им. 50-летия

Великой Октябрьской социалистической рсволюции

Заявитель

АССОЦИАТИВНЫЙ НАКОПИТЕЛЪ

Изобретение относится к запоминающим устройствам.

Известный ассоциативный накопитель, содержащий ячейки из пьезотрансформаторных запоминающих элементов, в каждой из которых выходные электроды подключены поразрядно к выходной шине, подсоединенной к соответствующему усилителю, зкранирующие электроды — к экранирующей шине, подсоединенной к соответствующему адресному формирователю записи, а входные электроды элементов одноименных разрядов всех ячеек— к соответствующим разрядным шинам, подсоединенным к одноименным разрядным формирователям записи и формирователям воспроизведения.

Однако известное устройство сложно и ненадежно в работе.

Предлагаемый накопитель отличается от известного тем, что он содержит в каждой ячейке пьезотрансформаторный элемент запрета, выходной и экранирующий электроды которого подключены соответственно к выходной и зкранирующей шинам, а входные электроды всех элементов запрета подключены к разрядной шине запрета, подсоединенной к введенному в накопитель формирователю запрета.

Это поаволяет повысить надежность работы накопителя.

На чертеже изображена блок-схема ассоциативного накопителя.

Устройство содержит ячейки из пьезотрансформаторных запоминающих элементов б 1, разрядные шины 2, выходные шины 3, пьезотрансформаторные элементы запрета 4, входные электроды б элементов 1, входные электроды б элементов запрета 4, разрядную шину запрета 7, формировато тель запрета 8, формирователи воспроизведепия 9, разрядные формирователи записи 10. Выходные электроды 11 запоминающих элементов 1 объединены в выходные шины 8, которые подключены к входам уси15 лителей 12. С выходными шинами 8 соединены и выходные электроды 18 элементов запрета 4. Экрапирующие электроды 14 запо. минающих элементов 1 об.ьединены по адресам в экранирующие шины 15, подсое .шен20 ные к соответствующим адресным формирователям записи 1б. Экранцрующие электроды 17 элементов запрета 4 подсоединены к экранирующим шинам 15.

Кроме того, элементы запрета 4 содержат

25 секцию возбуждения 18 и генераторные секции 19, а запоминающие элементы 1 — генераторные секции 20 и секции возбуждения 21.

На чертеже переключателями с позициямп 22, 28 и 24 показана одна из частных

374662 структур разрядных 10 и адресных 16 формирователей и соединение этих формирователей с источниками питающих напряжений длч объединения экранирующих электродов 14 элементов 1 по адресам в экранирующие 5 шины 15. Пьезокерамические пластины элементов запрета секции возбуждения 18 и генераторной секции 19 поляризованы жестко.

Поляризованы жестко и пластины генераторной секции 20 запоминающих элементов 1, 10 если экранирующие электроды 14 объединены по адресам в экранирующие шины 15, и пластины секций возоуждения 21, если экранирующие электроды 14 объединены по разрядам в экранирующие шины 15. При этом пластины противоположных секций запоминающих элементов 1 могут иметь различную голярцзацпю, причем она и определяет хранимую элементами информацию. р,аждый адрес запоминающих элементов

1 с элементом запрета 4 образует схему сравнения.

Запоминающие элементы 1 и элемент запрета 4 выполнены таким ооразом, что при приложении импульсных сигналов к выходам 5 запоминающих элементов 1 памяти и эле мента запрета 4 в выходной шине результирующий сигнал может быть одной или друroA полярности. Если полярность сигналов на выходе всех запоминающих элементов 1 одинакова и противоположна полярности сигнала па выходе элемента запрета, то полярность результирующего сигнала противоположна полярности сигнала на выходе элемента запрета. Если же полярность выходного сигнала хотя бы одного из запоминаюгцих элементов 1 соответствует полярности сигнала элемента запрета 4, то полярность результирующего сигнала на выходной шине соответствует полярности сигнала на выходе эле40 мента запрета 4.

Ассоциативная выборка осуществляется следующим образом. Импульсы напряжения с выходов разрядных формирователей восгроизведения 9, полярность которых опреде45 ляется кодом в регистре признака опроса (на чертеже не показана), прикладываются к разрядным шинам 2. К разрядной шине запрета 7 прикладывается импульс запрета с

50 выхода формирователя запрета 8. На выходе каждого из запоминающих элементов 1 появляется сигнал в зависимости от хранимой им информации одной или противоположной полярности по отношению к входному сигналу. На выходе всех элементов запрета сигналы имеют одинаковую полярность, причем полярность этих сигналов противоположна полярности сигналов на выходе запоминающих элементов 1, состояние которых «1» или @

«О» соответствует состоянию «1» или «О» соответствующих разрядов регистра опроса (на чертеже не показан). Таким образом сигнал, имеющий полярность, противоположную полярности сигнала на выходе элемента запрета 4, будет на входе усилителя 12 того адреса матрицы, в котором записанный код соответствует коду в регистре признаков î", роса. На входе других усилителей 12 полярность сигнала совпадает с полярностью сигнала на выходе элемента запрета 4. При этом сигнал совпадения появляется на выходе усилителя 12 только того адреса, в котором хранимый код совпадает с кодом в регистре признаков опроса.

Запись ассоциативных признаков осуществляется одним из известных спосооов. Б данном случае перед записью новых призна ков предыдущие признаки стираются. Пр этом все переключатели формирователей 10 устанавливаются в позиции 22, в позиции 22 устанавливаются и переключатели формирователей 16, за исключением выбранного формирователя 16, в котором переключатель устанавливается в позицию 28. Напряжение

Ур, приложенное к выбранной экранирующей шине, устанавливает поляризацию пластин

21 элементов данного адреса в cooTâåòñòâó oщее «О» направление, т. е. происходит сти. рание предыдущих признаков.

При записи общая шина выбранного адреса подключается к шине нулевого потенциала (переключатель в позиции 22), а общие шины невыбранных адресов подклюUp чаются к источнику напряжения — — (пози3 ция 24). Одновременно с этим разрядные шины 2 согласно записываемому коду подключатся к источникам напряжения Ур и

3 (при «1» и U„— позиция 28 и при «О» и

Up

3 — позиция 24). Под действием напряжения Ур происходит переполяризация пластины 21 пьезоэлементов данного адреса в coUð стояние «1». Напряжения — "- недостаточно

3 для изменения поляризации пластин 21, в элементы которых записывается «О», поэтому опа находится в прежнем соответствующем

«0» направлении. Напряжение помехи

Up — 3 в невыбранных адресах тоже недостаточно для изменения полярности пластин 21, и разрушения информации не происходит.

Предмет изобретения

Ассоциативный накопитель, содержащий ячейки из пьезотрансформаторных запоминающих элементов, в каждой из которых выходные электроды подключены поразрядно к выходной шине, подсоединенной к соответствующему усилителю, экранирующие электроды — к экранирующей шине, подсоединенной к соответствующему адресному формирователю записи, а входные электроды элементов одноименных разрядов всех ячеек— к соответствующим разрядным шинам, подсоединенным к одноименным разрядным форми374662

Составитель А. Корюкова

Техред Л. Грачева

Редактор Н. Данилович

Корректор Н. Стельмах

Заказ 246/905 Изд. № 341 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. «Патент» рователям записи и формирователям воспроизведения, от,гичающийся тем, что, с целью повышения его надежности, он содержит в каждой ячейке пьезотрансформаторный элемент запрета, выходной и экранирующий электроды которого подключены соответственно к выходной и экранирующей шинам, а входные электроды всех элементов запрета подключены к разрядной шине запрета, II03,соединенной к введенному в накопитель формирователю запрета.