Автоматическое устройство для испытаний
Иллюстрации
Показать всеРеферат
"-Зоей:о "? э "- 1
ОПИС
ИЗОБРЕТЕН Ия
Goes Ссввтскит
:Социзлистическил республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹â€”
Заявлено 19.XI.1970 (¹ 1495944/24-7) с присоединением заявки ¹â€”
Приоритет—
Опубликовано 23.V.1973. Бюллетень ¹ 23
Дата опубликования описания 10.IX.1973
М. Кл. G 01г 31/28
Н 03k 19/40
Комитет ло делан изоорвтвиий и открытиН.орН Свеете Мииистроо
ЛИР
УДК 681.326.34:681.325.
65 (088.8) -Авторы изобретения
А. И. Рунов, А. A. Жигинас и О. Т. Мальчинский
Заявитель.АВТОМАТИЧЕСКОЕ .УСТРОЙСТВО, ДЛЯ ИСПЫТАНИЙ
ТРАНЗИСТОРНЫХ ТИПОВЫХ ЛОГИЧЕСКИХ
ЭЛЕМЕНТОВ-И HBEPTOPOB
Изобретение относится к вычислительной и измерительной технике.
Известны автоматические устройства для испытаний типовых логических элементов-инверторов, содержащие канал проверки статических параметров, канал проверки параметров быстродействия, задающий генератор, :ограничитель, буферный инвертор, инверторы, инвертор-шаблон, узел регистрации величин задержки, пороговую схему, встроенный блок питания, коммутатор, индикаторный триггер, систему сигнализации, миллиамперметр, механизм загрузки кассет, механизм подачи н контактирования и сортировочный блок.
Однако известные устройства дают недостаточную экономичность, точность и производительность испытаний.
Целью изобретения является повышение экономичности, точности и производительности испытаний.
Для этого испытуемый инвертор подключен через механизм контактирования и коммутатор к каналу проверки статических параметров, содержащему преобразователь постоянного напряжения в импульсное, вход которого подключен к коммутатору, а выход — ко входу импульсного амплитудного селектора, выход которого через коммутатор соединен =o входом индикаторного триггера.
В качестве проверяемых характеристик
А Н И Е 382983 транзисторного типового логического элемента-инвертора выбраны а) задержка фронта и спада зондирующего сигнала при длительности и амплитуде этого сигнала, соответствующих реальным условиям, при которых инвертор испытуемого типа имеет наибольшую задержку; б) уровень логического «нуля» и логической «единицы» при заданной величине сопротивления нагрузки, реализованного в ви10 де резистора-эквивалента нагрузки.
На чертеже приведена блок-схема предло:кенного устройства.
Устройство содержит испытуемый инвер,15 тор 1 (блок инверторов — микросхем), механизм 2 подачи и контактирования, коммута;ор 8, задающий генератор 4, диодный ограничитель 5, буферный инвертор б, группа вспомогательных инверторов 7, 8, 9, 10, 11, 12, объединенных в блоке И, группа вспомогательных ннверторов 14, 15, объединенных в блоке 1б, схема 17 сравнения временных интервалов, пороговая схема 18, индикаторный триггер 19, пнвертор-шаблон 20, первый канал 21, второй канал 22, преобразователь 23, .д амплитудный импульсный селектор 24, блок питания 25, миллиамперметр 2б.
При проверке величины задержки испытуемый транзисторный типовой логический элемент-инвертор 1 (блок ннверторов — микро3о схем) устанавливают в механизме 2 подачи и
382983 контак . вроз214H: и через коммугатор 8 одключают в разрыв цепочки инверторов, объединенных в блоке 18, между инверторами 7 и 8, при этом ко входу и выходу испытуемогэ ипвертора подключаются резисторы, имитирующие реальный граничный случай, соответствующий наибольшей величине задержки.
Эта имитация дополняется соответствующим выбором длительности импульсов задающего генератора 4, подаваемых через коммутатор 8 на диодный ограничитель 5 и буферный инвертор 6 и далее на цепочки инверторов, объединенных в блоках 18 и 16. В разрыв цепочки инверторов между инверторами 14 и 15 включают инвертор-шаблон 20 с переменным временем задержки, но достаточно стабильным по величине во времени. В разрыв цепочки инверторов, объединенных в блоке 18, между инверторами 7 и 8 включают испытуемый инвертор 1 через коммутатор 8 и механизм 2.
Схему устройства при его изготовлении или проверке настраивают так, чтобы схема 17 сравнения временных интервалов выдавала сигнал с амплитудой, равной порогу срабатывания пороговой схемы 18 в там случае, если величина задержки испытуемого инвертора (измеренная измерительным приборам, например осциллоскопом) имеет максимально допустимую величину.
При превышении задержкой в испытуемом инверторе допустимой величины схемы 17 сравнения временных интервалов выдаст сигналы, достаточные для срабатывания пороговой схемы 18, что вызовет срабатывание индикаторного триггера 19, реле в цепи которого замкнет контакты питания индикаторной лампочки и контакты сортировочного механизма.
Когда устройство используется в режиме измерения величины задержки в испытуемом инверторе, оператор вращает ручку регулятора задержки в инверторе-шаблоне 20 группы инверторов блока 16 до момента загорания индикаторной лампочки, после чего со шкалы регулятора (предварительно проградуированной, например, по осциллоскопу) считывает измеряемую величину. При разбраковке испытуемых инверторов по величине допустимой задержки тестовые сигналы подаются автоматически и, в случае превышения допустимой величины задержки в испытуемом инверторе, вместе с загоранием индикаторной лампочки подается сигнал на прекращение измерений, извлечение .; икросхемы из контактного устройства механизма загрузки и укладку микросхемы в соответствующее отделение разгрузочного контейнера.
Построение первого канала 21 обеспечивает проверку задержки как спада импульса на выходе испытуемого инвертора, так и задержку фронта выходного импульса относительна зондирующего импульса.
При проверке задержки спада выходного импульса коммутатор 8 обеспечивает прохождение импульса по цепочке инверторов, объединенных в блоке 18, в следующем порядке: ограничитель 5 — инвертор б — инвертор 9— коммутатор 8 — инвертор 7 — коммутатор 8— инвертор 10 — коммутатор 8 — механизм 2— испытуемый инвертор 1 — механизм 2 — коммутатор 8 — инвертор 8 — коммутатор 8 —инвертор 11 — инвертор 12 и далее на узел 17 регистрации задержки. При проверке задержки фронта выходного импульса в цепочке инверторов, объединенных в блоке 18, обеспечивается следующая последовательность включения инверторов: ограничитель 5 — инвертор б — инвертор 9 — коммутатор 8 — инвертор 10 — коммутатор 8 — механизм 2— испытуемый инвертор 1 — механизм 2 — коммутатор 8 — инвертор 8 — коммутатор 8— инвертор 7 — коммутатор 8 — инвертор 11-инвертор 12 и далее на схему 17 сравнения времен IbIx интервалов.
Таким образом, при неизменных условиях
2О работы испытуемого инвертора на его вход подается то положительный, то отрицательный сигнал, а регистрация задержки в обоих случаях производится в схеме 17 по заднему фронту, что очень ее упрощает.
25 Так как задержки спада и фронта выходного импульса в инверторе обычно разные, то при разбраковке инверторов коммутатор 8 обеспечивает соответствующее изменение задержки в цепочке инверторов, объединенных в блоке 16, то есть меняется задержка в инверторе-шаблоне 20. При разработке указанные переключения производятся автоматически, а при измерениях — вручную.
Второй канал 22 описываемого устройства, 35 предназначенный для измерения статических парамегров типовых логических элементов-инверторов, состоит из преобразователя 28 постоянного напряжения на выходе инвертора в пропорциональный импульсный сигнал и импульсного амплитудного селектора 24 с регулируемым уровнем опорного напря кения.
Выход амплитудного селектора через коммутатор 8 подключен к индикаторному три;геру 19.
45 При измерении уровня логического «нуля» или «единицы» оператор вращает регулятор опорного напряжения до момента срабатывания индикаторного триггера (загорания индикаторной лампочки), после чего считывает величину постоянного уровня напряжения на шкале регулятора, предварительно проградуированной по вольтметру.
При разбраковке инверторов по допустимой величине уровня постоянного выходного напряжения на вход испытуемого инвертора 1 автоматически подаются входные напряжения с блока питания 25 в зависимости от измеряемого параметра (уровня «нуля» или «единицы») и внешних условий.
Опорные напряжения, подаваемые через коммутатор 8 с блока питания 25, меняются в соответствии с изменением входных напряжешгй и внешних условий. Указанные подключения выполняет схема коммутации, которая может управляться оператором или автомати382983
Предмет изобретения
Составитель В. Волков
Техред Е. Борисова
Корректор М. Лейзерман
Редактор A. Зиньковский
Заказ 580 Изд. № 609 Тираж 755 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4 5
Типография ЛЪ 24 Союзполиграфпрома, Москва, 121019, ул. Маркса — Энгельса. 14 чески, переходя от измерения к измерению через промежутки времени, задаваемые реле времени. Такое построение канала проверки статических параметров транзисторных эл"ментов-инверторов позволяет избавиться от внешних индикаторных устройств, легко и просто считывать уровень напряжения по предварительно проградуированной шкале регулятора опорных напряжений, без особых трудностей построить коммутатор, обеспечивающий автоматическую подачу на вхоп испытуемого инвертора соответствующего напряжения, схем уровня напряжения на выходе инвертора, подачу требуемого опорного уров ня и индикации уровня напряжения на выходе испытуемого инвертора с помощью амплитудного импульсного селектора, работающего на индикаторный триггер, который управляет свечением индикаторной лампочки и работой сортировочного механизма «годеп» вЂ” «не годен».
Измерение потребляемого тока испытуемого инвертора производится путем подключения миллиамперметра 2б коммутатором 3 в цепь питания инвертора 1 при одновременной подаче на вход инвертора 1 соответствующего данной проверке напряжения.
А="то.:атпчес <ое устройство для испытаний транзисторных типовых логических элементовинверторов, содержащее канал проверки статических параметров, канал проверки параметров быстродействия, задающий генератор, ограничитель, буферный инвертор, инверторы, 10 инвертор-шаблон, узел регистрации величины задержки, пороговую схему, встроенный блок
T итания, коммутатор, индикаторный триггер, систему сигнализации, миллиамперметр, механизм загрузки кассет, механизм подачи и контактирования и сортировочный блок, отличаюи ееся тем, что, с целью повышения экономичности, точности и производительности испытаний, испытуемый инвертор подключен через механизм контактирования и коммутатор к каналу проверки параметров быстродействия, содержащему преобразователь постоянного напряжения в импульсное, вход которого г;одключен к коммутатору, а выход — ко входу импульсного амплитудного селектора, выход которого через коммутатор соединен со входом индикаторного триггера.