Частотный детектор

Иллюстрации

Показать все

Реферат

 

Союз Советских

Сощиалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬС ГВУ

Зависимое от авт. свидетельства № 253175

Заявлено 04.11.1972 (№ 1748489/2 6-9) с присоединением заявки №

Приоритет

Опубликовано 26.VII.197i3. Бюллетень № 31

Дата опубликования описания 6.XII.1973

М. Кл. Н 03d 3/02

Гасударственный камитет

Совета Министров СССР па делам изааретений и аткрытий

УДК 621.376.33(088.8) Авторы изобретения

А. В. Зенькович и С. И. Пятин

Заявитель

ЧАСТОТНЫЙ ДЕТЕКТОР

Известный частотный детектор по основному авт. св. № 253175 содержит два сумматора, одни из входов которых подключены к источнику входного сигнала через фазовращатели, а другие — через линию задержки, при этом выход каждого сумматора подключен ко входу схемы вычитания через последовательно соединенные усилитель и амплитудный детектор.

Этот детектор нормально работает при постоянстве амплитуды входного сигнала. Измене«ия амплитуды входного сигнала частотного детектора могут быть вызваны изменением уровня обрабатываемого сигнала и наличия в нем паразитной амплитудной модуляции. Для обеспечения постоянства амплитуды входного сигнала детектора обычно перед его входом включают ограничитель. Однако ограничитель на входе частотного детектора приводит к появлению искажений его выходного сиг«ала.

Целью изобретения является обеспечение нормальной работы частотно,о детектора при изменении уровня входного сигнала и при паразитной амплитудной модуляции.

Достигается она тем, что между выходами амплитудных детекторов включен сумматор, выход которого соединен с управляющими входами усилителей.

На чертеже представлена блок-схема описываемого детектора.

Входной сигнал через фазовращатели 1 и 2, которые вносят раь«ые, но противоположные по знаку фазовые сдвиги, подается на входы сумматоров 8 и 4. Другие входы сумматоров

5 соединены с источником входного сигнала через линию задержки б. Выходы сумматоров д и 4 подключены через усилители б и 7 с регулируемым коэффициентом усиления и амплитудные детекторы 8 и 9 ко входам сумматора

10 10 и входам схемы 11 вычитания. Выход сумматора 10 соединен с управляющими входами усилителей б и 7.

Напряжение на выходе сумматора 10 зависит только от амплитуды входного сигнала. При

15 замыкании цепи: выход сумматора 10 — управляющие входы усилителей б, 7 — начинается автоматическая регулировка усиления усилителей, и напряжение»а выходе схемы вычитания не зависит от амплитуды входного сиг20 нала.

Цепь автоматической регулировки усиления позволяет использовать предлагаемый детектор «ри изменении уровня входного сигнала и

«ри паразит«ой амплитудной модуляции, при

25 этом исключается ограничитель на входе детектора, искажающий детектируемый сигнал.

Предмет изобретен °"

Частотн ый в

391699

Составитель О. Гаврилина

Техред Л. Грачева Корректор Е. Миронова

Редактор Т. Иванова

Заказ 3254/2 Изд. № 813 Тираж 780 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 нормальной работы детектора при изменении уровня входного сигнала и при наличии паразитной амплитудной модуляции, между выходами амплитудных детекторов включен сумматор, выход которого соединен с управляюгцими .;ходами усилителей.