Устройство для фиксации частоты гетеродина приемника
Иллюстрации
Показать всеРеферат
Союз < в"- = "-"x
Соц!!алмстимеских
Республик
СПИ
ИЗОБ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от л т. сви LLòåëücòâà № ——. т!. 1;л. Н 04h 1 06
Заявлено 18.VI.1971 (№ 1669895, 26-9) с присоединением заявки № государствеиный комитет
Совета Мииистроа СССР оо делам изооретений и открытий
Приоритет-У.1К 621.374.35 (088.8) Опчбг!!!ков!!!н! 22.Vill.1973. Б!ог! icfc::, ¹ 34
Дата опубл!!коп:!т!ия оп;!с !иия 3.1.19 1
Автор пзобретеш!я
В. М. Родионов
Заявитель
УСТРОЙСТВО ДЛЯ ФИКСАЦИИ ЧАСТОТЫ
ГЕТЕРОДИНА ПРИЕМНИКА
Изобретение может быть использовано в э !октронных системах АПЧ для фиксации (запоминания) частоты управляемого генератора во время отсутствия управляющего напряжения, в частности в системах ФАПЧ однополосных радиоириемных устройств для
«Запоминания» частоты гетеродина при «Замираниях» пилот-сигнала.
Известно устройство для фиксации частоты гстеродина приемника, содержащее источник управляемого сигнала, блок .переключения, выход которого соединен с запоминающим конденсатором и через эмиттерный повторитель — с регулирующим элементом.
С целью уменьшения частоты ошибки, возникающей при фиксации частоты гетеродина, в предлагаемом устройстве источник управляемого сигнала через ключ подклиочен к дополнительному конденсатору, включенному между запом!!иающ!!и конденсатором и оощей шиной, параллельно которому включены последовательно соединенные усилитель, блок уровня и реле, причем выход блока переключения через диод соединен с источником питания, а через реле и другой диод — с общей шиной.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит блок переключения 1, запоминающий конденсатор 2, эмиттерный повторитель >, регулирующий элемент 4, ключ 5, диод б. дополнительный конденсатор
7, усилитель К блок уровня 9, реле 10, диодограиичитсль 11 тока и источник 12 управляемого сш.нала.
При налич!ш управляющего сигнала (ре:ки. 1! Слежения) б;!Ок 1 перекл}очения т!аходится в открытом состоянии и наиря>кение на запоминающем конденсаторе 2 устанавливаlо стся автоматически до уровня напряжения фазового детектора. Это напряжение через катодиый (эмиттерный) повторитель поступает на регулирующий элемент 4 и осуществляет управление частотой гетеродина приемника. В этом случае ключ 5 также открыт, поэтому напряжение на конденсаторе r равно нулю.
При отсутствии управля!ощего сигнала (режим «Запоминание») блок переключения
>! 1 и ключ 5 мгновенно закрываются и «Запоминание» напряжения на конденсаторе 2 происходит с помощью цепи авторегулирования.
Начиная с определенного момента времени, конденсаторы 2, 7 заряжаются за счет раз-5 ности то1:.Ов
1рееи =1обр — — !«теч. ер» где 1. -! — — вели шна обратного тока, протекающего через диод б; ! р.еч. .. — — вели шна суммарного тока утечки HH запоминающем конденсаторе 2.
Предмсг изобре гения!
ЭлЕ, гЕнгп пзиятц
Составитель Э. Гилииская 1 ехрс.! Л. Богданова
Редактор Т. Морозова
1 орректор О. Т)орина
",акав 5801 11зд. М 1858 Тираж 678
Ц11ИИП11 Государственного комитета Совета Министров СССР
IIo делам илг!оретени11 и с>fffpl,ITIIII
Москва, Ж-35, Раушская нао., и. 4 5
Поднисное
Пвл ти!! Кос громского уиривлcIIIIII Ifвдательств, иолиг1ии!ии! и книжной ) вовки
Так как величина обратною то!» !)ь!о!!1);!сTся всегда больше суммарных токов угсчки. поэтому напряжения н» конде;!с»тор»х и
7 возрастают. Как только напряжен.!I. н» з»помпнающем конденсаторе 2 превысит номинальное значение, сразу же на конденсаторе
7 образуется напряжение рассогласования, поступающее через усилитель 8 на блок уровня 9, который «опрокидывается», реле 10 срабатывает и конденсаторы 2 и 7 через замкнутые контакты реле 10 разряжаются до тех пор, пока напряжение на конденсаторе 7 не станет равным нулю, а напряжение на конденсаторе 2 не вернется к номинальному значению. Затем блок уровня 9 и реле 10 возвращаются в исходные состояния, а процесс регулирования возобновится, если уровень напряжег!ия на запоминающем конденсаторе
2 снова превосходит первоначальное значе.ние.
Такое регулирование поддерживает уровень напряжения на запомшгающей емкости неизменным в течение вссго врсмсш1 «Запоьм ина ни я».
Таким образом, з» с fcT полученного постоЯ !!НОГО 110 МJ)OE>II!0 II 3f J)clif<(. If!1 f1 11 а 3if1!О. .! Ннающсм конденсаторе 2 в II fuff!Ie всего времени «Запоминания» в предл»г»емом устройстве обеспечивается уменьшение частотной ошибки фикспруемон и»стоты гетеродина !!рпемник».
Устройство для фиксации 1»стоты гетероI!l;IIIII«!!р11емник11, содержащее источник управляемого сигнала, блок переключения, выход которого соединен с запоминающим конденсатором и через эмиттерный повторитель— и регулирующим элементом, отлича!Ощееся
15 тем, что, с целью уменьшения частоты ошибки. воз!шк»ющей при фиксации частоты гетеродина, источник управляемого сигнала ICJ)P3 К, 110г! НОДКЛIОЧЕН К ДОПОЛНИтЕ1ЬНОМУ конденс»тору, включенному между запоми20 нающим конденсатором и общей шиной, 113раллельно которому включены последовательно соединенные усилитель, блок уровня и реле, причем выход блока переключения черсз диод соединен с источником питан !я, а через нормально разомкнутые контакты реле и другой диод — с общей шиной.