Устройство для передачи-приема циклических номеров информационных блоков систематическогокода
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ II) 4I8987
Союз Советсва
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) Заявлено 24.05.72 (21) 1787925/26-9 с присоединением заявки (32) Приоритет
Опубликовано 05.03.1974. Бюллетень № 9
Дата опубликования описания 28.08.74 (51) М. Кл. H 04m 11j06
Гасударственный номитет
Совета Иинистров СССР но делам изооретений и отнрытий (53) УДК 681.327.8:621. .395 (088.8) (72) Авторы изобретения
Н. П. Крутякова, А. М, Шашин и И. Б. Белов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ-ПРИЕМА ЦИКЛИЧЕСКИХ
НОМЕРОВ ИНФОРМАЦИОННЫХ БЛОКОВ СИСТЕМАТИЧЕСКОГО
КОДА
Изобретение относится к синхронным системам связи для передачи дискретной информации по телефонным и широкополосным каналам связи в аппаратуре передачи данных с систематическим кодом и решающей обратной связью.
Известно устройство для передачи-приема циклических номеров информационных блоков систематического кода в системах с решающей обратной связью, содержащее на передаче блок кодирования и датчик циклических номеров передатчика, а на приеме — блок декодирования, вход которого объединен со входом накопителя, датчик циклических номеров приемника, выход которого подключен к блоку запоминания.
Цель изобретения — уменьшение избыточности информации. Достигается она тем, что в предлагаемое устройство на передаче введен сумматор, входы которого подключены к выходам блока кодирования и датчика циклических номеров, а выход связан со входом схемы «ИЛИ», ко второму входу которой подключен вход устройства, а на приеме введены первая и вторая схемы сравнения, ключевая схема, схема «И», так что выход блока декодирования соединен с одними входами схем сравнения, к другому входу первой схемы сравнения подключен выход датчика циклических номеров приемника, второй выход которого соединен со входом блока запоминания; к другому входу второй схемы сравнения подключен выход блока запоминания циклического номера; выход первой схемы сравнения
5 подключен ко входу схемы «И», выход которой подключен ко входу накопителя; а выход второй схемы сравнения соединен со входами накопителя и ключевой схемы, выход которой связан со вторым входом схемы «И».
10 На чертеже приведена структурная схема предлагаемого устройства.
Устройство содержит блок кодирования 1, датчик 2 циклических номеров передатчика, сумматор 3 по модулю «2», схему «ИЛИ» 4, 15 ключевую схему 5, вторую схему сравнения б, блок запоминания 7, схему «И» 8, первую схему сравнения 9, датчик 10 циклических номеров приемника, блок декодирования 11, накопитель 12.
20 Входная клемма А соединена с блоком кодирования 1 и схемой «ИЛИ» 4. Выход блока кодирования соединен со входом сумматора 3, второй вход сумматора — с выходом датчика
2, выход сумматора — со входом схемы
2s «ИЛИ», выход последней — с клеммой Б.
Входная клемма В соединена со входами блока декодирования 11 и накопителя 12. Выход блока декодирования связан со входами схем сравнения б и 9. Второй вход схемы срав30 пения 9 подключен к выходу датчика 10, а
418987
15 второй выход датчика 10 — ко входу блока запоминания 7. Выход блока запоминания соединен со вторым входом схемы сравнения 6.
Третий вход схемы сравнения 6 соединен со входной клеммой В, выход — со входами накопителя 12 и ключевой схемы 5, выход ключевой схемы — со входом схемы «И» 8, второй вход которой соединен с выходом схемы сравнения 9. Выход схемы «И» связан со входом накопителя 12 и клеммой Г.
Работает устройство следующим образом.
Информация от абонента через клемму А поступает последовательно в блок кодирования 1 и через схему «ИЛИ» 4 — в канал связи. Проверочные разряды кода из блока кодирования последовательно поступают на вход сумматора 3, где поразрядно складываются с очередным циклическим номером с датчика 2.
Такая проверочная комбинация через схему
«ИЛИ» 4 вслед за информационными разрядами попадает на клемму Б и затем в канал связи.
Информация, закодированная на удаленном конце канала связи, поступает через клемму Д в блок декодирования 11 и накопитель 12.
В накопителе она хранится до конца проверки на ее правильность.
В случае правильного приема информации в блоке декодирования 11 после декодирования должен быть зафиксирован циклический номер принятого блока информации. Он поступает на выходы схем сравнения 9 и 6.
На схеме сравнения 9 дешифрированный циклический номер сравнивается с ожидаемым номером, поступающим из датчика 10.
Если они не совпадают, со схемы «И» 8 выдается сигнал «Ошибка», информация в накопителе 12 стирается и запрашивается вновь.
Для исключения повторений информации, которые могут произойти после режимов переспроса, в блоке запоминания 7 запоминается циклический номер последнего выведенного абоненту блока. Дешифрованные циклические номера из блока декодирования 11 поступают также на вход схемы сравнения 6, где сравниваются с циклическим номером из блока запоминания 7. Сравнение разрешается только для циклического номера блока, пришедшего первым после блокировки прнемни20
50 ка, вызванной переспросом (для этого на вход схемы сравнения поступает специальный разрешающий сигнал z с клеммы В).
Если на схеме сравнения 6 обнаружен циклический номер уже выведенного абоненту блока, блок информации в накопителе 12 отпирается, и через ключевую схему 5 запрещается выход сигнала «Ошибка» со схемы «И» 8, так как переспрос информации в этом случае не нужен.
Данное устройство передачи-приема циклических номеров не требует специальных разрядов в кодограмме для передачи циклических номеров. Это позволяет уменьшить избыточность информации, ускорить передачу, а также избежать повторений информации.
Предмет изобретения
Устройство для передачи-приема циклических номеров информационных блоков систематического кода в системах с решающей обратной связью, содержащее на передаче блок кодирования и датчик циклических номеров передатчика, а на приеме — блок декодирования, вход которого объединен со входом накопителя, датчик циклических номеров приемника, выход которого подключен к блоку запоминания, отличающееся тем, что, с целью уменьшения избыточности информации, на передаче введен сумматор, входы которого соединены с выходами блока кодирования и датчика циклических номеров, а выход связан со входом схемы «ИЛИ», к второму входу которой подключен вход устройства, а на приеме введены первая и вторая схемы сравнения, ключевая схема, схема «И», так что выход блока декодирования соединен с одними входами схем сравнения, к другому входу первой схемы сравнения подключен выход датчика циклических номеров приемника, второй выход которого соединен со входом блока запоминания, к другому входу второй схемы сравнения подключен выход блока запоминания циклического номера, выход первой схемы сравнения подключен ко входу схемы «И», выход которой подключен ко входу накопителя, а выход второй схемы сравнения соединен со входами накопителя и ключевой схемы, выход которой связан со вторым входом схемы «И».
418987
Составитель Н. Герасимова
Техред 3. Тараиеико
Редактор Б. Федотов
Корректор М. Лейзермаи
Типография, пр. Сапунова, 2
Заказ 2110/6 Изд. № 621 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5