Распределитель импульсов
Иллюстрации
Показать всеРеферат
ВФФсбюзi аи
I ! ла еи вмф-мхимчарма
Фк4авеиа МБА,, аигз опис
ИЗОБРЕТЕНИЯ
Савз Советскии
Социалистимеских
Реслублик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 31.05.72 (21) 1791285/26-9 с присоединением заявки № (32) Приоритет
С;.ублпковано 25.03.74. Бюллетень ¹ 1!
Дста спубликования описания 26.08.74 (51) М. Кл. Н 03k 17 00
Н 03k 17/62
Гасударственный KGMHTBT
Совета Министров СССР оо делам изобретений и открытий (53) УДК 621.374.32 (088.8) (72) Автор изобретения
Ю. В. Трусевич (71) Заявитель (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
Изобретение относится к области вычислительной техники,и дискретной автоматики, в частности оно,может быть, использовало вместо .магнитных линий задержек, где требуются,импульсы малой длительности с:малым,регул|ируемым,интервалом следования.
Известен, распределитель импульсов, в котором .каждый каскад, содержит элемент задержки, .выполненный,на транзисторе, а,на входе включен тр,иггер.
Однако быстродействие такого распределителя ограничено .временем переключения триггера и временем восстановления зарядов .на .конденсаторах через цепи, нагрузочных резисторов.
Целью изобретения является увел ичение быетродейс гвия распределителя.
Для этого в каждый каскад введены две схемы «И» .и формирователь, импульсов, выполненный, например, на диодах с,накоплеОием заряда,:причем .вход первой схемы «И» подключен к выходу элемента задержки своего каскада, à ее выход — ко,входу формирователя импульсов своего .каскада и .ко входу элемента задержки следующего каскада, выход каждого формирователя импульсов подключен ко входу второй схемы «И» своего каскада, выход |которой является выходом соответствующего каскада устройства.
На чертеже представлена функциональная блок-|схема предложенного распределителя.
Устройство имеет n,êаскадов, каждый из которых содержит схемы «И» 1, 2, элемент задержки 3 и формирователь 4 узких импульсов, выполненный на диодах с накоплением заряда. Элемент задержки 3 состоит,из конденсатора, величина емкости которого выби рается,в соответствии с требуемой задержкой
10 и,импульсного диода, включенного, между и< точником 5 сигнала и конденсатором и ел жащего для разряда .последнего, после окон чания сигнала. Логические схемы «И» 1 и обеспечивают развязку элементов задержки "
15 и формирователей 4, усиление сигнала, нагрузочную способность .выходного импульса и условия для,получения узких импульсов с формирователя.
При |наличии сигнала,на входе диод элемен20 та задержки 3 запирается и его конденсатор начинает заряжаться,под действием тока:во входной цепи схемы «И» 1. При достижении на конденсаторе напряжения заряда, равного пороговому, схема «И» 1 выключается. Время
25 задержки определится как т = RC, где R— входное сопротивление схемы «И». При,выключении схемы «И» на входе формирователя 4 резко, изменяется уровень напряжения.
В зависимости от типа проводимостл полу30 проводниковых .приборов напряжение может
421123 д = X(t+ э)г
Предмет изобретен ия
Составитель Л. Багян
Текред Т. Курилко
Корректор А. Степанова
Редактор Е. Кравцова
Заказ 2104/11 Изд. № 661 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 5К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 быть различной полярности. Условием нормальной работы является наличие режима прямой проводимости через диод ic,накоплением заряда при отсутствии сиГнала на входе и,наличии за пирающего напряжения на диоде при подаче еа вход, распределителя miнала.
При действии,на входе распределителя сиг,нала схема «И» .на;входе формирователя сбрасывает выходное,на пряж е н ие до нуля.
Находящий ся в фор м иравателе диод с накоплением заряда запирается. В начальный момент .запирания обратное сопротивление его мало,из-за наличия на базе диода свободных зарядов.
За счет этих зарядов формируется короткий им пульс тока, отпирающий выходную схему
«И» 2, с выхода которой узкий импульс распределяется в канал. Одновременно с,петр вой схемы «И» 1 перепад напряжения, подается на элемент задержки следующего ка скада, который обеспечивает задержку т2 — — RC, где Сз— емкость установочного конденсатора в соответствующем элементе.
Последующее продвижение сигнала повторяет .процесс, опвса нный .выше..На выходах канальных элементов схем «И» сигналы palcпределяются .последовательно с задержкой, равной где n = 1, 2, 3, ...— количество элементов за5 держали;
t — задержка в i-том элементе; тэ — задержка в логическом элементе.
Распределитель целиком:выпол нен и интегральном,испол нен ии за исключением конден10 сатаров,,которые подбирают в режиме,настройки,.
15 Распределитель импульсов, каждый каскад кото рого содержит элемент задержки, отл ич а ю шийся тем, что, с целью увеличения быстродействия, в каждый каскад, введены две схемы «И» и формирователь импульсов, вы20 полненный, например, на диодах,с накоплением заряда, причем, вход, первой схемы «И» подключен к .выходу элемента задержки своего,каскада, а ее выход — ко входу формирователя импульсов своего каскада и ко входу
25 элемента задержки следующего каскада, выход каждого формирователя импульсов подключен ко входу второй схемы «И» своего каскада, выход которой является выходом соответствующего:каскада устройства.