Устройство для выделения фазомлнипулировлнныхсигналов

Иллюстрации

Показать все

Реферат

 

с ох ° и@те. ! o- ..;; . !а библио . екй .:.", х

ОПИ ДтНИ.Е „„,Д„„

ИЗОБРЕТЕния

Союз Советских

Социалистических

Республик ат

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства— (22) Заявлено 24.02.72 (21) 1751095/26-9 (51) М.1 л. Н 03d 3, 00 с пр!!соединетп!еа! заявки ¹ ——

Государственный комитет

Совета Министров СССР оо делам иэооретений и открытий (32) Приоритет—

Опубликовано 30.03.74. Б!о".,Iñòållü ¹ 12

Дата опубликования опт!сания 19.11.74

;53) УДЬ; 621.394.62 (088.S) (72) Автор .изобретен ил

И. В. Четыркин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ ФА301т1ЛН И ПУЛ ИРОВЛН НЫХ

СИГНАЛОВ

Изобретение относится к области электро связи и может применяться в радиоприемных устройствах.

Известны устройства для выделения фазомапипулировапных сигналов, содержащие формирователь импульсов кода, подключенный к выходу фазового детектора через синхронизированный интегратор, и формирователь синхроимпульсов, подключенный через фильтр поднесущей к выходу демодулятора, один из входов которого через фильтр несущей соединен с выходом высокочастотного сумматора, к одному из входов которого подключен модулятор, соединенный с выходом фильтра поднесущей, причем выход фильтра несущей через фазовращатель подключен к одному входу фазового детектора.

Однако в таком устройстве недостаточно полно используется энергия входного сигнала при выделении несущей, синхроимпульсоь и импульсов кода.

Цель изобретения — повышение помехоустойчивости.

Это достигается тем, что в предлагаемом устройстве к объединенным входам фазового детектора, демодулятора и модулятора подключены через общий коммутатор интегриру)ощие фильтры, выходы которых через другоп коммутатор, дополнительные модулятор и фязовращатсль подсоединены к второму входу высокочастотного сумматора, причем модулирующий еь од дополшггельного модулятора подключен к выходу формирователя импульсов кода, а выход формирователя синхропх!з пульсов соединен с входами сброса и!ггсгрпрующих фильтров и через триггер с. входямн управления обоих коммутаторов, На чертеже изображена блок-схеаtа»рeд лагаемого устройства для выделения сигналов.

Устройство для гыделеш!я сигналов содср>кит фазовьш детектор 1, синхронизированный интегратор 2, формирователь 8 импульсов кода в цепи выделения информации, фязовращятель 4, демодулятор 5, фильтр 6 несущей, фильтр 7 поднесущей, высокочастотньш сум:— матор 8, модулятор 9, допоlíèòñëüllûé фязовращатсль 10, формироьатель 11 cl»lxpolulпульсов, триггер 12, коммутатор 18, дополппII, тельньш коммутатор 14, интегрирующие фпльт1)!з! 15 и 16 н дополнительнып модулятор

17 в цепи выделения синхроспгнала.

Входной сигнал, например, манипулпрогаш!ый по фазе и содержащий сшгхронпзпру-!,, ющую составляющую

U, (t) = — Г!1., (f) cos (plpf + gp) + (9+ 17е(1 + )и в)п,-т + с -)) ° sin (pipf + !iÄ), 1 при передаче единицы кодл, Зв (— 1 прп передаче нуля код».

422064

Преу(в(ст и=,îáðåòåíèÿ

1 с

Составитель И. Четыркии

Тс. .ред Е. Борисова

1(оррсктср Н. Увакина

Г сдактор Е. 1(араулова

Би каз 4780 Изд. № 1431 Тираж 811

Ц11ИИПИ Государственного когиитста Совета Министро" СССР ио дсаа.в изобретсиий и открытий

Москва, 4(-35, Раушскаи наб., д. 4/5

Поди! иое.410Т., 3.иорскин иск

Т вЂ” длительность симьола; (k — 1) Т 1- k Т,k=1,2, подается па обьединенпые входы фазового детектора 1, демодулятора 5, модулятора 9, и также на входы интегрирующих фильтров

15 и 16 через коммутатор 18. Демодулятор 5, модулятор 9, фильтры б и 7 и сумматор 8

Вкл(0 (епы ъ(ежду сооой так, что образу(от гснериру(ощее кольцо, в котором из синхронизиРУIoll(c!I сосТВВ 15IIQI!(cii входпог0 ci" i II 3 I 2 U c выделяется сигнал U „(t) = ty„Sil((гоо(+

+ q.D) НССущей П СНПХрвОСИГПаЛ U I (t) =

/2. с

== V7 Sill (— -. t+q). Сигнал U Ä iiecvligeil 7. подается через фазовращатель 4 на фазовый детектор 1, на выходе которого установлены интегратор 2 и формирователь 8 импульсов кода, выделяющий напряжение Х; (t).

Синхроимпульсы символ(и(оп частоты U„, с формирователя 11, подключенного к фильтру

7 поднесущей, пода(отся на входы сброса интегратора 2, интегрирующих фильтров 15 и

16, и также на триггер 12, управляющий работой коммутаторов 18 и 14. Коммутаторы 18 и

14 работают так, что па каждом тактовом интервале Т подключен вход одного фильтра и выход другого.

Для повышения помехоустойчивости на вход фильтра б несущей, установленного в гепсриру(ощем кольце, через высокочастотпьш сумматор, 8, дополнительные фазовращатель

10, модулятор 17 и коммутатор 14 подгнотся

i!oo iepeqIIo сигналы U! и Ьв C IIII i crpiipy!Oil(I! i фильтров 15 и 16, обеспечивающих за;(ер>кку входных сигналов па длительность тактового интервала. Дополнительный модулятор 17, управляемый выделенными импульсами кода

Х,- (t), устраняет манипуляцию по фазе сигп",ла U с выхог(H коммi татора 14, а доно,чпите,l! пьп фазовращатсл; !0 обсс .счш ает псобхо,(П:иое фаЗПРОВOIIIIC СГО ДЛЯ СKММПРОВаПИЯ В

) (с: и несущей. б устройство для выделения фазоманипулп10 роваш:ь(х сшпалои, содержащее формироватЕЛь I!МПуЛЬСОВ КОда, ПОдКЛЮЧЕННЫй К ВЫХОду фазового детектора через синхронизированнып

iI; eI.pa I op, вход сброса которого подсоединен к «ыходу фор;i:;рователя сипхроимпульсов, 18 вход последнего подкл(очен ilcp03 ipH;IbTp подпссущей и вь(оду дс;;;одулятора, один из Входо", которого через фильтр несущей соединен с выходом высокочастотного сумматора, к од".ому нз входов последнего подключен модулятор, один из входов которого подключен к выходу упомянутого фильтра поднесущей, прп (ем выход упомянутого фильтра несущей через фазовращатель подсоединен к одному пз ьходов упомянутого фазового детектора, от.п(ча1ощееся тем, что, с целью повышения помехоустойчивости, к объединенным входам фазового детектора, демодулятора и модулятора подключены через общий коммутатор ш.гсгрирующие фильтры, выходы которых че-. рез другоп коммутатор, дополнительные модулятор и фазовращатель подсоединены к второму входу высокочастотного сумматора, причем модулирующий вход дополнительного модулятор (подключен и выходу формирователя импульсов кода, и выход формирователя синхроимпульсо» соединен с входами сброса интегрирующих фильтров и через триггер с входами управления обоих коммутаторов,