Устройство для выделения младшего значащего разряда слова

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

<>427340 (61) Зависимое от авт. свидетельства— (51) М. Кл. G 0619/18

G 06f 7/38 (22) Заявлено 24.02.72 (21) 1751037/18-24 с присоединением заявки №вЂ” (32) Приоритет—

Опубликовано 05.05.74. Бюллетень № 17

Дата опубликования описания 05.02.75

Государственный комитет

Совета Министров СССР оо делам иэооретений и открытий (53) УДК 681.325.66 (088.8) (72) Автор изобретения

A. А. Бурцев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ МЛАДШЕГО

ЗНАЧАЩЕГО РАЗРЯДА СЛОВА

Изобретение относится к вычислительной технике и может быть использовано для определения приоритетного сигнала, зафиксированного в разряде регистра слова.

Известные устройства для выделения младшего значащего разряда в двоичном слове с использованием сумматора содержат регистр анализируемого слова, регистр константы, схему формирования дополнения, схемы логического умножения.

Целью изобретения является упрощение устройства.

Сущность изобретения заключается в том, что в устройство введена схема преобразования, каждый вход которой соединен с выходом соответствующего разряда регистра слова, одноименный выход — подключен к входу соответствующего разряда сумматора.

На чертеже представлена схема устройства, состоящего из регистра слова I, схемы преобразования 2, сумматора 3. Схема преобразования выполнена на схемах совпадения 4— б. Сумматор имеет вход 7 младшего разряда и выход 8.

Любой двоичный код числа в общем случае может иметь следующее расположение значащих разрядов: 1001000. Этот код преобразуется и приобретает вид: 0000111.

Преобразованный код числа подается на вход сумматора и за счет прибавления «едпницы» в младший разряд в результате переноса происходит выделение первого значащего р аз р яда: 00010000.

В устройстве нулевые выходы триггеров

5 регистра слова 1 соединены с разрядными схемами совпадения 4 — б, за исключением триггера первого разряда, нулевой выход которого подключен ко входу первого разряда сумматора и к преобразующей схеме совпадения 4 второго разряда. Остальные входы сумматора соединены с одноименными выходами схемы преобразования (с выходамн схем совпадения 4 — б), причем выход предыдущей схемы совпадения связан со вторым входом последующей.

При отсутствии сигналов на регистре все выходы преобразующей схемы имеют «ед;шич ные» потенциа".û из-за наличия последних на нулевых выходах разрядных триггеров регистра.

При появлении сигнала на любом разряде регистра l (например, во втором разряде), начиная с этого разряда, выходы всех старших разрядов схемы преобразования приобретут «нулевые» значения, так как «нулевой» потенциал нулевого выхода триггера рассматриваемого разряда (второго) закроет сУему совпадения 4, которая закроет схему совпадения следующего разряда (5) и т. д. до з0 схемы совпадения последнего разряда (b).

42734Ю z !

Il !

Составитель А. Жереиов

Техред А. Камышиикова Корректор И. Симкина

Редактор Т. Орловская

Заказ 1718/563 Изд. № 825 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. «Патент>

Преобразованный код подается на сумматор, на другой вход которого поступает двоичный код «единицы», и производится арифметическое сложение. В результате выделяется первый значащий разряд анализируемого слова, записанного в регистр.

Предмет изобретения

Устройство для выделения младшего значащего разряда слова, содержащее регистр слова, сумматор, вход младшего разряда которого соединен со входом устройства, выход которого подключен к выходу сумматора, отличающееся тем, что, с целью упрощения устройства, в пего введена схема преобразования, каждый вход которой соединен с выходом соответствующего разряда регистра слова, одноименный выход подключен ко входу соответствующего разряда сумматора.