Центр^ализовамный регистр-автоматической телефонной станции- ч
Иллюстрации
Показать всеРеферат
(ii) 433647
ОП ИСАНИЕ и ЗОЫРИтЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик,л Ф+
Ф,-
4 з(» (61) Дополнительное к авт. свид-ву(22) Заявлено 20. 03. 71.(21) 1635657/26-9 (51) N. Кл.
Н 04т 3/50 с присоединением заявки №(23) Приоритет—
Гооударотаенный иомнтет
Совета о(инистроа СССР но делам изобретений и открытий
Опубликовано25. 06. 74. Бюллетень № 23
Дата опубликования описания 22 О9.7 (53) УДК621.395. 344 (088. 8) В.В.Арцишевский, А.В. Белозеров, М.Б.Виногор, М.Х. Гончарок, Е.С.Запасская, H.Ï.Èâàíîâà, Я.Г.Кобленц, А.М.Литманов и
Д.A.ßêoâåíêî (12) Авторы изобретения (71) Заявитель (54 ) ЦЕНТРАЛИЗОВА1И1ЫЙ РЕГИСТР. АВТОМАТИЧЕСКОЙ ТЕЛЕФО11НОЙ СТА}ШИИ
Изобретение относится к оборудованию
«вчоматической телефонной станции (ATC ) °
Известны АТС с централизованным рет истром (11Р)-устройством, которое фик< ирует номер, набираемый абонентом, и 5 передает этот номер в приборы управления ступеней искания.
В известном 111=, содержашем блок памяти, подключенный к усилителям записи-считывания и блоку управления, соединенному с подключ юшим устройством, которое подключено также к блоку центральной логики и к выходному устройгтну, соединенному с согласуюшими комплектами, кодовыми преобразователями и 15 кодовыми приемниками, работа по распознаванию фяз обслуживания выполняется путем циклического опробования состояния шлейфа, причем текушее состояние шлейфа сравнивается с предыдушим состоя- 20 нием, предварительно записанным в блоке памяч и.
В известных ЦР связи между узлами центральной логики функционально построены по принципу параллельной работы мно- 25 гих узлов. Вследствие этого, а также с учетом многих перекрешиваюшихся и перестраиваемых связей между узлами и внутри узлов, в известных HP усложнено выявление возможных сбоев, которые при большой централизации оборудования могут привести к аварийной ситуации.
Известные IlP характеризуются низкой надежностью работы.
Бель изобретения - повышение надежности работы HF
Это достигается за счет того, что в
ЦР дополнительно введены синхрот енератор, таймер и блок промежуточных формирователей с ячейкой контроля, соединенными с дополнительно введенным устройством контроля, причем таймер, управляемый синхрогенератором, подключен к блоку центральной логики, который через блок промежуточных формирователей соединен с усилителями записи-считывания, подключенными через устройство контроля к блоку центральной логики.
Узлы блока центральной логики функционально соединены между собой по
433647 схеме последовательной работы, т.е. функционируют по принципу от начала к концу" таким образом, что последующий узел блока может быть запущен тогда и только тогда, когда в предыдущем узле 5 (узлах) выполнены условия его запуска.
Йля этого к каждому узлу блока центральной логики подключен связанный с выходами предшествующих узлов индиви: дуальный импульсный генератор, выцолняюший также логические функции. Общий синхрогенератор подключен к индивидуальным импульсным генераторам блока цент ральной логики. (Предлагаемый UP отличается от известных также особенностями выполнения индивидуальных импульсных генераторов узлов центральной логики, синхрогенератора и промежуточных формирователей.
На фиг. 1 представлена блок-схема предлагаемого ЦР; на фиг.2 — основные связи узлов блока центральной логики; на фиг.З вЂ” диаграммы переходов состояний входного (а ) и выходного (б) узлов центральной логики; на фиг.4- индивидугальный логический импульсный генератор
Э на фнг. 5 - блок-схема н принципиальная схелга синхрог енератора; на фиг. 6 — промежуточный форлгирователь; на фиг. 7блок-схема устройства контроля; на фиг.
8 — подключающее устройство ЦР; на фиг.9 — блок-схема кодового преобразователя; на фиг,10 — функциональные связи регистра при фазе "занятие; на фиг.11= функциональные связи регистра при наборе номера; на фиг. 1 2 — функциональные связи регистра при занятии кодового приемника; на фиг. 13 - функциональные связи регистра при обмене информацией с кодовым приемникол1 маркера генера- 4О тора импульсов; на фиг. 14 - функциональные связи регистра при батарейной передаче; на фиг. 15 — временная диаг раЪ|ма работы синхрогенератора.
Цр (см.фиг.1 ) содержит блок 1 цент- 45 ральной логики, к которому подключены
1 синхрогенератор 2, и устройство 3 конч роля. К блоку 1 центральной логики подключены таймер 4, усилители 5 записисчитывания, подключающее устройство 6, связанное с выходным устройством 7, которое, в свою очередь, связано с саг.ласующими комплектами 8, кодовыми преобразователями 9 и кодовыми приемниками
10. В схему ЦР входит также связанный с усилителями 5 блок 11 памяти, управляемый от синхрогенератора 2 через блок
1 2 управления, подключенный к подключаю шему устройству 6. Синхрогенератор 2 связан также с подключающим устройст- 6О вом 6, таймером 4 и усилителями. 5 записи«считывания, с которыми связано также устройство 3 контроля. Усилители
5 связаны с блоком 1 центральной логики через блок 13 промежуточных формирователей с, ячейками контроля.
Узлы блока 1 центральной логики (см.фиг.2) содержат входной узел 14 и связанный с ним выходной узел 15. Входной узел 14 распределяет функциональные связи регистра во время набора номера, а выходной узел 15 распределяет функциональные связи регистра в период выдачи информации, Входной узел 14 связан физическими цепями со счетчиком 16 набора и счетчиком 17 числа записанных цифр, а выходной узел 15 — со счетчиком
18 батарейных импульсов и счетчиком
19 числа выданных цифр. Имеется также цепь между входным узлом 14 и счетчиком 20 времени. По указанным цепям узлы 14 и 15 связаны с перечисленными счетчиками.
Счетчики 17 и 19 подключены также к определителю 21, который выходом подключен к выходному узлу 15. Счетчик 17 подключен к узлу анализатора 22, связанному цепью взаимодействия с выходным узлом 15 и цепью управления с входным узлом 14. Каждый перечисленный элемент блока 1 центральной логики связан с блоком 11 палгяти, а входной 14 и выходной 15 -a>sa связаны цепями взаимодействия с подключающим устройством
6.
К каждому узлу блока 1 центральной логики подключен индивидуальный импульсный генератор 23 (см.фиг.4), который выполнен на основе импульсного логического трансформатора 24 с сердечником из материала с прямоугольной петлей гистерезиса (ППГ). На сердечник трансформатора 24 нанесена входная обмотка 25, к которой подключен выход предшествующего узла блока 1 центральной логики, и входная обмотка 26, к которой подключен выход синхрогенератора 2. На фиг.4 для простоты показана только одна входная обмотка 25, но число этих обмоток может быгь различно и зависит от числа узлов блока 1 центральной логики, предшествующих по отношению к узлу, котс рому придан конкретный импульсный гене- ратор 23. На сердечник трансформатора
24 нанесена также обмотка 27, подключенная к аноду диодного тиристора 28, к катоду которого подключены параллельно соединенные нелинейный дроссель 29 и конденсатор 30. Выходная обмотка 31 подключена к последовательному соеди433 гг:г47
35 нению нагрузки (т.е. узла, которому при« дан данный импульсный генератор 23) и формирующего дросселя 32. Последний подключен к аноду диодпого тиристора
28. 5
Благодаря отмеченнь м входным связям имг.ульспый генератор 23 йри описай-. ном выполнении реализует логическую функции, разрешая работу данного узла центральной логики тогда и только тогда, 10 когда выполнены необходимые условия во всех предшествующих узлах центральной логики.
К синхрогенератору 2 подключены входные обмотки импульсных генераторов 23 15 узлов блока 1 центральной логики (см. фпг.5). Синхрогенератор 2 выполнен в виде последовательно соединенных задающего генератора 33 и нескольких формирователей 34 по числу тактов работы рег истра. Каждый формирователь 34 (см. фиг.5 ) содержит последовательно соединенные линейный трансформатор 35, диодный тиристор 36 и конденсатор 37. На сердечник нелинейного трансформатора 25
35 каждого из формирователей 34 нанесена обмотка 38 предшествуюгцего ему формирователя 34. И зарядную цепь конденсатора 37 (на фиг.5 не показана) включены входные обмотки игцпгвидуаль- 30 ных импульсных генераторов 23, принимаюшпх участие в гакте работы регистра, соответствующем данному формирователю
34.
Каждый формирователь 34 илпеет два выхода, служащие выходами синхрогенератора 2. К выходам формирователя 34, ня которых поивляютси "короткие" импульс:ы, поцключеньг входные обмотки всех индивидуальных импульсных генераторов 40
23, бл >к 12 управления блоком 12. пагляти, подкшочаюшее устройство 6 и таймер 4. Выходы последовательно работающих формирователей 34, на которых ггоившгн>тся "длинные" импульсы (разрядные пепи конденг:аторов 37), объединены, нащ>плпер, по трн, и служат для подклк чения узлов блока 1 центральной логики, а гакже блока 13 промежуточных формирователей с ячойкялги контроля, который включен между узлами блока 1 центральной логики и усилителями 5 записи-счи-! ьгвонии.
1!1 омежу i очные фо1глпирователи блока вк>ггочениые между узлами блока 1 55 ш.нl f÷ìí,íîé логики и усилителялги 5 записисчгггыьяггия (см.фиг.6), могут быть выпол- нены на попарно соединенных диодгго-дросс :льггьгх элементах. В каждой паре содержа гси двя дросселя, например дроссели 60
39 и 40, и два диода, например диоды 41 и 42 Одни концы диодов 41 и 42 включены к дросселя.л 39 и 40, начала которых имеют общую точку 43, присоединенную к узлам блока 1 центральной логики.
Каждая пара дросселей (например дроссели
39 и 40) имеет встречно включенные обмотки, которые присоединены к соответствующему усилителю 5 записи-считывания и соответствующей контрольной ячейке 44 промежуточного формирователя блока 13.
Контрольная ячейка 44 выполнена на сердечниках 45,46, через которые прошиты обмотки от каждого прямого и инверсного выхода каждой пары диодно-дроссельных элементов данного промежуточного форлгирователя блока 13. Их входные обмотки подключены к синхрогенератору 2, на выходы разрядной цепи конденсатора 37, где появляются длинные импульсы. Ячейки
44 контроля промежуточных формирователей блока 13 подключены к входам устройства 3 контроля.
Устройство 3 контроля (слп.фиг.7 ) содержит периферийные ячейки 44, 47 и т.д. во всех контролируемых узлах регистра (контрольная ячейка 44 промежуточного формирователя блока 13 является одной из таких периферийных ячеек устройства
3 контроля). Каждая периферийная ячейка
44, 47 контроля подключена к соответствуюшему ей триггеру 48 централизованной части устройства 3 контроля. Все триггеры 48 включены по отношению к импульсным генераторам 49 каскадно. Выходы .триггеров 48 подключены к анализатору
50 ошибок, а выходы последнего — к входному узлу 14 блока 1 центральной логики.
Подключающее устройство 6 (сльфиг.8) выполнено на трансформаторных сердечниках-с 1(ПГ и функционально разбито на секции по числу согласующих комплектов
8. В каждой секции имеется один трансформатор для обеспечения диггамического режима работы выходных устройств 7 и несколько трансформаторов по числу реле и согласуюшем комплекте 8. Каждый трансформатор в секции снабжен тремя обмотками. Одна подключена к узлам блока 1 ! центральной логики, вторяи — к блоку 1 2 управления блока l 1 памити, а третья— к синхрогенератору 2 (к выходу, «гя к<ътором появляются длинные импульсы", см. фиг.5). Прошивка каждого последнего трансфорллятора в секции выполнена таким образом, что импульсы, поступяюшие из блока 12 управления на эту облготку, предшествуют по времени импульсам, поступаюшим из того же блока 12 ня
433647 остальные сердечники данной секции, Поэтому импульс считывания данной секции одновременно является сбросовым для последующей секции.
Кодовый преобразователь 9 (см.фиг.9) содержит блок 51 занятия и освобождения, подключаемый к узлам блока 1 цент» ральной логики, например, при помощи выходного устройства 7 и подключающего устройства 6. К выходу блока 51 занятия и освобождения подключен блок 52 управления, управляк>ший двумя блоками: бло» ком 53 преобразования сигналов кодового приемника регистра и блоком 54 преобра» зования сигналов централизованного реистра. Соответственно блок 53 по его второму входу подключен к кодовому приемнику 10 регистра, а выход связан, например, через выходное устройство 7 и подключающее устройство 6 с узлами блока 1 центральной логики. Таким же образом подключен к узлам блока 1 цент» ральной логики второй вход блока 54, к выходу которого подключается кодовый приел4ник маркера, Кодовый приемник 10 регистра связан со вторыл входол блока
52 управления через блок 55 опознавания сигналов кодового приемника регистра.
На диаграмме (см.фпг.З ) показаны переходы состояний (фаз обслуживания), причел> на фиг.3,а представлена диаграмма перехода состояни.",, управляемых входным узлом 14 блока 1 центральной логики, а на фиг.З,б - диаграмма переходов состояний, управляемых выходным узлом 15 блока 1 центральной логики (исходные состояния обозначены "Исх., рабочие сос> ояиля - римскими ц«фрами).
Н» фиг.10-14 представлены функцис нальцые связи между узлами на различных ф >зах работы.
Прп занятии регистра и замыкании шлейф» (шл) входной узел 14 переходит в состояние J., которое характеризуется тем, ч>о функциональные связи, устанавлнв>>юнл>вся в этом состоянии входного узла 1-1, приводит к срабатыванию реле в согласуюшел комплекте 8 и начинается счет времени от таймера 4 (см.фиг.10).
В состоянии Х счетчик 20 времени отсчитывает интервал .10 сек. Если абонент не начал набора, то по истечении этого времени входной узел 14 переходит s
co<".òîÿHèå У1 (отбой), в котором формируются сигналы на отбой согласующего комплекта 8 и далее возвращение в исходное состояние регистра (фиг.З).
Если абонент начал набор (шл), то входной узел, как показано на фиг. 3, переходит в состояние Ц и далее, через
25
35
45 фиг.12). Ипфорл>ация из кодового преобразователя 9 поступает через подключеншее у-,тройство 6 в выходной узел 15.
Этот сигнал передается в счетчик 19 числа выданных цифр для определения порядкового нолеера цифры, которун> необходимо передать. Получив от счетчика 19
55 информацию, имеющееся в блоке 11 памятен запоминаю нее устройство цифр выдает эту информацию по команде из выходног< узла 1 5 в кодовый преобразователь 9 через подключающее устройство 6. Передача ведется в коде "2 из 5 . Кодовый
15
"8 цикл, в состояние Щ Состояние П введено для лучшей помехозашишенности. В состоянии Ш входной узел 14 при помощи счетчика 20 времени анализирует длительность размыкания шлейфа и при замыкании последнего переходит в состояние 1У. В состоянии 1У при помощи определителя 21 осушествляется анализ замкнутого состояния шлейфа. При окончании отсчета выдержки (кв) происходит переход в состояние У и выдача сигнала на запись первой цифры, регистрируемого счетчиком 17 числа записанных цифр. В состоянии У происходит отсчет межсерийного интервала при помощи счетчика 20 времени и определителя 21; в случае длительного ненабора абонентом следующей цифры ему посылается отказ. При дальнейшем наборе регистр переходит в состояние УШ, а затем в состояние Ш. Аналогично работают узлы по приему серии импульсов, пока входной узел 14 не получит из анализатора 22 сигнал набор окончен (НО). На фиг. 11 показано функционирование узлов блока
1 центральной логики при наборе номера.
После окончания набора входной узел
14 переходит в состояние Х, характеризующееся тем, что через подключающее устройство 6 срабатывает соответствующая комбинация реле в согласующем комплекте 8 для осуществления запроса маркера. В состоянии Х входной узел 14 находится все время, пока происходит обмен информацией между регистром и маркером. Обработку этой информации и состояние новых функциональных связей осуществляет выходной узел 15 (см. диаграмму, фиг., 3,б).
Ло начала выдачи иифорл>ации выходной узел 15 находится и исходном состоянии.
После сигнала начала выдачи из анализатора 22 выходной узел 15 переходит в состояние Х, в котором происходит занятие кодового преобразователя 9 и запрос в с> орону генератора илшульсов. Обмен информацией между маркером и регистром происходит следующим образом (см.
433647
9 . преобразователь 9 удерживается из выходного узла 15 на время передачи (фиг.
13).
Узлы блока 1 центральной логики при батарейном способе выдачи информации работают следующим образом (см.фиг.14) °
При поступлении из кодового приемника
10 сигнала о переходе на батарейную передачу выходной узел 15 переходит в состояние D. В состоянии Ц при помощи таймера 4 и батарейного счетчика 18 отсчитывается межсерийный интервал.
Затем выходной узел 15 переходит в состояние Щ в котором из запоминаюшего устройства цифр блока 11 памяти по показанию счетчика 19 выдачи в батарейный счетчик 18 перезаписывается очередная цифра и нри помощи таймера
4 каждые 10 y сек происходит вычитание показаний батарейного счетчика 1 8.
Одновременно через подключающее устройство 6 работает батарейное реле в согаасуюшем комплекте 8. B исходном состоя.— нии батарейного счетчика 18 выходной узел 15 вновь переходит в состояние П, где вновь отсчитывается межсерийный интервал, и так до тех пор, пока определитель 2 1 не укажет на равенство показаний счетчика 17 записанных и счетчика
19 выданных цифр. Совпадение этих показании приводит к освобождению регистра
Работа синхрогенератора 2 может быть уяснена из описания работы любого формирователя 34, вхоцчшегр в схему синхрогенератора 2 (см.фиг.5.). В обмотку 38 поступает импульс от предыдущего формирователя 34 (а в обмотку 38 первого формирователя 34 - от задающего генератора 33). От момента пробоя диодного тиристора 36 до моменга появления тока в нагрузке проходит определенное время, зависящее oò длительности насыщения трансформатора 35, вследствие чего импульс тока любог о формирователя 34 будет следовать за импульсом предшествую= щего формирователя 34 и предшествовать импульсу последующего формирователя 34.
Импульс разряда конденсатора 37 определяется временем насыщения дросселя в этой цепи, а вследствие того, что импуги сы заряда конденсаторов 37 (короткие импульсы ) сдвинуты, при обьединении, например, трех последовательно работающих формирователей 34 по току разряда общий разрядный импульс увеличивается как по амплитуде, так и по длительности. Он используется, наряду с короткими импульсами, для организации правильной работы узлов UP. Временная диаграмма следова! ния коротких и длинных импульсов показана на фиг.15.
Генератор 23 (см,фиг.4) работает только в том с ае, если выполняются условия. его запуска, которые поступают на вход 25 от блока, который функционировал в предыдущий момент времени. На вход 26
:циклически приходят короткие импульсы от синхрогенератора 2 в момент времени, отведенный на функционирование узла, который запитывается от данного импульсного генератора 23. Если выполняется условие запуска генератора 23, то после " поступления импульса по входу 25 сердечник трансформатора 24 перемагничивается в противоположное состояние. Однако из-за наличия диода 56 это не приводит к запуску генератора 23. После поступления импульса синхрогенератора 2 сердечник щ трансформатора 24 возвращается в исход.ное состояние, однако наводимое на вторичной обмотке напряжение приводит к пробою диодного тиристора 28, вследствие чего генератор 23 запускается и реализуется логическая фуакция в данном узле 11Р.
Вследствие колебательного характера заряда конденсатор 30 окаже.гся -аряженным дс напряжения больше питающего.
Дрсссель 29 — нелинейный; время насы30 шения этого дросселя выбирается таким образом, чтобы оно было больше времени восстановления диодного тиристора 28.
Поэтому последний восстанавливается до прихода следукниего импульса запуска. Для
35 "очистки" трансформатора 24 на него нанесена еше одна обмотка 27, вкшоченная последовательно с нагрузкой, которая при запуске генерытсра удерживает состояние намагниченности грансфсрм -T<)pB B исход40 нем состоянии. П:>следовательно с нагрузкой включен дроссель 32. В коли» формирования тока, когда напряжение на конденсаторе 30 оказывается выше питавшего напряжения, через нагрузку начинает про45 текать противоположный по знаку ток восстановления. Этим током дроссепь 32, сердечник которого выполнен на материале с ППГ, переводится в против<>положнсе состояние намагниченности. В момент
50 возникновения перенапряжений практически все они оказываются приложенными к этому дроссешо.
Функция промежуточных формирователей блока 13 (см.фиг.6) состоит в формиро55 ванин импульсов определеннЫ амплитуды и длительности, а также в получении как прямых, так и инверсных сигналов. Ках дый промежуточный формирователь (ПФ) блока 13 заменяет значительную часть
60 имекипихся в прототипе оконечных каска7 25
Сигналы от предварительных каскадов усилителей считывания воздействуют поразрядно иа каждую пару сердечников (57 и 58,59 и 60 и т.д.) таким образом, »».о состояние намагниченности сер- 30 де шиков оказывается противоположным.
Вывод ииформации из ПФ осушествняется с иомошью одного импульсного генератора, выход которого нагружен ия миэговитковые обмотки всех пар сердечников.
В соответствии с ин»(»ормацией, поступившей с пяти предварительных каскадов усилителей чтения, ток с выхода генератора пройдет по прял»ой или инверсной ветвям в кажЪ дой из иятн цепочек, поступая в соответствуюшие блоки lP.
Каждой паре сердечников 57 и 58,59 и 60 т.д. Может быть придано еше по одному тра»»сфорл»аторному сердечнику 61, 62 и r.ä., обл»отки которых используются в устройстве индикации при ручнол» контроле функционирования llP. Цепи обмоток этих
»..ердеч»»»»ков выведены на соответствуюший ря»ъел дня соединения с устройствами
50 и»»иикаиии. Стирание информации в сердечн»»ках 11Ф осушествняется с помошью длинного ил»иунься, иостуиаюшего из синхроген»рятора.
Иодкиоча»о»»»ее устройство 6 работает в четыре такта.
Рассл»о»р»»л» работу его первой секции.
В первом такте из устройства управления поступает импульс на (+1 )-й сердечник первой секции. На вторичной обмотке
» ряисформируется сигнал, который исполь60
11 дов усилителей считывании,а наличие прямых и инверсных сигналов дает возмож ность построения более простых схем в узлах блока 1 центральной логики. Прямые и инверсные сигналы формируются 5 с помошью группы сердечников, число которых, включенных последовательно, ограничивается нагрузочной способностью.
Практически один формирователь заменяет пять оконечных каскадов усилителей 10 считывания.
Многовитковые обмотки сердечников образуют пять последовательно соединенных ветвей, в каждой из которых имеется две параллельно включенные обмотки, 15 разделенные диодами. Цепи этих двух обмоток в каждой нз пити ветвей образуют прямой и инверсный сигнал разряда. Каж дая из пити ветвей соответствует определенному разряду. Таким образом, в 20 нашем случае ПФ позволяет получить прямые и инверсные сигналы (например, »mr ) Х,Х,Х,Х,Х и ..,X,Х зуется в усилителях 5 записи-считывания для организации сброса схемы в исходное положение.
Во второй такт поступают сигналы из узлов блока 1 центральной логики. Эти сигналы приводят к перемагничиванию всех одноименных сердечников всех секций. На обмотках, которые использу.отся для управления выходными устройствами 5, наводится сигнал, íî его полярность такова, что
Ъ он не приводит к срабатыванию выходных устройств 5 всех секций.
В третий такт из устройства управления приходит импульс, который переводит сердечники трансфорл»аторов первой секции в исходное состояние, одновременно способсч вуя возникновению на (+ 1 ) — м сердечнике второй секции импульса напряжения, который используется в выходном устройстве для организации сброса. При возврашеиии сердечников первой секции в исходное состояние на управляюших обмотках возникают импульсы напряжения, полярность которых такова, что они приводят к срабатыванию соответствуюших формирователей в выходном устройстве.
B четвертый такт на все трансформаторы иодключаюшего устройства подается длин»»ый" импульс подготовки, который ! переводит все сердечники устр. йства 6 в исходное состояние. Проявляюшиеся при этом сигналы иа соответствуюших обмотках каждой секции ие превышают Hoph;.û срабатываний выходных устройств из-зя медАе»»»»ого перемагиичиваиия этих сердечников.
Предл»ет изобретения
Централизованный регйстр автоматической телефонной станции, содержаший блок пал1яти, подключенный к усилителям записи-считывания и блоку управления, соеди-ненному с подкнючаюшим устройствол», которое подключено также к блоку централь-. ной логики и к выходному устройству, соединенному с согласуюшими комплек»ами, кодовыми преобразователями и кодовыми приемниками, о т л и ч а ю ш и и с я тем, что, с целью повышения надежности работы регистра, в него дополнительно введены синхрогенератор, таймер и блок промежуточных формирователей с ячейками контроли, соединенными с дополнительно введенным устройством контроля, причем таймер, управляемый синхрогенератором, подключен к блоку центральной логики, который через блок промежуточных формирователей соединен с усилителями записисчитывания, подключенными через. устройство контроля к блоку центральной логик»».
433647 (1
1 (l ( иск(Г
1
I ЦП ! !
l
1
1
I и3 УУ
ЗУ
1
Длин ! urn
1сюкци
125 n l
2 сюди
2 З а+1
Л CPK
1 23 и-1
l
1
I
1
1
1
433647
4ъг. 15 ! зелактор A .ЗАНЯТЬИ Ш!
Состави1еаь Jf.Г щтмнн
Н.Гоксич
Тех ред O,f t ó ãîeàÿ Корректор ! .ll e6eaeBB
Заказ P фф Изд. М g $g Тираж ф фУ Подписное
11!1ИИ!1И Государственного коми1ета Совета Министров СССР ио делам изобретений и открытий
Москва, 1!3035, Раугиская иаб., 4
Предприятие «Патент», Москва, Г-59, Бережковская наб., 24
ffîðîòíèå
unnynecv
Дпиаиыю
AnnpnwbZ