Сдвигающий регистр
Иллюстрации
Показать всеРеферат
Взамен ранее изданного
О П И С А Н И Е 1и1 437128
ИЗОБРЕТЕНИЯ
K АВТОРСКОМУ СВИДЕТЕЛЬСТВУ »о, са Советских
6 о ц ка г1 и с т и и е с к и х
& ° лубчик (61) Дополнительное к авт. свид-ву 396719 (22) Заявлено 06.12,72 (21) 1855863/18-24 с присоединением заявки № (23) Приоритет (51) M Кл б 11С 19/00
Государстееииый комитет
Совета Мииистров CCCP ло делам иаооретеиий и -,к",,ытий (43) Опубликовано 30.08.78, Бюллетень ¹ 32 (53) УДК 621.374.32 (088.8) (45) Дата опубликования описания 31.07.78 (72) Автор изобретения
В. А. Грехиев (71) Заявитель (54) РЕГИСТР СДВИГА
Изобретение относится к области вычислительной техники и предназначено для сдвига двоичных кодов.
По основному авт. св. № 395719 известен регистр сдвига, но он имеет невысокую надежность работы.
С целью повышения надежности работы устройства в предлагаемом регистре сдвига в каждом разряде выход второго элемента И вЂ” НЕ соединен с четвертым входом первого элемента И вЂ” НЕ.
На чертеже изображена схема предлагаемого регистра сдвига.
Каждый разряд регистра сдвига построен на основе несимметричной счетной схемы, которая имеет три триггера с раздельным запуском, выполненные на элементах И—
НЕ 1 — б: триггер памяти на элементах
И вЂ” НЕ 6, 4 и два коммутационных триггера на элементах И вЂ” НЕ 1,3 и 2,5.
Разрешение на установку триггера памяти в единицу подано на вход элемента
И вЂ” НЕ 1 и не изменяется в течение действия тактирующего импульса, а разрешение на установку триггера памяти в нуль подано на входы элемента И вЂ” НЕ 2.
Сигнал иа выходе элемента И вЂ” НЕ 5 повторяет значение сигпала на единичном выходе триггера памяти с задержкой па время действия тактирующего сигнала.
Если в первом разряде регистра записана единица, то на выходе элемента И†HE 5 этого разряда — логическая единица, а на выходе элемента И вЂ” НЕ 3 логический нуль. С приходом сигнала тактовой частоты элемент И вЂ” НЕ 2 второго разряда не сработает, поскольку на выходе элемента И вЂ” НЕ
3 первого разряда логический нуль, даже в случае если триггер памяти первого разря10 да меняет свое состояние с единицы на нуль и логический нуль па выходе элемента И вЂ” НЕ 3 исчезает, что появляется логический нуль на выходе элемента И вЂ” HE 2, который и подается на вход элемента И—
15 HE 2 второго разряда. Таким образом, если триггер памяти второго разряда был в состоянии «нуль», то срабатывает элемент
И вЂ” HE 1. Связь с выхода элемента И вЂ” НЕ
2 на вход элемента И вЂ” HE 1 повышает на20 дежность его срабатывания. Элемент И—
НЕ 1 устанавливает триггер памяти второго разряда в состояние «единица», т. е. произойдет сдвиг логической единицы из пер"::oãо разряда во второй.
Таким образом, связь с вы.ода элемента
I1 — HE 2 па вход элемента И вЂ” НЕ 1 повышает падсжност; срабатывания элемента
И вЂ” I-IE 1, работающего в данном устройст30 ве па соьпадспие четырех сигналов.
437)28
Формула изобретения
/ роза/
3 pE3pp+
Составитель P. Яворовская
Техред О. Тюрина
Корректор О. Тюрина
Редактор Е. Месропова
Заказ 1640/18 Изд. № 569 Тираж 706 Подписное
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д, 4/5
Типография, пр, Сапунова, 2
Регистр сдвига по авт. св. № 396719, отличающийсяя тем, что, с целью повышения надежности его работы, в каждом разряде выход второго элемента И вЂ” HE соединен с четвертым входом первого элемента
И вЂ” HE.