Одноканальное устройство для асинхронного управления - фазным вентильным преобразователем

Иллюстрации

Показать все

Реферат

 

Союз Советеиих

Социалистических

Республик

Гасударственный комитет

Совета Министров СССР ао делам изобретений и аткрытий (72) Авторы изобретения Л. П. Деткин, А. E. Рефес, Я, А. Тарс, А. Л. Писарев и В. В. Морозов (71) Заявитель (54) ОДНОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ АСИНХРОННОГО

УПРАВЛЕНИЯ т-ФАЗНЫМ ВЕНТИЛЬНЫМ ПРЕОБРАЗОВАТЕЛЕМ

Изобретение относится к асинхронным одноканальным системам управления вентильными преобразователями и содержит общий управляемый генератор, частота которого является функцией сигнала ошибки, и распределитель импульсов по фазам вентильного преобразователя.

Системы такого типа охватываются обрат,ной связью по регулируемому выходному параметру преобразователя (напряжению, току, скорости двигателя и т. д.), позволяющей осуществлять астатическое регулирование паpaMerpa без применения дополнительных регуляторов.

Предложенное устройство отличается тем, что оно снабжено вторым интегратором со своей цепью сброса, подключенным параллельно первому интегратору, причем цепь сброса через логический элемент ИЛИ связана с выходами распределителя импульсов.

Это позволяет исключить ошибки управления, возникающие из-за размыкания системы на время сброса интегратора.

На чертеже изображена схема одноканального устройства для управления трехфазным ьентильным преобразователем.

На схеме: 1 — вход сигнала управления;

2 — вход сигнала отрицательной обратной связи по регулируемому параметру; 3 — вход сигнала смещения; 4, 5 — интеграторы (операционные усилители), охваченные емкостней обратной связью; 6, 7 — электронные ключи, например полевые транзисторы; 8 — пороговый элемент (операционный усилитель); 9— обмотка импульсного трансформатора ограничения минимального значения угла управления; 10 — элемент ИЛИ, осуществляющий логическое суммирование сигналов: управляющего (выход порогового элемента 8) и огра10 ничения а,„, (обмотка 9); 11 — первый потенциальный триггер; 12 — элемент И с запретом, осуществляющий логическое перемножение сигналов выхода предыдущей ячейки распределителя импульсов, элемента 10 и инвер15 тированного сигнала; 13 — обмотка импульсного трансформатора ограничения минимального значения угла управления а.; 14 — - второй потенциальный триггер; 15 — элемент «3а. прет», осуществляющий запрет передачи сиг20 налов с прямого выхода триггера 11 на первый вход триггера 14 сигналом выхода элемента 10; 16 — элемент И, осуществляющий логическое перемножение сигналов прямого выхода первого триггера 11 и инверсного вы25 хода второго триггера 14; 17 — элемент ИЛИ, осуществляющий логическое суммирование выходных сигналов всех ячеек распределителя; 18 — потенциальный триггер со счетным входом, осуществляющий попеременное замы30 канне ключей 6 и 7; 19 — сопротивление, оп440758 ределяющее величину порога срабатывания порогового элемента 8; 20, 21, 22 — ячейки распределителя импульсов фаз А, В и С соответственно; 23, 24, 25 — ячейки формирователей-усилителей управляющих импульсов.

При сигнале ошибки, равном нулю, устанавливается такой сигнал смещеиия (вход 3), чтобы время нарастания напряжения на выходе интегратора, производящего интегрирование в данном интервале (например интегратора 4) до значения, определяемого порогом срабатывания элемента 8, соответствовало интервалу между импульсами управления преобразователя, т. е. 2 /т (т — число фаз преобразователя).

Порог срабатывания элемента 8 определяется напряжением смещения на входе 3 и величиной сопротивления 19, В установившемся режиме выдача сигнала, например, на выходе ячейки 20 распределителя фазы Л происходит при следующих условиях: триггер 11 взведен (на прямом выходе сигнал «О») импульсом начала диапазона с обмотки 13, предыдущая ячейка 22 сработала, т. е. на средний вход элемента 12 подан сигнал «1».

При достижении выходным сигналом интегратора величины срабатывания порогового элемента 8 на верхний по схеме вход элемента 12 поступает сигнал «1», Так как к этому времени импульс с обмотки 13 закончился, элемент 12 подает сигнал «1» на верхний вход триггера 11. На прямом выходе триггера 11 появляется сигнал «1». Так как до этого момента на инверсном выходе триггера 14 имеется также сигнал «1», элемент 16 пропускает сигнал на ячейку 23.

Одновременно сигнал «1» через элемент 17 и триггер 18 попадает на входы электронных ключей 6 и 7. Ключ 6 замыкается и сбрасывает верхний интегратор, ключ 7 размыкается, и нижний интегратор вступает в работу, подготавливая выдачу следующего импульса управления.

При сбросе интегратора на выходе элемента 8 появляется сигнал «G». Этот сигнал отпирает элемент 15, и триггер 14 перебрасывается в положение, при котором на его прямом выходе сигнал «1», а на инверсном — «0».

Элемент 16 запирается.

Таким образом, длительность сигнала на выходе элемента 16 обусловлена временем нахождения в закрытом состоянии элемента 15, т. е. временем наличия сигнала на выходе элемента 8.

Сигнал «1» с прямого выхода триггера 14 подается на вход следующей ячейки 21 распределителя. Далее процесс повторяется.

По достижении выходным сигналом интегpampa порога срабатывания элемента 8 сигнал «1» подается на все фазные блоки. При этом реагирует только та ячейка распределителя импульсов, в которой триггер 11 предварительно взведен сигналом обмотки 13, В остальных ячейках этот триггер сброшен, поэто5

65 му сигналы, приходящие с выхода элемента 8, не изменяют их состояния.

Если интегратор сигнала ошибки на интервале между импульсами управления соседних фаз не равен нулю, т, е, среднее значение регулируемого параметра на равно заданному, сигнал на выходе интегратора соответственно раньше или позже достигнет значения порога срабатывания элемента 8, что будет соответ ствовать сокращению или увеличению интервалов между импульсами управления вентилями, т. е. их сдвигу по фазе соответственно вперед или назад до тех пор, пока регулируемый параметр не станет равным по среднему значению заданной величине.

Движение импульсов управления по фазе вперед ограничено моментом подачи импульсов с обмотки 13.

Например, если после срабатывания фазы

С (ячейка 22) большая величина отрицательного сигнала ошибки вызывает появление сигнала «1» на выходе элемента 8 до подачи импульса с обмотки 13, то на выходе элемента 16 ячейки 20 фазы А импульс не появляется, так как элемент 16 закрыт сигналом «О» с инверсного выхода триггера 14. В момент, соответствующий минимальному значению угла управления для фазы А, с обмотки 9 поступит импульсный сигнал «1», который кратковременно выключит элемент 12, чтобы сигнал с его выхода не мешал перебросу триггера 11, и взведет триггер 11 (на прямом выходе сигнал «О»), Одновременно сигналом «1» с инверсного выхода триггера 11 взведется триггер 14. Сигналом «1» с инверсного выхода триггера 14 откроется элемент 16.

После окончания импульса на обмотке 13 на выходе элемента 12 опять появится сигнал

«1», который перебросит триггер 11 в положение, при котором на прямом его выходе будет сигнал «1».

Так как:на обоих входах элемента 16 имеется по сигналу «1», на выходе ячейки 20 фазы

А появляется сигнал, который сбрасывает интегратор, и т. д, Большая величина положительной ошибки на входе системы может привести к тому, что элемент 8 не сработает до конца диапазона управления очередной фазы. Тогда, если эта фаза А, в момент максимального для нее угла управления, установленного узлом ограничения, будет подан импульс с обмотки 9, заменяющий для фазы А сигнал с элемента 8. Далее фазная ячейка 20 будет работать как при нормальной работе, и сигнал на выходе интегратора будет сброшен несмотря на то, что он так и не достиг уровня срабатывания порогового элемента 8.

Это делается .для того, чтобы интегрирование сигнала ошибки на следующем интервале начиналось с нуля независимо от ошибки на предыдущем интервале.

Предлагаемая система фазового управления вентильными преобразователями обладает высокой помехоустойчивостью, так как в рабо440758

Г

1 ! !

11 !

1 !

Ф !

+" мин

Г3

Гоставитель Ю. Баева

Техред Т. Курилко

Корректор В. Брыксина

Редактор Т. Загребельная

Подписное

Тираж 722

Изд. № 192

Заказ 166/16

Типография, пр. Сапунов1, 2 чем диапазоне углов управления система не связана с питающей сетью и, следовательно, не подвергается влиянию по входу помех, имеющихся в сети. Вследствие своей одноканальности система обладает высокой симметрией отпирающих импульсов. На ее характеристики мало влияет разброс и тепловой уход параметров элементов, из которых она состоит.

Система легко реализуется на интегральных схемах, так как состоит в основном пз стандартных элементов счетной техники.

Предмет изобретения

1. Одноканальное устройство для асинхронного управления т-фазным вентильным преобразователем, содержащее интегратор сигнала ошибки с частотой выходных импульсов

m-раз большей частоты питающей сети, выход которого через индикатор уровня,подключен на входы распределителя импульсов, выходы распределителя импульсов соединены с цепями управления вентилей преобразователя, а также через логический элемент ИЛИ вЂ” с

6 цепью сброса сигнала ошибки, подключенной параллельно интегратору, о тл и ч а ю щ еес тем, что, с целью исключения ошибки управления, возникающей из-за размыкания си5 стемы на время сброса интегратора, оно снабжено вторым интегратором со своей цепью сброса, подключенным параллельно первому интегратору, причем цепь сброса через упомянутый логический элемент ИЛИ связана с

10 выходами распределителя импульсов.

2. Устройство по п. 1, отличающееся тем, что, с целью обеспечения высокой точности фиксации достижения сигналом выхода интегратора заданного уровня, индикатор

15 уровня выполнен в виде операционного усилителя, на входе которого сравниваются выходное напряжение интегратора и напряжение смещения, 3. Устройство по п. 1, отлич ающееся

20 ",e», что, с целью обеспечения попеременной работы интеграторов, цепи сбросов интеграторов выполнены в виде ключей, управляемых попеременно с прямого и инверсного выходов триггера, счетный вход которого соединен с

25 выходом логического элемента ИЛИ,