Устройство для сравнения чисел

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЯТИЛЬСТВУ (И) 443383

Союз Советских

Социалистимеских

Республик (61) Зависимое от авт. свидетельства— (22) Заявлено 24.03.72 (21)1763370/ с присоединением заявки (51) M Кл.

6 061 7/03

Гаеудеретеенный немнтет

Сенате Мнннстрее СССР ве делам нэебретеннй н еткрмтнй (32) Приоритет—

Ппубликовано15.09. 74Бюллетень № @ (45) .Дата опубликования описания 75.12 74 (53) УЙК

681.325(088,8) (72) Авторы изобретения

Ц.Д.Григоренко, И.Д.Розов, Ю.З.Фельдман и В.И.Холодный

Украинский государственный проектный институт

"Хяжпромэлектропроект" (71) Заявитель (54) УСТРОЙСТВО ППЯ СРАВНЕНИЯ П4СЕй

Изобретение относится к области вычислительной техники и дискретной автоматики.

Известны устройства для сравне. ния чисел, содержащие дешифратор, 5 входы которого подключены к шинам младших разрядов первого двоичного числа, схеиы "ИЛИтт и "И", и инвенторы.

Недостаткоц известных устройств 10 является их относительная сложность и малов быстродвйствие.

Цель изобретения — упрощение устройства и повышение его быстродействия. 15

Предлагаемое устройство отличается от известных теи,что каждый выход дешифратора через инвестор соединен с пе 1выц входои соответствующей схемы ИЛИ", вторые входы 20 которых поразрядно соединены с шинами второго числа, а их выходы и шины подачи старших разрядов первого числа подключены ко входам схем ы "Ит1. 25

На чертеже приведена функциональная схема предложенного устройCT38 °

Оно содержит дешифратор I на идвоичных разрядов, выходы которого подключены к шинам И младших разрядов и разрядного двоичного кода б.

„Выходы дешифратора подключены к 2"-Т входам инвенторов 2, выходы которых совместно с соответствующими шинами единичного нормального кода А подаются на входы схем иИЛЛ

3. 2к-1 выходов схем "ИЛИ" 3 совместно с остальными n — к шинам кода 6 подаются на вход схемы "И" ф, Устройство работает следующим образом.

Дешифратор I производит преобразование к .,ладших разрядов кода

8 н единичныи позиционный код: вк = Ь1 Ф2 Ьз " Ст2к-1

Втот код после инвентирования !

П ЕД1ПТ NBO| PETEHNH

ВЯ+f ввв в вв в 8Д,,„,„,„,.„,„, Щ, РЕЛЬ дтс 1

Редактор g HaH<1 + ?????????? f. ?????? ?? ?? ?????????????????? >

Тиражб Подписное

Заказ

11(!111111г! ос1дарс вепного комитета Сов.|а Министров СССР по делам изобретений и открытий

Москва, 113035, Раушская наб., 4

Предприятие «Патент», Москва, Г-59, Бережковская наб., 24 инвертрорами 2 сравнивается на схе лах ЙЛИ" B с единичным нормальным кодом числа А:

А= тб я уЗ" юг"-

Выходы схем "ИЛИ" B совместно а. — к инверсными выходами кода

6 поступают на схему "И" 4, на выходе которой формируется сйгнал с, являющийся сигналом устройства.

Сигнал с описывается следующим 1о логическим уравнением:

С= а +Ь,)(аг+Ьг)" ),к;,,) „ - М

При этом сигнал С принимает значение "Г при выполнении условия

А В и значение "О" при условии

А В. устроист нн сравнения числа, содержащее дешифратор, входы которого подключены к шинам младших разрядов первого двоичного числа, схемы "ИЛИ", "И" и инвенторы, о т л ич а ю щ е е с я тем,что, с целью упрощения устройства и повышения его быстродействия, каждый выход дешифратора через йнвертор соединен с первым входом соответствующей схемы "ИЛИ", вторые входы которых поразрядно соединены с шинами второго числа, а их выходы и шины подачи старшйх разрядов первого числа подключены к входам схемы "И".