Ячейка памяти
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТРР СКОМУ СВИДЙТВЛЬСТВУ (11ф43409
Союз Советских
Социалистических
Реслублик (б1) Зависимое от авт. свидетельства—
{22) Заявлено 31.07.72 (21) 1816497/ с присоединением заявки (51) М.Кл. ф 11с 11/34 (32) Приоритет—
Опубликовано lg. Og.746þëëåòåíü №34
Гооудеротоенный комитет аооето Миниотроо ССср ао делан иэаоретеннй н открытий (53) УИК
681.325 ° 6$(088.8) ., Дата опубликования описания I5,I2.7Ф о
В.Л.Либерман, А.Д.Игнатенко, Ю.В.Чернихов, Ю.И.Кузовлев и М.Ф.Кобыляцкая (72) Авторы изобретения
Научно-исследовательский и опытно-конструкторский институт автоматизации черной металлургии
{7l) Заявитель (54} ЯЧЕЙКА ПАЦЯТИ
Изобретение относится х электронным устройствам памяти и может применяться в системах промьаленной автоматики.
Известны ячейки памяги, содержащие тиристор записи, айод которого подсоединен через резистор и два диода к двум фазам трехфазного источника питания, нулевая фаза которого подключена к катодам тиристора записи и тири стора сброса.
Недостатками данной ячейки памяти являются: потребление энергии в интервале времени между сбросом и записью информации, необходимость синхронизации входного сигнала с питанием тиристора записи, неоднозначность состоя-.ния прй первоначальном включении.
С целью уменьшения потребляе. мой мощности и повышение надежности ячейка памяти содержит дополнительно два диода, причем анод тиристора записи соединен через резистор с катодом первого диода, анод которого подключен к
2 аноду тиристора сброса и через ре зистор — к катоду второго диода, - анод которого соединен с третьей
-фазой трехфазного источника питания, управляющие электроды TEристора записи и тиристора сброса соединены соответственно с входной шиной записи и входной . шиной сброоа.
На чертеже приведена спвциальвая о схема описываемой ячейки паймти. ячейка памяти содержит: тиристор записи I, подключейный через резистор 2 и диоды 3,4 к двум фазам А.В трехфазной сети переменного йапряжения. Катод тиристора I подключен к нулевой фазе "О этой сети и катоду тиристора сброса 5. Анод тиристора I через резистор 6 подключен
20 к катоду диода 7, анод которою подключен к аноду тиристора 5 и через резистор,8 и диод 9к третьей фазе С трехфазного источника питания.. прачляацие электроды тиристора записи I u тиристора сброса 5 соединены со4434о9
3 ответственно с входной шиной записи ы входной шиной сброса.
Такое подключение фаз А,В,С к схеме обеспечивает приложение к аноду тиристора Х положительного напряжения в течение всего периода одной фазы питающего напряжения, в то время как к аноду тиристора ь напряжение питания приклапивается в течение време я, равного
I/2 периода фазы С. В этом состоянии ячейки памяти тиристоры I и 5 выключены и на выходе IQ ячейки имеется положительное напряжение.
При подаче положительного напряжения на управляющий электрод
П тиристора 1 он включается и остается в этом состоянии после снятия информационного сигнала.
Для возврата ячейки памяти в предыдущее состояние подают положительное напряжение на управляющий электрод 12 тиристора Ь. При положительном напряжении фазы С тиристор сброса 5 включается, в результате чего напряжение фазы ц не подается на анод тиристора 1 и последний в образовавшейся паузе его напряжения питания выключается, Резистор 6 нсбольшой величины установлен для того, чтобы обеспечить надежное выключение тиристора I вне зависимости от разброса значений его тока удержания. После снятия сигнала сброса тиристор 5 также выключается в паузу его напряжения питания. ф
Следует отметить, что ячейка памяти будет нормально работать и при питании тиристоров записи и сброса перекрывающимися во времени напряжениями другой формы, например трапецеидальной.
ПРИМЕТ ИЗОБРЕТИКЯ!
5 Ячейка памяти, содержащая тиристор записи, айод которого подсоединен через резистор и два ,диода к двум фазам трехфазного источника питания, нулевая фаза кото ю рого подключена к катодам тиристора записи и тиристора сброса, отличающаяся тем, что, с целью уменьшения потребляемой мощности и повышения надежности, ы она дополнительно содержит два диода, причем анод тиристора записи соединен через резистор с катодом первого диода, анод которого подключен к аноду тиристора зо сброса и через резистор — к катоду второго диода, анод которого соединен с третьей фазой трехфазного источника питания, управляющие электроды тиристора записи и тиристора сброса соединены соответственно с входной шиной записи и входной шиной сброса.
445409 составитель Ю. ЧЕ Н и кО В
Редактор Л.ЦЬФТКОВо Техред Я СЮФНН4
Заказ Я7 и.. м1ЪО
Подписное
Тираж Я
Предприятие «Патента, Москва, Г-ой, Вережковскаа иаб., 24
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, П3035, Раушскаи наб., 4 g