Устройство фазирования несущего колебания синхронного детектора
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
<и> 445166.
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства
: (22) Заявлено 03.08.72 (21) 1818399/26-9
Ф. с присоединением заявки № (32) Приоритет
Опубликовано 30.09.74. Бюллетень № 36
Дата опубликования описания 25.03.75 (51) М. Кл. Н 04j 3/06
Н 03b 3/04 государственный комитет
Совета Министров СССР оо делам изобретений н OTKDbITHN. (53) УДК 621.396.679. .6: 621.396.668 (088.8) (72) Авторы изобретения Л. С. Уринсон, М. Е. Медведев, В. Н. Баев и В. А. Максимов (71) Заявитель
9А 16 (54) УСТРОЙСТВО ФАЗИРОВАНИЯ НЕСУЩЕГО КОЛЕБАНИЯ
СИНХРОННОГО ДЕТЕКТОРА
Изобретение относится к устройствам передачи дискретной информации по каналам связи и может использоваться в аппаратуре передачи данных для фазовой автоподстройки когерентного колебания, выделяемого из пилот-сигнала.
Известно устройство фазирования несущего колебания синхронного детектора при передаче однополосного амплитудно-фазомодулированного сигнала и пилот-сигнала, содержащее последовательно соединенные регенератор, подключенный к входу, и дешифратор, а также три линии задержки и фазовращатель несущего колебания, подстройка фазы в котором осуществляется сравнением с помощью фазового дискриминатора и временных селекторов моментов выделения фронтов единичных сигналов с моментами появления стробирующих импульсов тактовой частоты приемника. При отставании или опережении единичным скачком момента появления стробирующего импульса тактовой частоты соответствующим образом осуществляется управление фазовращателем в цепи выделения когерентного колебания так, чтобы совпали моменты появления единичных скачков и стробирующих импульсов тактовой частоты. Однако под действием помех в канале связи моменты выделения единичных скачков оказываются смещенными относительно своего истинного положения, что приводит к искажению формы выходного сигнала синхронного детектора и к снижению помехоустойчивости аппаратуры передачи данных.
Целью изобретения является повышение помехоустойчивости устройства.
Это достигается тем, что в предлагаемом устройстве к входу непосредственно и через одну из линий задержки дополнительно подключена схема анализа амплитуд, каждый из двух выходов которой через последовательно соединенные линию задержки и схему «И» соединен с соответствующим входом фазовращателя.
На чертеже изображена блок-схема предлагаемого устройства фазирования несущего колебания синхронного детектора.
Устройство при передаче однополосного амплитудно-фазомодулированного сигнала и пилот-сигнала содержит последовательно соединенные регенератор 1, подключенный к входу устройства, и дешифратор 2, линии задержки 3, 4 и 5, схему 6 анализа амплитуд, схемы
«И» 7, 8 и фазовращатель 9 несущего колебания. Схема анализа амплитуд подключена к входу устройства непосредственно и через линию задержки 3. Один выход схемы анализа амплитуд через последовательно соединенные линию задержки 4 и схему «И» 7, а другой—
30 через аналогичным образом соединенные ли445166 нию задержки 5 и схему «И» 8 подключены к входам фазовращателя 9. Схемы «И» 7 и 8 также подключены к выходу дешифратора 2.
Устройство работает следующим образом.
Сигнал с выхода синхронного детектора поступает на вход регенератора 1, линии задержки 3 и схемы б анализа амплитуд предвестника и послевестника отклика на одиночный импульс. Линия задержки 3 обеспечивает задержку предвестника отклика на одиночный импульс на три такта для того, чтобы в схеме анализа амплитуд этот импульс по времени совпадал с послевестником отклика. С выхода линии задержки 3 задержанный предвестник отклика на одиночный импульс поступает на вход схемы 6 анализа амплитуд, которая определяет соотношение амплитуд предвестника и послевестника отклика на одиночный импульс. Появление импульса на одном из выходов схемы анализа амплитуд, например на выходе, соединенном с входом линии задержки 4, показывает, что амплитуда предвестника отклика на одиночный импульс больше амплитуды послЕвестника; соответственно появление импульса на другом выходе схемы анализа амплитуд показывает, что амплитуда предвестника отклика на одиночный импульс меньше амплитуды послевестника. С выходов линий задержки 4 и 5, обеспечивающих задержку импульсов на 1,5 такта, сигналы поступают на входы схем «И» 7 и 8 соответственно. Одновременно на входы схем «И», в случае наличия на выходе генератора 1 комбинации 0001000, через дешифратор 2 одиночных импульсов, настроенный на эту комбинацию, подается управляющий сигнал, соответствующий моменту поступления на ту или иную схему «И» сигнала, соответствующего результату сравнения амплитуд первого предвестника и первого послевестника отклика на
5 одиночный импульс в комбинации 0001000 на схеме анализа амплитуд. Сигнал на выходе схемы «И» 7 появляется в том случае, если амплитуда первого предвестника больше амплитуды первого послевестника отклика на
10 одиночный импульс в комбинации 0001000 на схеме анализа амплитуд. Сигнал на выходе схемы «И» 8 появляется в случае, если амплитуда первого предвестника меньше амплитуды первого послевестника на схеме сравне15 ния амплитуд. Сигналы с выходов схем «И» подаются для управления фазовращателем 9 в цепи выделения когерентного колебания.
Предмет изобретения
20 Устройство фазирования несущего колебания синхронного детектора при передаче однополосного амплитудно-фазомодулированного сигнала и пилот-сигнала, содержащее последовательно соединенные регенератор, подклю25 ченный к входу, и дешифратор, а также три линии задержки и фазовращатель несущего колебания, о тл и ч а ю ще еся тем, что, с целью повышения помехоустойчивости, к входу устройства непосредственно и через одну
30 из линий задержки дополнительно подключена схема анализа амплитуд, каждый из двух выходов которой через последовательно соединенные линию задержки и схему «И», подключенную также к выходу дешифратора, сое35 динен с соответствующим входом фазовращателя.